SU1550562A1 - Устройство дл приема информации - Google Patents

Устройство дл приема информации Download PDF

Info

Publication number
SU1550562A1
SU1550562A1 SU884440847A SU4440847A SU1550562A1 SU 1550562 A1 SU1550562 A1 SU 1550562A1 SU 884440847 A SU884440847 A SU 884440847A SU 4440847 A SU4440847 A SU 4440847A SU 1550562 A1 SU1550562 A1 SU 1550562A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
inputs
code
Prior art date
Application number
SU884440847A
Other languages
English (en)
Inventor
Николай Никитович Фролов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU884440847A priority Critical patent/SU1550562A1/ru
Application granted granted Critical
Publication of SU1550562A1 publication Critical patent/SU1550562A1/ru

Links

Landscapes

  • Communication Control (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к электросв зи. Цель изобретени  - повышение достоверности приема. Устройство содержит приемник 1, селектор 2 единиц, селектор 3 нулей, элементы ИЛИ 4, 12, 13, элементы И 5, 10, 14, 15, элемент ИЛИ-НЕ 11, элемент НЕ 20, регистры сдвига 6, 8, 16, триггеры 7, 19, дешифратор 9, хронизатор 17, блок 18 проверки кадров и блок 21 управлени . Устройство позвол ет производить прием кодовых посылок (кадров), имеющих в начале и в конце маркерные комбинации. В поле данных этих кадров могут быть вы влены фиктивные нулевые биты (биты "прозрачности") дл  исключени  комбинаций, подобных маркерной. Устройство непрерывно следит за по влением указанных комбинаций. После вы влени  маркера в начале кадра начинаетс  прием его рабочих данных. Эта часть данных в виде информационных слов переписываетс  в пам ть ЭВМ с помощью соответствующих сигналов управлени . При вы влении битов "прозрачности" устройство исключает их из дальнейшей обработки. Принимаемые данные подвергаютс  делению на образующий полином. Если полученный остаток от делени  сравнитс  с проверочной последовательностью, поступающей вслед за данными, и в конце кадра обнаружитс  маркер, то на выходе устройства сформируетс  управл ющий сигнал. По данному сигналу разрешаетс  ЭВМ производить дальнейшую обработку прин той информации. 1 з.п. ф-лы, 4 ил.

Description

Изобретение относитс  к электросв зи и может быть использовано на приемной строке в системах передачи информации.
Цель изобретени  - повышение достоверности приема информации,
На фиг.1 приведена функциональна  схема устройства; на фиг,2 - функциональна  схема дешифратораj на фиг.З - функциональна  схема блока проверки кодовj на фиг.4 - функциональна  схема блока управлени .
Устройство содержит приемник 1, |селектор 2 кодового признака единицы селектор 3 кодового признака нул , первый элемент ИЛИ 4, второй элемент И 5, третий регистр 6 сдвига, второй триггер 7, первый регистр 8 сдвига, дешифратор 9, третий элемент И 10, элемент ИЛИ-НЕ 11, третий и второй элементы ИЛИ 12 и 13, первый элемент И 14, четвертый элемент И 15, второй регистр 16 сдвига, хронизатор 17 блок 18 проверки кодов, первый триг- гер 19, элемент НЕ 20, блок 21 управлени , второй выход 22 устройства, адресные выходы 23 устройства, информационные выходы 24 устройства, первый выход 25 устройства, первый, второй и третий управл ющие входы 26.1-26.3 устройства
Дешифратор 9 содержит (фиг.2) элемент И 27 и элементы И-FE 28 и 29.
Блок 18 проверки кодов содержит (фиг.З) декодер 30 и элемент И 31.
I
Блок 21 управлени  содержит (фиг,4) первый элемент И 32s элемент ИЛИ 33, первый и второй счетчики 34 и 35, второй элемент И 36, элемент И-НЕ 37 и блок 38 ключей.
Устройство работает следующим образом .
В исходном состо нии все элементы пам ти обнулены, на втором и третьем выходах дешифратора 9 и на третьем выходе блока 21 присутствуют единичные сигналы. На всех осталь
5
0
ъ 5
п
0
5
5
ных выходах и входах элементов устройства нулевые сигналы.
В устройстве в начале и в конце каждой из принимаемых кодовых посылок (кадров) должны присутствовать флаговые (маркерные) комбинации, состо щие согласно международному стандарту HDLC из двух нулей (по кра м) и шести единиц между ними. В поле данных кадров после любой последовательности из п ти единиц должны быть нулевые биты (биты прозрачности). Эти биты необходимы дл  защиты от по влени  в поле данных кодовой последовательности , подобной маркерной .
Единицы информации с выхода приемника 1 через селектор 2 поступают на информационный вхсд регистра 8 и первый вход дешифратора 9, Информаци  записываетс  в регистр 8 с помощью тактовых импульсов, поступающих на его синхронизирующий вход с третьего выхода хронизатора 17, содержащего в своем составе тактовый генератор и осуществл ющего прив зку ) и 0 информации, выдел емых на выходе элемента ИЛИ 4, к тактовым импульсам. Хронизатор 17 на каждый
поступающий бит информации вырабаты- j
вает на своих выходах последовательно во времени тактовые импульсы. Регистр 8 вместе с дешифратором 9 непрерывно следит за маркерной комбинацией , сбоем в кодовой последовательности и прозрачностью. Регистр 8 состоит из семи разр дных  чеек. После записи в него комбинации 1111110 и поступлени  второго нулевого бита флаговой последовательности происходит срабатывание элемента И 27 дешифратора 9. На первом выходе этого дешифратора образуетс  единичный сигнал , который через элемент ИЛИ 13 снимает блокировку с второго входа элемента И 15. Кроме того, снимаетс  блокировка и с первого входа элемен20
25
та И 10. В результате тактовьй импульс , образуемый на втором выходе хронизатора 17, проходит через элементы И 10 и И 15. По переднему фронту этого тактового импульса происходит переключение триггера 7 в единичное состо ние, а также подтверждаетс  нулевое состо ние регистра 16, блока 18 и блока 21. После этого снимают- 10 с  блокировки с первых входов элементов ИЛИ-НЕ 11 и И 14, на,выходе последнего образуетс  единичный сигнал, который после по влени  тактового импульса на третьем выходе хрониза- 15 тора 17 заноситс  в первый разр д регистра 16. По данному тактовому импульсу происходит сдвиг информации и в регистре 8, вследствие чего с выхода дешифратора 9 снимаетс  единичный сигнал, что свидетельствует об окончании маркерной последовательности . С этого момента времени блокируютс  элементы И 10 (по первому входу) и И 15 (по второму входу), а элемент И 5 по инверсному входу подготавливаетс  к работе,
Регистр 16 предназначен дл  управлени  записью принимаемой информации в регистр 6. В этот регистр маркерна  последовательность и биты прозрачности не должны записыватьс . Количество разр дов регистра 16 должно быть равно количеству разр дов регистра, пропускающего через себ  всю информацию и настроенного на определенные кодовые комбинации.
После приема маркерной комбинации в регистр 8 начинает производитьс  запись данных принимаемого кадра. Од- 4Q новременно с продвижением битов данных по указанному регистру происходит заполнение единицами и разр дов регистра 16. Поскольку количество этих разр дов одинаковое, то к моменту занесени  на место маркерной комбинации соответствующей части анных на выходе регистра 16 образуетс  единичный сигнал. Блокировка с первого пр мого входа элемента И 5 нимаетс ,после чего тактовые имульсы с первого выхода хронизатора 17 начинают проходить через элемент 5 на синхронизирующий вход региста 6, на второй вход блока 21 и чет- ертый вход блока 18. В результате роизводитс  запись информационных лов данных в регистр 6, считывание х с помощью блока 21 в ЭВМ, а также
30
35
45
50
55
20
25
10 15 4Q
30
35
45
0
5
проверка данных на достоверность в блоке 18.
Если в первых п ти разр дах регистра 8 окажутс  единицы, то после этого должен поступить нулевой бит прозрачности. В этом случае срабатывает элемент И-НЕ 29 дешифратора 9, на его выходе, а значит, и на третьем выходе дешифратора 9 единичный сигнал мен етс  на нулевой, что приводит к смене единичного сигнала на нулевой и на выходе элемента И 14. Поскольку после этого на информационном входе регистра 16 будет присутствовать нулевой сигнал, по очередному тактовому импульсу первый разр д этого регистра обнулитс . По этому же тактовому импульсу нулевой бит прозрачности занесетс  в регистр 8, вследствие чего на третьем выходе дешифратора 9 восстановитс  снова разрешающий единичный сигнал. А это приведет к восстановлению единичного сигнала и на выходе элемента И 14. По очередному тактовому импульсу первый разр д регистра 16 переключитс  в 1, а его второй разр д - в 0й. Нулевой бит прозрачности с помощью тактовых импульсов будет продвигатьс  по разр дам регистра 8. Синхронно с продвижением этого бита в регистре 8 будет продвигатьс  и О по разр дам регистра 16. Это приводит к одновременному по влению на последнем выходе регистра 8 и выходе регистра 16 нулевых сигналов. В результате соотвтствующий тактовый им- пульс через элемент И 5 не проходит и, таким образом, запись бита прозрачности в регистр 6 и декодер 30 блока 18 запрещаетс .
Если в регистре 8 окажетс  кодова  комбинаци  1ИИО, а затем поступит единичный бит, то в дешифраторе 9 срабатывает элемент И-НЕ 28. На выходе этого элемента, а значит, и на втором выходе дешифратора 9 единичный сигнал мен етс  на нулевой. Это свидетельствует о том, что произошел сбой. На выходе элемента ИЛИ- НЕ 11 (по приходу на его третий вход нулевого тактового импульса с выхода элемента НЕ 20) образуетс  единичный сигнал, который через элемент ИЛИ 12 сбрасывает триггер 7 в нулевое состо ние . На выходе элемента ИЛИ 13 образуетс  единичный сигнал, вслед
Ствие чего тактовый импульс с выхода хронизатора 17 проходит через элемент И 15 и производит обнуление регистра 16, а также обнуление декодера 30 в блоке 18 и счетчиков 34 и 35 в блоке 21. Таким образом, в этом Случае прин та  информаци  не засчи- фываетс  и устройство переходит в ре- зоим поиска маркерной последовательности неприн того кадра. | Количество разр дов регистра 8 Определ етс  длиной слов, которые йереписываютс  в пам ть ЭВМ с помо- цью сигналов управлени  блока 21. Количество битов в словах подсчитываетс  счетчиком ЗА в блоке 21. При достижении в нем формата слова происходит срабатывание элемента И 36. На пыходе этого элемента, а значит, и на выходе 22 устройства образуетс  единичный сигнал запроса,который сигнализирует ЭВМ о наличии информации данном устройстве. Количество за- ,росов, а следовательно, и колкчест- Јо слов принимаемого кадра подсчиты-; лаетс  счетчиком 35. ЭВМ в ответ на единичный сигнал запроса выдает на 1 ;зход 26.3 устройства управл ющий сигнал . Это сигнал через элемент ИЛИ 33 сбрасывает счетчик 34 в нулевое со- Сто ние, что вызывает пропадание {Единичного сигнала запроса на выходе J22 устройства. Кроме того, управл ющий сигнал с входа 26.3 производит считывание адресного кода со счетчи- fca 35 через блок 38 ключей на выходы 23 устройства. По этому адресному коду производитс  запись в пам ть ЭВМ соответствующего информационного слова. В дальнейшем обработка (информационных слов надра происходит аналогично описанному. При выдаче Последнего информационного слова, кад ( а в пам ть ЭВМ происходит срабатывание элемента И-НЕ 37, на выходе которого формируетс  нулевой сигнал. Последний осуществл ет блокировку Прохождени  тактовых импульсов через элемент И 32 на С-вход счетчика 34. В результате биты проверочной после- довательности, поступающие на вход устройства после приема информационной части кадра, не подсчитываютс  счетчиком 34. Поэтому прин та  проверочна  последовательность регистро сдвига 6 не переписываетс  в пам ть ЭВМ, так как в этом случае блок 21 не вырабатывает соответствующих уп
0
5 0 0
0
равл ющих сигналов. Нулевой сигнал с выхода элемента И-НЕ 37 поступает также и на блок 18 опроса его ра боты.
Блок 18 осуществл ет проверку принимаемых кадров на соответствие циклическому коду, с помощью которо- го они кодируютс  на передающей стороне . Эта проверка производитс  с по- мрщью декодера 30, обнаруживающего ошибки, и элемента И 31. Декодер 30 производит деление информации на образующий полином и сравнивает полученный остаток от делени  с остатком , который поступает на него после прохождени  информационных разр дов . Сравнение осуществл етс  с помощью управл ющего нулевого сигнала 1 проход щего на один из его входов с выхода элемента-И-НЕ 37 блока 21. Если в принимаемом кадре ошибок нет, то после. приема проверочной последовательности на выходе декодера 30 образуетс  единичный сигнал, ко- то рый поступает на первый вход элемента И 31. В это врем  на первом выходе дешифратора 9 формируетс  как и в начале кадра единичный сигнал, свидетельствующий о приеме в конце кадра маркерной последовательности. Этот единичный сигнал поступает на элемент И 31 в блоке 18. В результате по приходу тактового импульса с первого выхода хронизатора 17 на третий вход элемента И 31 происходит его срабатывание. На выходе этого элемента, а значит, и на выходе блока 18 образуетс  единичный сигнал, который переключает триггер 19 в единичное состо ние. На выходе последнего , а следовательно, и на выходе 25 устройства формируетс  единичный управл ющий сигнал, который разрешает ЭВМ производить дальнейшую обработку прин той из данного устройства информации. Так как после приема закрывающего маркера на втором входе элемента И 15 образуетс  единичный сигналз то через него пройдет соответствующий тактовый импульс. Последний обнул ет регистр 16, а также сбрасывает в нулевое состо ние элементы пам ти в блоках 18 и 21. Затем на вход 26.1 поступает единичный импульсный сигнал, который обнул ет триггер 19 и регистр 8, а через элемент ИЛИ 12 сбрасывает в нулевое состо ние триггер 7. Устройство приходит в исходное состо ние. В случае вы влени  ошибок блоком 18 формировани  управл ющего единичного сигнала на выходе 25 устройства не произойдет. В этом случае прин та  искаженна  информаци  не засчитываетс .

Claims (2)

1. Устройство дл  приема информации , содержащее приемник, вход которого  вл етс  информационным входом устройства, выход приемника подклю- чен к входу селектора кодового признака нул  и селектора кодового признака единицы, выход которого соединен с информационным входом первого регистра сдвига и первым входом пер- вого элемента ИЛИ, первый триггер, установочный вход которого  вл етс  первым управл ющим входом устройства , выход селектора кодового призна- ,ка нул  подключен к второму входу первого элемента ИЛИ, отличающеес  тем, что, с целью повышени  достоверности приема информации, в него введены дешифратор, элементы И, второй триггер, элемент ИЛИ-НЕ элемент НЕ, блок проверки кодов, блок управлени , второй и третий элементы ИЛИ, второй и третий регистры сдвига и хронизатор, вход которого соединен с выходом первого элемента ИЛИ, выход селектора кодового признака единицы подключен к управл ющему входу дешифратора, выходы первого регистра сдвига соединены с соответствующими входами дешифратора, первый выход ко- торого подключен к инверсным входам первого и втор ого элементов И, первым входам третьего элемента И, второго элемента ИЛИ и блока проверки кодов , выход которого подключен к так- товому входу первого триггера, выход которого  вл етс  первым выходом уст- рйоства, первый выход хронизатора соединен с первым входом четвертого элемента И и вторым входом третьего элемента И, выход которого соединен с входом второго триггера, пр мой выход которого подключен к информационному входу первого триггера и первому входу первого элемента И, выход которого соединен с информационным входом второго регистра сдвига, выход которого подключен к первому входу второго элемента И,
10
, 2 25 JQ ,. .,
35
0
5
выход которого подключен к первым управл ющим входам третьего регистра сдвига, блока управлени  и блока проверки кодов, второй выход хро- низатора соединен с вторыми входами второго элемента И, блока проверки кодов и через элемент НЕ с первым входом элемента ИЛИ-НЕ, инверсный выход которого соединен с первым входом третьего элемента ИЛИ, выход которого подключен к установочному входу второго триггера, инверсный выход которого соединен с вторыми входами элемента ИЛИ-НЕ и второго элемента ИЛИ, выход которого подключен к второму входу четвертого элемента И, второй выход дешифратора соединен с вторым входом первого элемента И, третий выход дешифратора подключен к третьим входам элемента ИЛИ-НЕ и первого элемента И, выход четвертого элемента И соединен с входом второго регистра сдвига, вторым входом блока управлени  и третьим входом блока проверки кодов, выход последнего разр да первого регистра сдвига соединен с входом третьего регистра сдвига и четвертым входом бло - ка проверки кодов, второй управл ющий вход которого соединен с первым выходом блока управлени , третий выход хронизатора подключен к тактовым входам первого и второго регистров сдвига, вход первого регистра сдвига объединен с вторым входом третьего элемента ИЛИ и  вл етс  вторым управл ющим входом устройства, третий вход блока управлени   вл етс  третьим управл ющим входом устройства , выходы группы третьего регистра сдвига и блока управлени   вл ютс  соответственно информационными и адресными выходами устройства, второй выход блока управлени   вл етс  вторым выходом устройства.
2. Устройство поп.1, отличающеес  тем, что блок управлени  содержит элементы И, элемент ИЛИ, элемент И-НЕ, блок ключей и счетчики , выходы первого элемента И и элемента ИЛИ соединены соответственно со счетным и установочным входами первого счетчика, выходы которого подключены к соответствующим входам второго элемента И, выход которого подключен к счетному входу второго счетчика и  вл етс  вторым выходом
блока, выходы второго счетчика соединены с соответствующими входами группы блока ключей и элемента И-НЕ, инверсный выход которого подключен к первому входу первого элемента И и  вл етс  первым выходом блока,второй вход первого элемента И  вл етс  первым входом блока, первый вход
элемента ИЛИ соединен с управл ющим входом блока ключей и  вл етс  третьим входом блока, второй вход элемента ИЛИ соединен с установочным входом второго счетчика и  вл етс  вторым входом блока, выходы блока ключей  вл ютс  выходами группы блока .
26.3
21
27
23 23
ВДт
SU884440847A 1988-06-14 1988-06-14 Устройство дл приема информации SU1550562A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884440847A SU1550562A1 (ru) 1988-06-14 1988-06-14 Устройство дл приема информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884440847A SU1550562A1 (ru) 1988-06-14 1988-06-14 Устройство дл приема информации

Publications (1)

Publication Number Publication Date
SU1550562A1 true SU1550562A1 (ru) 1990-03-15

Family

ID=21381423

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884440847A SU1550562A1 (ru) 1988-06-14 1988-06-14 Устройство дл приема информации

Country Status (1)

Country Link
SU (1) SU1550562A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 786034, кл. G 08 С 19/28, 1981. *

Similar Documents

Publication Publication Date Title
JP2578334B2 (ja) デイジタル伝送方式
US4974225A (en) Data receiver interface circuit
SU1550562A1 (ru) Устройство дл приема информации
CA1336103C (en) Data receiver interface circuit
SU1619278A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1532958A1 (ru) Устройство дл приема и обработки информации
RU1777245C (ru) Устройство дл обнаружени ошибок дискретного канала передачи информации
SU1095183A1 (ru) Устройство дл исправлени ошибок
SU972514A1 (ru) Устройство дл контрол принимаемой информации
SU692103A1 (ru) Устройство обнаружени вставок и выпадений информации в системах передачи данных
SU1596465A1 (ru) Устройство дл исправлени пакетных ошибок модульными кодами
SU1377911A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1088117A1 (ru) Дешифратор корректирующего кода
SU1257709A1 (ru) Запоминающее устройство с обнаружением и коррекцией ошибок
SU1471313A1 (ru) Мажоритарное декодирующее устройство
SU1647914A1 (ru) Устройство дл приема многократно передаваемой информации
KR920007076B1 (ko) Pcm디코더의 동기 보호회로
SU1288687A1 (ru) Цифровой дискриминатор
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1481828A1 (ru) Устройство дл передачи и приема телеметрической информации
SU1195371A1 (ru) Устройство для декодирования многократно передаваемых кодов
SU1092510A1 (ru) Устройство цикловой синхронизации дл внешней пам ти
JPH0530095B2 (ru)
RU1785084C (ru) Устройство кодировани блоков информации
SU1027776A1 (ru) Устройство дл контрол воспроизведени цифровой информации с магнитного носител