SU1539799A1 - Differentiating device - Google Patents

Differentiating device Download PDF

Info

Publication number
SU1539799A1
SU1539799A1 SU884367522A SU4367522A SU1539799A1 SU 1539799 A1 SU1539799 A1 SU 1539799A1 SU 884367522 A SU884367522 A SU 884367522A SU 4367522 A SU4367522 A SU 4367522A SU 1539799 A1 SU1539799 A1 SU 1539799A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
comparators
outputs
inputs
Prior art date
Application number
SU884367522A
Other languages
Russian (ru)
Inventor
Эдуард Федорович Дрижерук
Виктор Иванович Белоиваненко
Original Assignee
Специальное Конструкторско-Технологическое Бюро С Опытным Производством Института Проблем Криобиологии И Криомедицины Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро С Опытным Производством Института Проблем Криобиологии И Криомедицины Ан Усср filed Critical Специальное Конструкторско-Технологическое Бюро С Опытным Производством Института Проблем Криобиологии И Криомедицины Ан Усср
Priority to SU884367522A priority Critical patent/SU1539799A1/en
Application granted granted Critical
Publication of SU1539799A1 publication Critical patent/SU1539799A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к аналоговой вычислительной технике. Цель изобретени  - повышение точности и помехозащищенности дифференцировани  - достигаетс  за счет введени  в цепь обратной св зи дифференцирующего контура релейного элемента с зоной нечувствительности, а также прерывател , замыкающего цепь обратной св зи в тактовые моменты времени. Релейный элемент выполнен на двух компараторах, а прерыватель - на двух элементах И, св занных с генератором тактовых импульсов через одновибратор. 1 ил.This invention relates to analog computing. The purpose of the invention is to improve the accuracy and noise immunity of differentiation, which is achieved by introducing into the feedback circuit a differentiating circuit of a relay element with a deadband, as well as an interrupter closing the feedback circuit at a clock time. The relay element is made on two comparators, and the interrupter is on two AND elements associated with a clock generator through a one-shot. 1 il.

Description

Изобретение относитс  к аналоговой вычислительной технике и может быть использовано в системах контрол  и автоматического регулировани .The invention relates to analog computing and can be used in control and automatic control systems.

Цель изобретени  - повышение точности и помехозащищенности дифференцировани .The purpose of the invention is to improve the accuracy and noise immunity of differentiation.

На чертеже представлена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.

Устройство содержит интегратор 1, сумматор 2, запоминающий элемент 3, генератор 4 тактовых импульсов, элементы И 5 и 6, ключи 7 и 8, компараторы 9 и 10, одновибратор 11 и двух- пол рный источник 12 компенсирующего напр жени  с электрическими источниками 13 и 14.The device comprises an integrator 1, an adder 2, a storage element 3, a generator of 4 clock pulses, elements 5 and 6, keys 7 and 8, comparators 9 and 10, a one-shot 11 and a bi-polar compensating voltage source 12 with electric sources 13 and 14.

Устройство работает следующим образом .The device works as follows.

Дифференцирование электрического сигнала осуществл етс  в замкнутом контуре с интегрирующей отрицательнойThe differentiation of the electrical signal is carried out in a closed loop with integrating negative

обратной св зью. Особенностью  вл етс  релейно-импульсный принцип отработки рассогласовани . Сигнал рассогласовани - с выхода сумматора 2, соответствующий первой производной входного сигнала, поступает на запоминающий элемент 3, информаци  в котором обновл етс  в тактовые моменты времени, а также на входы компараторов 9 и 10. С помощью смещающих напр жений iUh в непи обратной св зи реализована зона нечувствительности. Когда сигнал превышает установленную зону, в тактовые моменты времени на выходе элемента 5 или 6 йормируютс  импульсы, управл ющие ключами 7 и 8. В результате компенсирующее напр жение нужной пол рности подключаетс  к входу интегратора. За врем  действи  импульса одновибратора 11 напр жение на выходе интегратора 1 измен етс , уменьша  рассогласование.feedback. A special feature is the relay-impulse principle of testing the mismatch. The error signal from the output of the adder 2, corresponding to the first derivative of the input signal, is fed to the storage element 3, the information in which is updated at the clock points of time, as well as to the inputs of the comparators 9 and 10. Using bias voltages iUh in non-feedback implemented dead zone. When the signal exceeds the set zone, at the clock points of time at the output of element 5 or 6, the pulses governing the keys 7 and 8 form. As a result, the compensating voltage of the desired polarity is connected to the integrator input. Over the time of the action of the one-shot pulse 11, the voltage at the output of the integrator 1 varies, reducing the error.

елate

соwith

СОWITH

JJ

соwith

CDCD

Claims (1)

Формула изобретени Invention Formula Дифференцирующее устройство, содержащее сумматор, первый вход которого  вл етс  информационным входом устройства, второй вход соединен с выходом интегратора, а выход - с информационным входом запоминающего элемента, управл ющий вход которого соединен с выходом генератора тактовых импульсов, отличающеес  тем, что, с целью повышени  точности и помехозащищенности дифференцировани , в него введены двухпол р- ный источник компенсирующего напр жени , два компаратора, два элемента И, одновибратор и два ключа, черезA differentiating device containing an adder, the first input of which is the information input of the device, the second input is connected to the integrator output, and the output is connected to the information input of the storage element, the control input of which is connected to the output of the clock generator, characterized in that accuracy and noise immunity of differentiation; a two-field compensating voltage source, two comparators, two AND elements, a one-shot and two keys are introduced into it, through которые выводы двухпол рного источника компенсирующего напр жени  соединены с входом интегратора, при этомwhich pins of a two-pole compensating voltage source are connected to the integrator input, while выход сумматора соединен с первыми входами первого и второго компараторов , выходы которых соединены с первыми входами первого и второго элементов И, выходы которых соединеныthe output of the adder is connected to the first inputs of the first and second comparators, the outputs of which are connected to the first inputs of the first and second elements I, the outputs of which are connected с управл ющими входами соответственно первого и второго ключей, выходы запоминающего элемента  вл ютс  выходом устройства, второй вход первого компаратора соединен с шиной задани with the control inputs of the first and second keys, respectively, the outputs of the storage element are the output of the device, the second input of the first comparator is connected to the reference bus положительного напр жени  смещени , а второй вход второго компаратора соединен с шиной задани  отрицательного напр жени  смещени .a positive bias voltage, and the second input of the second comparator is connected to a bus for setting a negative bias voltage. тt Входentrance ВыходOutput
SU884367522A 1988-12-21 1988-12-21 Differentiating device SU1539799A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884367522A SU1539799A1 (en) 1988-12-21 1988-12-21 Differentiating device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884367522A SU1539799A1 (en) 1988-12-21 1988-12-21 Differentiating device

Publications (1)

Publication Number Publication Date
SU1539799A1 true SU1539799A1 (en) 1990-01-30

Family

ID=21351262

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884367522A SU1539799A1 (en) 1988-12-21 1988-12-21 Differentiating device

Country Status (1)

Country Link
SU (1) SU1539799A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 688987, кл. Н 03 М 1/56, 1978. Авторское свидетельство СССР № 506026, кл. G 06 G 7/18, 1974. *

Similar Documents

Publication Publication Date Title
KR900007375B1 (en) Comparator
GB888718A (en) Improvements in or relating to voltage comparison circuit
SU1539799A1 (en) Differentiating device
SU495757A1 (en) Phase discriminator
SU1661838A1 (en) Analog memory
SU981900A1 (en) Phase angle to voltage converter
SU1348902A1 (en) Device for controlling tape recorder tape drive
SU995295A1 (en) Linearly varying voltage generator
SU1431052A1 (en) Pulse expaneder
SU611256A1 (en) Analogue storage
SU1181147A1 (en) Voltage-to-frequency converter
SU961121A1 (en) Pulse width amplifier
SU1216825A2 (en) Sawtooth pulse generator
SU632084A1 (en) Voltage-to-time interval converter
RU2057346C1 (en) Device measuring movement speed
SU1257828A1 (en) Pulse-width modulator
SU1668973A1 (en) Ac voltage stabilizer
SU1658211A2 (en) Analog memory device
SU1269266A1 (en) Method of converting voltage to pulse frequency
SU1649662A1 (en) Voltage-to-time converter
Bermudez et al. Correction of (sin x)/x distortion introduced by discrete-time/continuous-time signal conversion
SU1226325A1 (en) Null detector
SU1403301A1 (en) Voltage inverter control method
SU920949A1 (en) Device for monitoring controllable converter gate state
SU1401562A1 (en) D.c. amplifier