SU1525912A1 - Устройство формировани частоты, равной среднему значению частот нескольких генераторов - Google Patents

Устройство формировани частоты, равной среднему значению частот нескольких генераторов Download PDF

Info

Publication number
SU1525912A1
SU1525912A1 SU874283109A SU4283109A SU1525912A1 SU 1525912 A1 SU1525912 A1 SU 1525912A1 SU 874283109 A SU874283109 A SU 874283109A SU 4283109 A SU4283109 A SU 4283109A SU 1525912 A1 SU1525912 A1 SU 1525912A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
signal
signal processing
channels
Prior art date
Application number
SU874283109A
Other languages
English (en)
Inventor
Александр Анатольевич Демидов
Виталий Егорович Усачев
Андрей Юрьевич Демидов
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority to SU874283109A priority Critical patent/SU1525912A1/ru
Application granted granted Critical
Publication of SU1525912A1 publication Critical patent/SU1525912A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к радиотехнике и может быть использовано в системах единого времени, где требуетс  формирование высокостабильной опорной частоты. Цель изобретени  - повышение стабильности выходной частоты. Устройство содержит сумматор 1, N каналов 31 ... 3N обработки сигнала, каждый из которых содержит управл емый г-р 4, фазовращатель 5, блок 6 нормировани  амплитуды и фазовый детектор 7. В устройство дл  достижени  цели введен блок 2 выделени  максимального сигнала. В устройстве снижаетс  зависимость флуктуаций средней частоты от индивидуальных х-к управл емого г-ра 4 в каждом 31 ... 3N канале, при этом повышаетс  стабильность средней частоты. 1 ил.

Description

Изобретеине относитс  к радиотехнике и быть использовано в системах един(го времени, где требуетс  фop п poвaниe высокостабильной опорной частоты.
Цель изобретени  - повышение стабильности выходной частоты.
На чертеже приведена структурна  электрическа  схема устройства формировани  частоты, равной среднему значению частот нескольких генераторов.
Устройство формировани  частоты, равной среднему значению частот несколько генераторов, содержит сумматор 1 , блок 2 выделени  максимального сигнала, первый, второй, ..., N-й каналы 3, 3,..,,3f обработки сигнала , кaж, канал 3,, 3 содерж 1т управл емый генератор 4, фазовращатель (ФВ) 5, блок 6 нормировани  амплитуды и фазовый детектор (ФЛ) 7.
Устройство формировани  частоты, равной среднему значению частот нескольких генераторов, работает сле- дую1и 1м образом.
Перед началом работы в каждом канале 3, 3 ,,, . ,3 частоты всех управл емых генераторов 4 свод тс  между собой и дальнейша  подстройка частоты осуществл етс  с помощью ФВ 5. Предположим, что произошло отклонение частоты на выходе первого канала 3,, т.е. частота управл емого генератора 4 отклонилась от первоначально установленного значени  средней частоты, что приводит к пропорциональному изменению значени  средней частоты на выходе сумматора 1 и по влению сигнала ошибки на выходах ФД7 п кажд;ом канале 3 , 3, . . ., 3 . Причем максимальный по абсолютной величине сигнал ошибки по вл атс  на выходе сигнала ошибки первого канала 3, .
Сигналы ошибки с выходов ФД 7 каждого канала 3 , , 3, . . . , поступают на т1рапл ю1Щ1е входы ФВ 5 дл  подстройки частоты управл емого генератора 4 под новое установившеес  значение частоты на выходе сумматора 1 и одновременно на входы блока 2, который без изменени  пропускает только максимальный по абсолютной величине сигнал ошибки, а остальное не пропускает нообще.
Максимальи1.1й сигнал поступает на вход упраплени  перйого канала 3,,
и соответственно, на управл ющий вход управл емого генератора 4, производ  подстройку его частоты под среднее значение частоты на выходе сумматора 1. При этом частота управл емого генератора 4, а также средн   частота на выходе сумматора 1, возвращаютс  к первоначально установлен )1ому значению.
Аналогично происходит работа и при одновременном уходе частоты нескольких управл емых генераторов 4 одновременно, т.е. при равенстве максимальных по абсолютной величине двух и более сигналов. Эти сигналы ошибки поступают на соответствующие входы блока 2, проход т через него, без изменени  и производ т одновременную подстройку частоты управл емых генераторов 4.
Таким образом, снижаетс  зависимость флуктуации средней частоты от индивидуальных характеристик управл емого генератора 4 в каждом
3,3j,...,3y канале. При этом повышаетс  стабильность средней частоты.

Claims (1)

  1. Формула изобретени 
    Устройство формировани  частоты, равной среднему значению частот нескольких генераторов, содержащее. N каналов обработки сигнала, выходы которых соединены с соответствую1ЦИМИ входами сумматора, выход которого соединен с входами N каналов обработки сигнала, а каждый канал обработки сигнала содержит последовательно соединенные управл емый
    генератор, фазовращатель, блок нормировани  амплитуды и фазовый детектор , выход которого соединен с управ- л ющим входом фазовращател , при этом в каждом из N каналов обработки
    сигнала другой вход фазового детектора и выход блока нормировани  амплитуды  вл ютс  соответственно входом и выходом канала обработки сигнала, отличающеес  тем, что, с целью повьшени  стабильности выходной частоты, введен блок выделени  максимального сигнала, выход сигнала ошибки каткдого из N каналов обработки сигнала подключен к соответствующему входу блока выделени  максимального сигнала, каждый из N выходов которого соединен с входом управлени  соответствующего канала обработки сигнала, а в каждом из N каналов
    15259126
    обработки сигнала управл юишн вход . ственно входом управлени  и выходом управл емого генератора и выход фа- сигнала ошибки канала обработки зового детектора  вл ютс  соответ- сигнала.
SU874283109A 1987-07-13 1987-07-13 Устройство формировани частоты, равной среднему значению частот нескольких генераторов SU1525912A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874283109A SU1525912A1 (ru) 1987-07-13 1987-07-13 Устройство формировани частоты, равной среднему значению частот нескольких генераторов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874283109A SU1525912A1 (ru) 1987-07-13 1987-07-13 Устройство формировани частоты, равной среднему значению частот нескольких генераторов

Publications (1)

Publication Number Publication Date
SU1525912A1 true SU1525912A1 (ru) 1989-11-30

Family

ID=21318997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874283109A SU1525912A1 (ru) 1987-07-13 1987-07-13 Устройство формировани частоты, равной среднему значению частот нескольких генераторов

Country Status (1)

Country Link
SU (1) SU1525912A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 843155, кл. Н 03 L 7/16, 27.08.79. Авторское свидетельство СССР № 1215174, кл. Н 03 L 7/00, 30.12.83. *

Similar Documents

Publication Publication Date Title
TW335575B (en) PLL circuit
ES485498A1 (es) Perfeccionamientos en aparatos de control automatico de fre-cuencia
KR880008487A (ko) 병렬 변속 정주파수 전력 시스템의 클럭 제어 시스템 및 방법
EP0592190A3 (en) Local oscillator and its frequency switching method
SU1525912A1 (ru) Устройство формировани частоты, равной среднему значению частот нескольких генераторов
GB1190459A (en) A Circuit Arrangement for Automatically Tuning a Communication Apparatus.
US3935541A (en) Locked oscillator with damped oscillatory feedback
US4040728A (en) Ordered array of integrated circuit semiconductor charge transfer device feedback delay type of stabilized phase-locked recursive oscillators
KR940004976A (ko) 스테레오신호보조회로 및 이것을 이용한 스테레오신호복조장치
KR840001019A (ko) 위상 고정루프 동조시스템
SU1518864A1 (ru) Делитель частоты
SU698115A1 (ru) Устройство дл фазовой автоподстройки частоты
SU1172041A1 (ru) Устройство дл взаимной синхронизации генераторов в цифровых системах св зи
GB1490849A (en) Phase shift circuits
JPH02141127A (ja) 周波数制御回路
SU496647A1 (ru) Устройство фазовой автоподстройки частоты
SU1573528A1 (ru) Генератор случайных сигналов
SU1215174A1 (ru) Устройство формировани частоты,равной среднему значению частот нескольких генераторов
SU748794A2 (ru) Устройство фазовой автоподстройки частоты
SU794730A2 (ru) Устройство фазовой автоподстройкичАСТОТы
JPS5673369A (en) Phase comparison system of decca receiving device
GB1247420A (en) Tuned filter circuit
SU1469536A1 (ru) Многочастотный кварцевый генератор
SU1319237A1 (ru) Генератор
GB936473A (en) Improvements in or relating to electric variable frequency oscillators