SU1520532A1 - Устройство дл сопр жени двух ЭВМ - Google Patents

Устройство дл сопр жени двух ЭВМ Download PDF

Info

Publication number
SU1520532A1
SU1520532A1 SU884377670A SU4377670A SU1520532A1 SU 1520532 A1 SU1520532 A1 SU 1520532A1 SU 884377670 A SU884377670 A SU 884377670A SU 4377670 A SU4377670 A SU 4377670A SU 1520532 A1 SU1520532 A1 SU 1520532A1
Authority
SU
USSR - Soviet Union
Prior art keywords
parallel
serial
input
output
information
Prior art date
Application number
SU884377670A
Other languages
English (en)
Inventor
Виктор Анатольевич Матына
Виталий Авраамович Резвицкий
Игорь Алексеевич Тереб
Анатолий Григорьевич Троценко
Виктор Павлович Симаков
Original Assignee
Предприятие П/Я Г-4220
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4220 filed Critical Предприятие П/Я Г-4220
Priority to SU884377670A priority Critical patent/SU1520532A1/ru
Application granted granted Critical
Publication of SU1520532A1 publication Critical patent/SU1520532A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при объединении в вычислительную систему разнотипных удаленных ЭВМ или ЭВМ и внешних устройств. Целью изобретени   вл етс  расширение функциональных возможностей путем обеспечени  диалогового режима св зи между удаленными ЭВМ, имеющими выход на телетайпный канал (например, БЭСМ-6), и ЭВМ и устройствами других типов за счет реализации сопр жени  стандартного интерфейса ИРПС с телетайпными каналами ЭВМ. Устройство состоит из двух преобразователей параллельного кода в последовательный, двух преобразователей последовательного кода в параллельный, двух приемников-согласователей, двух передатчиков-согласователей, генератора тактовых импульсов и четырех триггеров. 5 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано при объединении в вычислительную систему разнотипных удаленных ЭВМ или ЭВМ и внешних устройств, в частности ЭВМ типа БЭСМ-6 и ЭВМ и внешних устройств, имеющих выход на стандартньй интерфейс дл  радиального подключени  устройств с последовательной передачей информации (ИРПС).
Целью изобретени   вл етс  расширение функциональных возможностей устройства путем обеспечени  диалогового режима св зи между удаленными ЭВМ, имеющими разноскоростные и разнотипные последовательные интерфейсы.
На фиг.1 представлена блок-схема устройстваJ на фиг.2 и 3 - функциональные схемы первого и второго передатчиков-согласователей на фиг.4 - функциональна  схема прием- ника-согласовател ; на фиг.5 -функциональна  схема генератора тактовых импульсов.
Устройство (фиг.1) содержит первые приемник-согласователь 1 и пере- датчик-согласователь 2, первые преобразователи последовательного кода в параллельный 3 и параллельного кода в последовательный 4, генератор 5 тактовых импульсов, вторые преобразователи параллельного кода в последовательный 6 и последовательного кода
сд
N3
СП
00
в параллельный 7, второй передатчик- согласователь 8, второй приемник- согласователь 9, первьй 10, второй 1 третий 12 и четвертый 13 триггеры, вход 14, выходы 15 и 16, вход 17 устройства.
Первый передатчик-согласователь 2 (фиг,2) содержит первый 18 и второй 19 элементы транзисторно-транзисторной логики ИЛИ с открытым коллектором , первый 20 и второй 21 транзисторные оптроны,.с первого по шестой резисторы 22-27, первую 28 и вторую 29 шины питани ,.первую 30 и вторую 31 общие шины (обща  шина 30 на схеме .показана двум  клеммами), вход 32 и выход 33. Соединенные,между собой входы элементов ИЛИ 18 и 19 с открытым коллектором образуют вход пере- датчика-согласовател . Выход первого элемента ИЛИ 18 соединен с анодом светодиода первого оптрона 20 и через второй резистор 23 с первой шиной 28 питани . Катод светодиода . первого оптрона 20 соединен с первой общей шиной 30. Выход второго элемента ИЛИ 19 соединен с катодом светодиода второго оптрона 21 и через третий резистор 24 с первой общей шиной 30. Анод светодиода второго оптрона 21 соединен через первый резистор 22 с первой шиной 28 питани .Коллектор фототранзистора первого оптрона 20 соединен через четвертый резистор 25 с второй шиной 29 питани , а его эмиттер соедине:: с коллектором фототранзистора второгооптрона 21 и одновременно  вл етс  выходом 33 передатчика-согласовател . Эмиттер и база фототранзистора первого оптрона 20 соединены между собой через п тый резистор 26. Эмиттер фототранзистора второго оптрона 21 соединен с второй общей шиной 31 и через шестой резистор 27 с его же базой. Перва  шина 28 питани  и обща  шина 30 соединены с аналогичными шинами (не показано), питающими элементы ИЛИ 18 и 19.
Второй передатчик-согласователь 8 (фиг.З) содержит элемент транзисторно-транзисторной логики ИЛИ 34 с открытым коллектором, транзисторный оптрон 35, с первого по четвертый резисторы 36-39, первую 28 и вторую
40шины питани , общую шину 30, вход
41и выход 42.
,
4
ИЛИ 34
10
15
20
25
520532
Вход элемента ИЛИ за  вл етс  входом 41 передатчика-согласовател , а его выход соединен с катодом светодиода оптрона и через второй резистор 37 с общей шиной 30. Анод светодиода оптрона 35 соединен через первый резистор 36 с первой шиной 28 питани . Коллектор фототранзистора оптрона 35 соединен через третий резистор 38 с второй шиной 40 пита- ни , а эмиттер соединен через четвертый резистор 39 с его же базой и одновременно  вл етс  выходом 42 передатчика-согласовател . Перва  шина 28 питани  и обща  шина 30 соединены с аналогичными шинами (не показано), питаюш ими элемент ИЛИ 34.
Первый 1 и второй 9 приемники-со- гласователи (фиг. 4) содержат (каждый ) оптронный переключатель 43, вход 44 и выход 45. Анод и катод светодиода каждого оптронного переключател  43 образуют вход 44 каждого прием- ника-согласовател , а выход каждого оптрйнного переключател  - выход 45 соответствующего приемника-согласо- вател .
Генератор 5 тактовых импульсов (фиг. 5) содержит генератор 46. непрерывной последовательности импульсов, счетчик-делитель 47, первый 48, второй 49 и третий 50 выходы. Выход генератора 46 соединен со счетным входом счетчика-делител  47. Выходы счетчика-делител  47  вл ютс  первым 48, вторым 49 и третьим 50 выходами генератора 5 тактовых импульсов.
Первьй приемник-согласователь 1 предназначен дл  преобразовани  по электрическим параметрам сигналов интерфейса ИРИС в сигналы транзисторно-транзисторной логики (ТТЛ).
Первый передатчик-согласователь 2 предназначен дл  преобразовани  по электрическим параметрам сигналов ТТЛ в сигналы интерфейса ИРПС.
Первый 3 и второй 7 преобразователи последовательного кода в параллельный предназначены дл  преобрадо- вани  асинхронно поступающих на их входы информационных посылок в последовательном .коде в информационные посылки в параллельном коде и могут быть вьшолнены на базе приемных частей универсальных асинхронных при- емо-передатчиков типа КР 581 ВА1.
Первый 4 и второй 6 преобразователи параллельного кода в последоваг
30
35
40
45
50
55
тельный предназначены дл  преобразовани  поступающих на их входы инфор- ма1Ц1онных посылок в параллельном код в информационные посылки, предназначенные дл  асинхронной передачи в последовательном коде, и могут быть выполнены на базе передающих частей универсальных асинхронных приемопередатчиков типа КР 581 ВА1.
Генератор 5 тактовых имлульсов предназначен дл  формировани  трех непрерывных последовательностей тактовых импульсов, синхронизирующих работу узлов устройства и следующих с различными, в общем случае, частотами .
Второй- передатчик-согласователь 8 предназначен дл  преобразовани  по электрическим параметрам сигналов ТТЛ в сигналы телетайпного канала ЭВМ
Второй приемник-согласователь 9 предназначен дл  преобразовани  по электрическим параметрам сигналов телетайпного канала ЭВМ в сигналы ТТЛ
Первый 10, второй 11, третий 12 и четвертый 13 триггеры предназначены дл  обработки и формировани  сиг- .налов управлени  преобразователей последовательного кода в параллельный 3 и 7 и параллельного кода в последовательный 4 и 6.
Устройство работает следующим образом.
Сопр жение стандартного интерфейса ИРПС, вьтолненного в соответствием с Hh МПК по ВТ 10-78, с телетайпными каналами ЭВМ (например, БЭСМ-6) обеспечиваетс  устр ойством . путем преобразовани  скоростей приема и передачи информации и электрических параметров сигналов. Устройство обеспечивает двунаправленный обмен информационными массивами неограниченных объемов без промежуточной буферизации массива. Св зь устройства с интерфейсом ИРПС осуществл етс  по входу 14 и выходу 15. Св зь устройства с телетайпным каналом ЭВМ осуществл етс  по входу 17 и выходу 16.
Информаци  на входах 14 и 17 и выходах 15 и 16 устройства представлена в последовательном коде в виде информационных посыпок (слов). Информационное слово содержит (последовательно ), старт-бит, информационные биты, бит паритета (при необходимости ) , от одного до двух стоп-бит.
0
5
0
5
Информационные слова, поступающие с входа 14 устройства на вход 44 первого приемника-согласовател  1, преобразуютс  им по электрическим параметрам в сигналы ТТЛ. С выхода 45 первого приемника-согласовател  1 слова поступают на последовательный информационный вход первого преобразовател  3 последовательного кода в параллельный, скорость считывани  которого соответствует скорости следовани  бит в словах и определ етс  частотой следовани  импульсов, поступающих на тактирующий вход преобразовател  3 с первого выхода генератора 5. По окончании приема каждого слова на выходе флага приема преобразовател  3 формируетс  сигнал высокого уровн , поступающий на информационный вход триггера 10, а на параллельном информационном выходе преобразовател  3 формируетс  информационна  часть слова в параллельном коде . По поступлении с третьего выхода генератора 5 на стробирующий вход триггера 10 очередного тактового импульса триггер 10 устанавливаетс  в единичное состо ние. На пр мом выхо-
0 де триггера 10 формируетс  сигнал высокого уровн , и на инверсном - низкого. Сигнал низкого уровн , поступающий с инверсного выхода триггера 10 на вход сброса флага приема преобразовател  3, приводит к формированию на выходе флага приема преобразовател  3 сигнала низкого уровн . По поступлении с третьего выхода генератора 5 на. стробирующие входы триггеров 10 и 11 следующего такто вого импульса триггер 11, отрабатыва  наличие сигнала высокого уровн  на информационном входе, устанавливаетс  в единичное состо ние, а триггер 10, отрабатыва  наличие сигнала низкого уровн  на информационном входе , - в нулевое состо ние. Сигнал низкого уровн  с инверсного выхода триггера 11 поступает на вход упQ равлени  загрузкой входной информации преобразовател  6. По поступлении следующего тактового импульса на стробирующий вход триггер 11 снова устанавливаетс  в нулевое состо ние , и на его инверсном .выходе вновь формируетс  сигнал высокого уровн , поступающий на вход управлени  загрузкой входной информации преобразовател  6.
5
0
5
5
7
По сигналу низкого уровн  на вхо управлени  загрузкой входной информации преобразователь 6 считывает информацию, поступающую на его информационный вход в параллельном ко
де, с параллельного информационного выхода преобразовател  3.
По восстановлении сигнала высокого уровн  на входе управлени  загрузкой входной информации преобразователь 6 начинает формирование на своем последовательном 1 нформационном выходе информационного слова в последовательном коде, дополн   его необходимыми служебными битами (старт, паритет , стоп). Информационное слово поступает на вход 41 передатчика-согла- совател  8. Скорость передачи слова определ етс  частотой следовани  импульсов , поступающих на тактирующий вход преобразовател  6 с третьего выхода генератора 5.
Передатчик-согласователь 8 преобразует по электрическим параметрам сигналы ТТЛ в сигналы телетайпного канала, поступающие с выхода 42 пе- редатчика-согласовател  8 на выход 16 устройства. Обща  шина (не показана ) источника питани  Ej (фиг. 3) соединена с общим проводом линии телетайпного канала (не показано). Источник питани  Ец, питающий узлы устройства , гальванически разв зан от . источника питани  Ej, питающего линию телетайпного канала.
Информационные словаj поступающие с входа 17 устройства на вход 44 при емника-согласовател  9, преобразуютс  им по электрическим параметрам в сигналы ТТЛ. С выхода 45 второго при емника-согласовател  9 cjloaa поступают на последовательный информационный вход преобразовател  7, скорость считывани  которого соответствует скорости следовани  бит в словах и определ етс  частотой следовани  импульсов, поступающих на так- тируюпщй вход преобразовател  7 с выхода генератора 5. По окончании приема каждого слова на выходе флага приема преобразовател  7 формируетс  сигнал высокого уровн , поступающий на информационный вход триггера 12, а на параллельном информационном выходе преобразовател  7 формируетс  информационна  часть слова в параллельном коде.
8
5
0
5
0
5
0
5
0
5
По поступлении с выхода генератора 5 на стробирующий вход триггера 12 очередного тактового импульса триггер 12 устанавливаетс  в единичное состо ние. На пр мом выходе триггера 12 формируетс  сигнал высокого уровн , а на инверсном - низкого . Сигнал низкого уровн , поступающий с инверсного выхода триггера 12 на вход сброса флага приема преобразовател  7, приводит к формированию на выходе флага приема преобразовател  7 сигнала низкого уровн .;
По поступлении с выхода генератора 5 на стробирующие входы триггеров 12 и 13 следующего тактового импульса четвертый триггер 1.3, отрабатыва  наличие сигнала высокого уровн  на информационном входе, устанавливаетс  в единичное состо ние, а третий триггер 12, отрабатыва  наличие сигнала низкого уровн  на информационном входе , - в нулевое состо ние. Сигнал низкого уровн  с инверсного выхода триггера 13 поступает на вход управлени  загрузкой входной информации преобразовател .
По поступлении на стробирующий вход следующего тактового импульса триггер 13 снова устанавливаетс  в нулевое состо ние, и на его инверсном выходе вновь формируетс  сигнал высокого уровн , поступающий на вход управлени  загрузкой входной информации преобразовател  4.
По сигналу низкого уровн  на входе управлени  загрузкой входной информации преобразователь 4 считывает информацию, поступающую на его ин- формационньш вход в параллельном коде с параллельного информационного выхода преобразовател  7.
По восстановлении сигнала высокого уровн  на входе управлени  загрузкой входной информации преобразователь 4 начинает формирование на своем последовательном информационном выходе информационного слова в последовательном коде, дополн   его необходимыми служебными битами (старт, паритет, стоп). Информациониое слово поступает на вход 32 передатчика-со- гласовател  2. Скорость передачи слова определ етс  частотой следовани  импульсов, поступающих на тактирующий вход преобразовател  4 с выхода генератора 5.
91520532
Передатчнк-согласователь 2 пребразует По электрическим параметам сигналы ТТЛ в сигналы интерфейа ИРПС, поступающие с выхода 33 пе- едатчика-согласовател  2 на выход 5 устройства.
Обща  шина 31 источника EQ (фиг.4) оединена с обратным проводом линии нтерфейса ИРПС (не показано). Исочник питани  ЕЛ, питающий узел стройства, гальванически разв зан
10
х т п п до пе го ч ра те ре ро щи ин об по в со ла па пе те не вх ле по хо ро хо те по вт он па ны ци . те ле он до вх  в кл вт во тр ге ти те тел па пе не при ва рал тр ств
от источника питани  Е,-,, питающего линию интерфейса ИРПС.
Скорость следовани  бит в информационных словах, поступающих на вход 14 устройства, не должна превышать скорость следовани  бит в словах, поступающих на выход 16 устройства .
Скорость следовани  бит в информационных словах, поступающих на вход 17 устройства, не должна превышать скорость следовани  бит в словах , поступающих на выход 15 устройства .
Скорости следовани  информации по входу 14 и выходу 15 устройства ус- танавливаютс  в зависимости от скорости следовани  информации по телетайпному каналу, исход  из набора скоростей, используемых в устройствах с интерфейсом ИРПС. Например,дл  скорости следовани  информации по телетайпному каналу, равной 250 бит/ скорость следовани  информации по входу 14 может быть 200 бит/с, а по выходу - 15-600 бит/с.

Claims (1)

  1. .Формула изобретени 
    Устройство дл  сопр жени  двух ЭВМ, содержащее первые приёмник-со- гласователь и передатчик-согласова- тель, первые преобразователи последовательного кода в параллельный и параллельного кода в последовательный , генератор тактовых импульсов, первьй и второй выходы которого соединены соответственно с тактирующими входами первых преобразователей последовательного кода в параллельный и параллельного кода в последовательный , вход первого приемника-согласо- вател   вл етс  входом устройства дл  подключени  к информационному выходу первой ЭВМ, а выход соединен последовательным информационным входом первого преобразовател  последовательного кода в параллельный, вы10
    10
    5
    0
    5
    0
    5
    0
    5
    0
    5
    ход первого передатчика-согласова- тел   вл етс  выходом устройства дл  подключени  к информационному входу первой ЭВМ, а вход соединен с последовательным информационным выходом первого преобразовател  параллельного кода в последовательный, отличающеес  тем, что, с целью расширени  функциональных возможностей путем обеспечени  диалогового режима св зи между удаленными элект- ронно-вычислит ельными машинами,имеющими разноскоростные и разнотипные интерфейсы, оно содержит вторые преобразователи параллельного кода в последовательный и последовательного в параллельньй, второй передатчик- согласователь, второй приемник-сог- ласователь и четыре триггера, причем параллельный информационный выход первого преобразовател  последовательного кода в параллельный соединен с параллельным информационным входом второго преобразовател  параллельного кода в последовательный, последовательный информационный выход которого соединен с входом второго передатчика-согласовател , выход второго передатчика-согласовател   вл етс  выходом устройства дл  подключени  к информационному входу второй ЭВМ, параллельный информационный вход первого преобразовател  параллельного кода в последовательный соединен с параллельным информационным выходом второго преобразова- .тел  последовательного кода в параллельный , последовательный информационный вход которого соединен с выходом втор.ого приемника-согласовател , вход второго приемника-согласовател   вл етс  входом устройства дл  подключени  к информационному выходу второй ЭВМ, стробирующие входы первого , второго, третьего и четвертого триггеров соединены с третьим выходом генератора тактовых импульсов и тактирующими входами вторых преобразователей параллельного кода в последовательный и последовательного кода в параллельный, информационные входы первого и третьего триггеров соединены соответственно с выходами флага приема первого и второго преобразователей последовательного кода в параллельный , пр мые выходы первого и третьего триггеров соединены соответг- ственно с информационными входами
    второго и четвертого триггеров, инверсные выходы которых соединены соответственно с входами управлени  загрузкой входной информации второго и первого преобразователей параллельного кода в последовательньпй, инверсные
    выходы первого и третьего триггеров соединены соответственно с входами сброса флага приема первого и второго преобразователей последовательного кода в параллельный.
    -f.
    ZZ Ш 2S
    Д
    fUB.Z
    E,
    28
    Составитель В.Вертлиб Редактор В.Петраш Техред Л.Сердюкова Корректор Л.Патай
    Заказ 6759/50
    Тираж 668
    ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. /5
    Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101
    . 3
    фи.
    фие.5
    Подписное
SU884377670A 1988-02-09 1988-02-09 Устройство дл сопр жени двух ЭВМ SU1520532A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884377670A SU1520532A1 (ru) 1988-02-09 1988-02-09 Устройство дл сопр жени двух ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884377670A SU1520532A1 (ru) 1988-02-09 1988-02-09 Устройство дл сопр жени двух ЭВМ

Publications (1)

Publication Number Publication Date
SU1520532A1 true SU1520532A1 (ru) 1989-11-07

Family

ID=21355381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884377670A SU1520532A1 (ru) 1988-02-09 1988-02-09 Устройство дл сопр жени двух ЭВМ

Country Status (1)

Country Link
SU (1) SU1520532A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 583505, кл. G 06 F 15/16, 1975. Комплекс управл ющий вычислительный СМ 1420. Техническое описание. Ч. III Внешние устройства 1.320.018. Т02, с. 89-93. *

Similar Documents

Publication Publication Date Title
US4280221A (en) Digital data communication system
US4901076A (en) Circuit for converting between serial and parallel data streams by high speed addressing
US5325355A (en) Method and apparatus for implementing a common mode level shift in a bus transceiver incorporating a high speed binary data transfer mode with a ternary control transfer mode
US6240471B1 (en) Data transfer interfacing
US5384769A (en) Method and apparatus for a bus transceiver incorporating a high speed binary data transfer mode with a ternary control transfer mode having a full duplex, dominant logic transmission scheme
EP0808530B1 (en) Bi-directional signal transmission system
WO1995019596A1 (en) Addressable communication port expander
US6025945A (en) Optical transmitter/receiver and a network using such optical transmitter/receivers
US4064360A (en) High speed digital switch
US6771194B2 (en) Parallel to serial conversion device and method
SU1520532A1 (ru) Устройство дл сопр жени двух ЭВМ
US5313323A (en) Fiber optic bus and tag adapter for block multiplexer channel
Engebretsen et al. Parallel fiber-optic SCI links
EP0890233B1 (en) Multi-rate transmission system
US5913075A (en) High speed communication between high cycle rate electronic devices using a low cycle rate bus
US4271510A (en) Shift-register transmitter for use in a high speed, low noise digital data communication system
EP0005045A1 (en) Data-pulse communication system and adapter
US4333176A (en) Data extraction means for use in a data transmission system
US4229623A (en) Receiving means for use in a high speed, low noise digital data communication system
US6708245B1 (en) Interface circuit with improved integration
US4229621A (en) Transmitting means for use in a high speed, low noise digital data communication system
KR100448088B1 (ko) 클럭 포워딩 회로
KR0179579B1 (ko) 전동차의 광신호 전송회로
SU1287168A2 (ru) Устройство дл сопр жени цифровой вычислительной машины с телеграфным каналом св зи
SU1283777A1 (ru) Устройство дл обмена информацией между двум абонентами