SU1511847A1 - Делитель частоты - Google Patents

Делитель частоты Download PDF

Info

Publication number
SU1511847A1
SU1511847A1 SU864164012A SU4164012A SU1511847A1 SU 1511847 A1 SU1511847 A1 SU 1511847A1 SU 864164012 A SU864164012 A SU 864164012A SU 4164012 A SU4164012 A SU 4164012A SU 1511847 A1 SU1511847 A1 SU 1511847A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
bus
flip
flop
Prior art date
Application number
SU864164012A
Other languages
English (en)
Inventor
Павел Анатольевич Ходаков
Анатолий Васильевич Ходаков
Original Assignee
Предприятие П/Я Р-6082
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6082 filed Critical Предприятие П/Я Р-6082
Priority to SU864164012A priority Critical patent/SU1511847A1/ru
Application granted granted Critical
Publication of SU1511847A1 publication Critical patent/SU1511847A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в радиоэлектронике, автоматике, вычислительной и измерительной технике. Целью изобретени   вл етс  повышение помехоустойчивости и увеличение коэффициента делени , что достигаетс  в результате использовани  дифференцирующей цепи. Делитель частоты содержит Д-триггер 1, вход синхронизации которого соединен с входной шиной 2, а пр мой выход - с выходной шиной 3 устройства, резистор 4, конденсатор 5 и шину 6 управлени  устройства. Дифференцирующа  RC - цепь образована резистором 4 и конденсатором 5. Отключение устройства производитс  установкой на выходной шине 3 нулевого уровн  при подаче сигнала на шину 6 управлени . 2 ил.

Description

фие.
345
Изобретение относитс  к импульсной теккике н может быть использовано в радиоэлектронике, автоматике, вычислительной и измерительной технике .
Цель изобретени  - увеличение помехоустойчивости и коэффициента делени  за счет иснользоваии  диффе- ренцирзтощей цепи.
На фиг. I показана нринципиальна  электрическа  схема делител  частоты; на фиг, 2 - временные диаграммы, по сн ющие его работу.
Делитель частоты содержит D-триг- гер I, вход синхронизации которого соединен с входной шиной 2 устройства , - а пр мой вькод - с выходной шиной 3 устройства, резистор 4, первьй вывод которого соединен с входом ин- с1юрмации D-триггера, а второй вывод - с инверсным выходом D-тригге- ра, конденсатор 5, первьш вывод ко- Topo.ro соединен с входом информации D-триггера, а второй вывод - с пр мым выходом D-триггера, вход уста- новки в О D-триггера. соединен с шиной б управлени  устройства.
Делитель частоты работает следующим образон.
С приходом первого входного импульса (фиг. 2а) на входную шину 2 устройства по его переднему фронту срабатывает В-триггер и на его пр - юм (фиг. 26) и инверсном выходах исходньш логически уровень (О или 1) смен етс  на противоположный . Резистор 4 и конденсатор 5 пред ставл ют.дифференцирующую RC-цепь, в результате работы которой перепад с пр мого выхода D-триггера переда4
етс  на его вход информации (фиг,2в). По мере зар да конденсатора 5 -напр жение па входе информации D-трйг- гера измен етс  (фиг. 2в), стрем сь к логическому уровню на инверсном вы- ходе D-триггера с посто нной времени и чер.ез. некоторое врем  достигает :напр жени  переключени  .Dтриггера по входу информации. Если.в этот момент на вход синхронизации D-триггера поступает входной сигнал, то D-триггер срабатывает. В течение времени перезар да конденсатора 5
D-триггер не реагирует на входные сигналы, т.е. осуществл ет деление частоты входного сигнала. Делитель частоты может быть отключен с установкой на выходной шине .3 нулевого
уровн  при подаче сигнала на шину 6 управлени .

Claims (1)

  1. Формула изобретени 
    Делитель частоты, содержащий D- триггер, вход синхронизации которого соединен с входной шиной устройства, пр мой выход - с выходной шиной устройства , резистор, первый вывод кото .рогр соединен с D-входом D-триггера , а второй вывод - с инверсным вы-, ходом D-триггера, конденсатор, первый вывод которого соединен с входом информации D-триггера, о т л и ч аю щ и и с   тем, что, с целью увеличени  помехоустойчивости при одног временном увеличении коэффициента делени , второй вывод конденсатора соединен с пр мым вьпсодом D-триггера,
    а вход у становкн в О ,D-триггера соединен с шиной управлени .
    JUUinJirLrUlfUinJlfL
    J--LIL
    П
    f
    f
    Фиг. 2
SU864164012A 1986-12-22 1986-12-22 Делитель частоты SU1511847A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864164012A SU1511847A1 (ru) 1986-12-22 1986-12-22 Делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864164012A SU1511847A1 (ru) 1986-12-22 1986-12-22 Делитель частоты

Publications (1)

Publication Number Publication Date
SU1511847A1 true SU1511847A1 (ru) 1989-09-30

Family

ID=21273889

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864164012A SU1511847A1 (ru) 1986-12-22 1986-12-22 Делитель частоты

Country Status (1)

Country Link
SU (1) SU1511847A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Справочник по интегральным микросхемам/Под ред. Б.В.Тарабрина. М.: Энерги , 1981, с. 636. Авторское свидетельство сССР № 1132353, кл. Н 03 К 5/01, 06.10.82. *

Similar Documents

Publication Publication Date Title
SU1511847A1 (ru) Делитель частоты
SU921067A1 (ru) Устройство дл задержки импульсов
RU1798897C (ru) М- S-триггер
RU2007855C1 (ru) Пороговое устройство
SU856000A1 (ru) Устройство задержки импульсов
SU966851A2 (ru) Фазочувствительный выпр митель
SU1238216A1 (ru) Синхронный детектор изменений входного сигнала
SU1534750A1 (ru) Устройство тактовой синхронизации
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1336220A1 (ru) Дискретизатор уровн напр жени
SU961106A2 (ru) Одновибратор
SU991593A1 (ru) Формирователь одиночного импульса
SU1372274A1 (ru) Устройство дл измерени времени срабатывани электромагнитов
SU1113885A1 (ru) Ждущий мультивибратор
SU1264312A1 (ru) Д-триггер
SU1504800A1 (ru) Синхронный делитель частоты
SU1624670A1 (ru) Расширитель импульсов
SU1368983A1 (ru) Синхронный делитель частоты на 14
SU1503065A1 (ru) Формирователь одиночного импульса
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU1185591A1 (ru) Преобразователь импульсной последовательности
SU420123A1 (ru) СХЕМА СОВПАДЕНИЙВ П Т БФ01Щ SHSnSPTOS
SU711670A1 (ru) Устройство дл генерации одиночных импульсов
SU1559418A1 (ru) Устройство тактовой синхронизации
SU1385291A1 (ru) Синхронный делитель частоты