SU1499251A1 - Apparatus for memorizing pulse signal - Google Patents
Apparatus for memorizing pulse signal Download PDFInfo
- Publication number
- SU1499251A1 SU1499251A1 SU874319798A SU4319798A SU1499251A1 SU 1499251 A1 SU1499251 A1 SU 1499251A1 SU 874319798 A SU874319798 A SU 874319798A SU 4319798 A SU4319798 A SU 4319798A SU 1499251 A1 SU1499251 A1 SU 1499251A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- peak detector
- amplifier
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
Изобретение относитс к измерительной технике и может быть использовано дл запоминани и хранени формы и величины импульсов при регистрации однократных быстропротекающих процессов. Цель изобретени - расширение функциональных возможностей устройства за счет запоминани двупол рного импульсного сигнала и повышение надежности за счет устранени сбоев функционировани устройства. Входной импульс поступает на сумматор 1 и начинает циркулировать по замкнутой цепи: сумматор 1, усилитель 2, лини 3 задержки, сумматор 1. Амплитуда входного импульса фиксируетс пиковым детектором 6 и сравниваетс на компараторе 5 с текущей амплитудой импульса, циркулирующего в цепи. Текуща амплитуда фиксируетс с помощью пикового детектора 4 след щего типа. Компаратор регулирует коэффициент усилени усилител 2 с целью уравн ть амплитуды входного и текущего импульсов. 1 ил.The invention relates to a measurement technique and can be used for storing and storing the shape and size of pulses during the registration of single fast processes. The purpose of the invention is to expand the functionality of the device by storing a bipolar pulse signal and improving reliability by eliminating device malfunctions. The input pulse arrives at adder 1 and begins to circulate in a closed circuit: adder 1, amplifier 2, delay line 3, adder 1. The input pulse amplitude is detected by the peak detector 6 and compared at the comparator 5 with the current amplitude of the pulse circulating in the circuit. The current amplitude is detected by a peak detector of the following type. The comparator adjusts the gain of amplifier 2 to equalize the amplitudes of the input and current pulses. 1 il.
Description
3U93U9
Изобретение относитс к измерительной технике и может быть использовано дл хранени и выдачи информации о различных быс.тропротекаю- щих процессах.The invention relates to a measurement technique and can be used to store and provide information about various fast-moving processes.
Целью изобретени бл етс расши- рени функционал.ьных возможностей за счет возможности запоминани дву- пол рных импульсов и повьшение на- дежности за счет устранени сбоев пр наложении эталонного импульса на входной импульс.The purpose of the invention is to expand the functional capabilities due to the possibility of storing bipolar pulses and increasing reliability by eliminating failures in imposing a reference pulse on the input pulse.
; Поставленна цель достигаетс тем, что в устройство дл запомина- ни импульсного сигнала, содержащее сумматор, первый вход которого вл етс входом уст)ойства, а выход через усилитель подключен к входу линии задержки, выход которой соединен с вторым входом сумматора, а Уакже пиковый детектор и компаратор, пер йый вход которого св зан с выходом пикового детектора, а выход - с управл ющим входом усилител , введен второй пиковый детектор, вход которого подключен к входу устройства, а выход - к второму входу компаратора- , причем вход первого пикового детектора св зан с отводом от сере- дины линии задержки.; The goal is achieved by the fact that the device for storing a pulse signal contains an adder, the first input of which is the device input, and the output through an amplifier is connected to the input of a delay line, the output of which is connected to the second input of the adder, and Wakzhe also has a peak detector and a comparator, the first input of which is connected to the output of the peak detector, and the output to the control input of the amplifier, is introduced a second peak detector, the input of which is connected to the input of the device, and the output to the second input of the comparator, and the input of the first a peak detector is associated with a tap from the middle of the delay line.
На чертеже представлена блок-схема предлагаемого устройства..The drawing shows a block diagram of the proposed device ..
Устройство дл запоминани импульсного сигнала содержит .сумматор 1, усилитель 2 с регулируемым коэффициентом усилени , линию 3 задержки , пиковый детектор 4, комп аратор 5 и дополнительный пиковый детектор 6.The device for storing the pulse signal contains a summator 1, an amplifier 2 with an adjustable gain factor, a delay line 3, a peak detector 4, a compressor 5 and an additional peak detector 6.
В устройстве первый вход сумматора I подключен к входу устройства, второй вход подключен к выходу линии 3 задержки, а вход - к входу усилител 2, управл ющий вход кото- рого подключен к выходу компаратора 5, а выход - к входу линии 3 з адерж- ки, средн точка линии задержки подключена к входу первого пикового детектора 4, выход которого подключен к входу компаратора 5, второй вход которого подключен к выходу дополнительного пикового детектора 6, вход которого подключен к входу устройства .In the device, the first input of the adder I is connected to the input of the device, the second input is connected to the output of the delay line 3, and the input to the input of the amplifier 2, the control input of which is connected to the output of the comparator 5, and the output to the input of the line 3 C ki, the middle point of the delay line is connected to the input of the first peak detector 4, the output of which is connected to the input of the comparator 5, the second input of which is connected to the output of the additional peak detector 6, the input of which is connected to the input of the device.
Устройство дл запоминани импульсного сигнала работает следующим образом.The device for storing the pulse signal operates as follows.
Импульсный сигнал на входе устройства через сумматор 1, усилитель 2 и линию 3 задержки вновь поступает на вход сумматора 1, а значение максимума входного сигнала запоминаетс на пиковом детекторе 6 и подаетс на вход компаратора 5. Пиковый детектор А запоминает максимум сиг- нала на отводе с линии 3 задержки и подает его на другой вход компаратора 5. Разностное напр жение с выхода компаратора 5 поступает на управл ющий вход усилител 2. При этом коэффициент усилени регулируетс так, чтобы уравн ть амплитуду ; импульса, прошедшего линию задержки с амплитудой входного импульса, зафисированной вторым пиковым детектором . IA pulse signal at the input of the device through the adder 1, amplifier 2 and delay line 3 is again fed to the input of adder 1, and the maximum input signal is stored on the peak detector 6 and fed to the input of the comparator 5. Peak detector A remembers the maximum of the signal from the output delay line 3 and feeds it to the other input of the comparator 5. The differential voltage from the output of the comparator 5 is fed to the control input of the amplifier 2. In this case, the gain factor is adjusted so as to equalize the amplitude; impulse that passed the delay line with the amplitude of the input impulse, detected by the second peak detector. I
В качестве первого пикового детектора используетс детектор след щего типа, выходной сигнал которого отслеживает амплитуду последнего (из поступивших на его вход) импульса.The first peak detector is a tracking type detector whose output monitors the amplitude of the last (from the incoming pulse) pulse.
Устройство позвол ет -запоминать форму и величину как однопол рных, так и двупол рных импульсов.The device allows you to memorize the shape and size of both unipolar and bipolar pulses.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874319798A SU1499251A1 (en) | 1987-07-27 | 1987-07-27 | Apparatus for memorizing pulse signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874319798A SU1499251A1 (en) | 1987-07-27 | 1987-07-27 | Apparatus for memorizing pulse signal |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1499251A1 true SU1499251A1 (en) | 1989-08-07 |
Family
ID=21333047
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874319798A SU1499251A1 (en) | 1987-07-27 | 1987-07-27 | Apparatus for memorizing pulse signal |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1499251A1 (en) |
-
1987
- 1987-07-27 SU SU874319798A patent/SU1499251A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 502504, кл. Н 03 К 27/02, СПС 21/00, 02.04.84. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB971109A (en) | Adaptive recognition method and system | |
KR900013742A (en) | Burst Mode Digital Data Receiver | |
KR930018543A (en) | Video Signal Automatic Gain Control (AGC) Circuit | |
US4626788A (en) | Circuit for reconstructing noise-affected signals | |
SU1499251A1 (en) | Apparatus for memorizing pulse signal | |
JPS6118393B2 (en) | ||
US4531095A (en) | Impulse noise reduction by linear interpolation having immunity to white noise | |
GB1383740A (en) | Detection devices for image analysis systems | |
JPS56169969A (en) | Synchronisum separation circuit | |
SU789805A1 (en) | Pulse amplitude meter | |
SU721924A1 (en) | Arrangement for selecting radio pulse trains | |
SU621125A1 (en) | Amplitude synchroselector | |
SU1434558A1 (en) | Digital signal regenerator | |
SU373842A1 (en) | DEVICE OF AUTOMATIC ADJUSTMENT GAIN OF THE RECEIVER | |
SU832759A1 (en) | Device for monitoring discrete communication channel | |
SU150876A1 (en) | DC amplifier | |
SU1598107A1 (en) | Amplitude detector | |
SU559458A1 (en) | Device for tracking a point object | |
SU1185651A1 (en) | Compensator of low-frequency distortions of television signal | |
SU634457A2 (en) | Arrangement for stabilizing mean frequency of noise overshoots over threshold level | |
SU1020974A1 (en) | Power amplifier | |
SU1406529A1 (en) | Device for measuring pulse duration | |
SU628498A1 (en) | Function generator for width-modulated signals | |
SU1035581A1 (en) | Dc voltage stabilizer | |
SU557331A1 (en) | Device for detecting distortions of a flat top of a pulse |