SU1478353A2 - Устройство дл контрол канала св зи - Google Patents
Устройство дл контрол канала св зи Download PDFInfo
- Publication number
- SU1478353A2 SU1478353A2 SU874303739A SU4303739A SU1478353A2 SU 1478353 A2 SU1478353 A2 SU 1478353A2 SU 874303739 A SU874303739 A SU 874303739A SU 4303739 A SU4303739 A SU 4303739A SU 1478353 A2 SU1478353 A2 SU 1478353A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- analysis
- block
- divider
- Prior art date
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
Abstract
Изобретение относитс к электросв зи и может быть использовано дл контрол каналов св зи с неравномерно измен ющимис уровн ми принимаемых сигналов, преимущественно каналов метеорной св зи. Цель изобретени - повышение точности контрол и прогнозировани оценки канала св зи путем учета скорости изменений уровн принимаемых сигналов. Устройство содержит N аттенюаторов 1, N+1 компараторов 2, хронизатор 3, N+1 счетчиков 4, датчик 5 интервалов анализа, N блоков 7 делени , N логарифматоров 8, сумматор 9, делитель 10, блок 11 регистрации. Дл достижени цели в устройство введен блок 6 регулировки периода анализа, автоматически измен ющий длительность анализа в соответствии со скоростью изменени уровн принимаемого сигнала. 2 з.п. ф-лы, 3 ил.
Description
Цель изобретени - повышение точ- JQ чик 5 интервалов анализа формирует
ности контрол и прогнозировани оценки канала св зи путем учета скорости изменений уровн принимаемых сигналов.
На фиг. 1 приведена структурна электрическа схема устройства дл контрол канала св зи; на фиг. 2 - структурна электрическа схема блока регулировки периода анализа; на фиг. 3 - структурна электрическа схема блока пам ти.
Устройство дл контрол канала св зи содержит п аттенюаторов 1 , п+1 компараторов 2, хронизатор 3, п-Н счетчиков 4, датчик 5 интервалов анализа, блок 6 регулировки периода анализа, п блоков 7 делени , п логарифмов 8, сумматор 9, делитель 10, блок 11 регистрацииt
Блок регулировки периода анализа
импульс, при поступлении которого на другие входы счетчиков 4 показани последних считываютс и попарно подаютс на входы блоков 7 делени ,
г осуществл ющих деление этих показаний в цифровом виде. Одновременно показани первого счетчика 4 записываютс в блок 6 регулировки периода анализа . Результаты делени с выходов бло20 ков 7 делени подаютс на логариф- маторы 8 и далее поступают на п входов сумматора 9 с усреднением
Усредненные значени логарифмов отношений показаний счетчиков посту25 пают на делитель 10 с коэффициентом делени К дл определени оценки распределени амплитуд огибающей. Результат вычислени с выхода делител 10 записываетс в блок 11 регисодержит дешифратор 12, блок 13 раз- 30 страции по сигналу с датчика 5 интеррешени , компаратор 14, блок 15 вычи- валов анализа, который поступает в тани , блок 16 пам ти, перемножитель 17. элемент 18 задержки, второй блок
19 делени , делитель 20, первый блок После каждого j-ro периода ана- 21 делени . Блок пам ти содержит эле- 35 лиза в блоке 6 регулировки периода мент 22 задержки, одновибратор 23, элемент И 24, датчик 25, элемент 26 запрета, элемент ИЛИ 27.
Устройство дл контрол канала св зи работает следующим образом.
Первоначально значение периода анализа Т0 устанавливаетс на основании статистических экспериментальных данных о вариаци х метеорного потока.
Огибающа входного сигнала поступает на последовательно соединенные аттенюаторы 1. Каждый аттенюатор 1 уменьшает сигнал на К дБ, что равнозначно увеличению порогового уровн каждого соответствующего компаратора 25 на вход которого поступает этот сигнал8 на К дБ. Компараторы 2 с определенной частотой опрашиваютс сигналами с выхода хронизатора 3, Если во врем опроса сигнал, поступающий на вход одного из компараторов 2, превышает пороговый уровень, то вырабатываетс гигнал, который
блок 11 регистрации через вдем , равное периоду анализа,,
анализа вычисл етс отношение количества единиц с выхода первого счетчика 4 к длительности анализа, которое дл посто нной и известной 40 длительности сигнала опроса пропорционально величине -коэффициента заполнени
vj-VTr
45 Предварительно должна быть задана погрешность прогнозировани оценки состо ни канала, например 10%„ Тогда при выполнении услови
50
55
IV - - Vj.J-jO.IVj
производитс формирование сигнала на изменение периода анализа в соответствии с формулой
т . т - Ш Vi J iv ;- - vfir
С выхода блока 6 регулировки периода анализа сигнал на изменение периода анализа поступает на второй вход датчика 5 интервалов анализа.В слуимпульс , при поступлении которого на другие входы счетчиков 4 показани последних считываютс и попарно подаютс на входы блоков 7 делени ,
осуществл ющих деление этих показаний в цифровом виде. Одновременно показани первого счетчика 4 записываютс в блок 6 регулировки периода анализа . Результаты делени с выходов блоков 7 делени подаютс на логариф- маторы 8 и далее поступают на п входов сумматора 9 с усреднением
Усредненные значени логарифмов отношений показаний счетчиков поступают на делитель 10 с коэффициентом делени К дл определени оценки распределени амплитуд огибающей. Результат вычислени с выхода делител 10 записываетс в блок 11 регистрации по сигналу с датчика 5 ин валов анализа, который поступает
блок 11 регистрации через вдем , равное периоду анализа,,
После каждого j-ro периода ана- лиза в блоке 6 регулировки периода
анализа вычисл етс отношение количества единиц с выхода первого счетчика 4 к длительности анализа, которое дл посто нной и известной длительности сигнала опроса пропорционально величине -коэффициента заполнени
vj-VTr
Предварительно должна быть задана погрешность прогнозировани оценки состо ни канала, например 10%„ Тогда при выполнении услови
IV - - Vj.J-jO.IVj
производитс формирование сигнала на изменение периода анализа в соответствии с формулой
т . т - Ш Vi J iv ;- - vfir
С выхода блока 6 регулировки периода анализа сигнал на изменение периода анализа поступает на второй вход датчика 5 интервалов анализа.В случае , если указанное неравенство не выполн етс , период анализа не измен етс и остаетс равным первоначально установленному значению Т6.
Блок 6 регулировки периода анализа работает следующим образом„
С выхода первого счетчика 4 результаты подсчета числа единиц N, за врем анализа поступают на первый вход первого блока 21 делени , где
на основании
определ етс величина поступающих на второй вход- с выхода блока 16 пам ти значений периода анализа TJ оJ5
В блоке 15 вычитани (по абсолютной величине) производитс определение модул разности между результатом делени и результатом определени этой величины на предшествующем ин- 20 тервале анализа, поступающей через элемент 18 задержки,
В делителе 20 величина V уменьшаетс в 10 раз (или другое количест-
во, устанавливаемое исход из задаваемой погрешности прогнозировани оценки состо ни канала). Во втором блоке 19 делени производитс деление числа, поступающего на первый вход с выхода делител 20, на число, поступающее на второй вход с выхода блока 15 вычитани . Частное от делени с выхода блока 19 делени поступает на первый вход перемножител 17. В компараторе 14 производитс сравнение величин сигналов, поступающих с выходов делител 20 и блока 15 вычитани . Если перва оказываетс меньше второй, на выходе компаратора 14 формируетс напр жение, соответствующее 1 , в противном случае - 0„ Выходное напр жение компаратора 14 подаетс в блок 16 пам ти и на блок 13 разрешени . На выходе блока 16 пам ти на основании поступающего сигнала формируетс значение длительности периода анализа, определенное по результатам расчета на текущем интервале анализа Т . или первоначально установленное Т0 соответственно, откуда поступает на входы блока 21 и перемножител 17, В перемножителе 17 рассчитываетс значение Т j, , которое поступает на первый вход блока 16 пам ти и при наличии разрешающего сигнала на управл ющий вход блока 13 разрешени поступает на вход дешифратора 12. Дешифратор 12 формирует сигналы на управление клю
J5
20
783534
чевой схемой, подключающей элементы в схеме датчика 5 интервалов анализа , выполненного в виде генератора импульсов с регулируемой частотой следовани . Если с выхода компаратора 14 не поступает разрешающий сигнал , в блоке 16 пам ти формируетс величина длительности анализа, соответствующа первоначально установленному значению TQ, блок 13 разрешени оказываетс закрытым и сигналы с выхода перемножител 17 на вход деши- фратора 12 не поступают. В этом случае дешифратор 12 формирует сигналы на подключение элементов, обеспечивающих длительность анализа TlC, соответствующую величине первоначально установленного периода,
10
Блок пам ти работает следующим образом .
С выхода перемножител 17 результат расчета величины Т |+, поступает на элемент 22 задержки. При поступлении на другой вход разрешающего сигнала с выхода компаратора 14 одно- вибратор 23 формирует импульс, ко- торый поступает на элемент И 24 и дает возможность сигналу с выхода элемента 22 задержки пройти через элемент ИЛИ 27 на выход блока, обеспечив подачу значений величины
5
0
5
0
5
J
на входы блоков 17 и 21, Одновременно закрываетс элемент запрета 26 и сигнал с выхода датчика 25 на элемент ИЛИ 27. прекращает поступать При отсутствии разрешающего сигнала с выхода компаратора 14 сигналы от датчика 25 соответствующие первоначально устанавливаемой величине периода анализа Т0, через открытый элемент 26 запрета подаютс на элемент ИЛИ 27 и далее на выходе блока 16 пам ти.
Claims (2)
1. Устройство дл контрол канала св зи по авт. св. № 1241502, отличающее с тем, что, с целью повышени точности контрол и прогнозировани оценки канала св зи путем учета скорости изменений уровн принимаемых сигналов, введен блок регулировки периода анализа, вход которого подключен к выходу первого счетчика, а выход к второму входу датчика интервалов анализа.
2. Устройство но и, , отличающеес тем, что блок регулировки периода анализа содержит последовательно соединенные первый блок делени , делитель, второй блок делени , перемножитель, бпок разрешени и дешифратор, зыход которого вл етс выходом блока регулировки периода анализа, последовательно сое диненные элемент задержки, блок вычитани , компаратор и блок пам ти, выход которого подключен к второму входу перемножител и к первому входу первого блока делени , второй вход генератора импульсов с регулируемой которого вл етс входом блока регу- частотой следовани .
КЛюку 3
CStaaOa Пока W
лировки периода анализа, причем выход перемножител подключен к второму входу блока пам ти, выход делител « подключен к второму входу компаратора, выход первого блока делени подключен к входу элемента задержки и к второму входу блока вычитани , выход которого подключен к второму входу второго блока делени „
3„ Устройство по пп. 1 и 2, отличающеес тем, что датчик интервалов анализа выполнен в виде
Свьвава блока П
Квытвон Люков (Г,П
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874303739A SU1478353A2 (ru) | 1987-09-11 | 1987-09-11 | Устройство дл контрол канала св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874303739A SU1478353A2 (ru) | 1987-09-11 | 1987-09-11 | Устройство дл контрол канала св зи |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1241502 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1478353A2 true SU1478353A2 (ru) | 1989-05-07 |
Family
ID=21326870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874303739A SU1478353A2 (ru) | 1987-09-11 | 1987-09-11 | Устройство дл контрол канала св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1478353A2 (ru) |
-
1987
- 1987-09-11 SU SU874303739A patent/SU1478353A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1075424, кл. Н 04 В 3/46, 1982. Авторское свидетельство СССР № 1241502, кл, Н 04 В 17/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0565224B1 (en) | Non-intrusive speech level and dynamic noise measurements | |
US4277645A (en) | Multiple variable threshold speech detector | |
US4412299A (en) | Phase jitter detector | |
NO854672L (no) | Telleapparat og fremgangsmaate for frekvenssampling. | |
CA1205864A (en) | Gain switching device with reduced error for watt meter | |
SU1478353A2 (ru) | Устройство дл контрол канала св зи | |
US4056717A (en) | Temperature correction systems for a fluid flow meter | |
US4453223A (en) | Device for computing the pseudo-variance of the instantaneous periods of an alternating-current signal | |
US3935395A (en) | Selective signal receiver for use in telecommunication systems | |
SE430554B (sv) | Anordning for att identifiera digitala flerfrekvenssignaler | |
EP0253545A2 (en) | Signal measurement | |
KR100386485B1 (ko) | 개선된음을갖는전송시스템 | |
US5850437A (en) | Transmission system with improved tone detection | |
SU1674391A2 (ru) | Устройство дл контрол канала св зи | |
SU415674A1 (ru) | Устройство для моделирования систем массового обслуживания | |
JP3533147B2 (ja) | フェージング周波数検出方法および回路 | |
SU1092520A1 (ru) | Цифровое сглаживающее устройство | |
SU918873A1 (ru) | Цифровой частотомер | |
SU1295421A1 (ru) | Устройство дл контрол | |
US5982874A (en) | Transmission system with improved tone detection | |
RU2010243C1 (ru) | Измеритель скорости линейного изменения частоты внутри импульса | |
RU2100822C1 (ru) | Ранговый адаптивный последовательный обнаружитель сигналов | |
SU587633A1 (ru) | Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами | |
RU2097922C1 (ru) | Приемник импульсных радиосигналов и измеритель уровня для него | |
JPH08248084A (ja) | 雑音レベル推定回路 |