SU1295421A1 - Устройство дл контрол - Google Patents

Устройство дл контрол Download PDF

Info

Publication number
SU1295421A1
SU1295421A1 SU853960313A SU3960313A SU1295421A1 SU 1295421 A1 SU1295421 A1 SU 1295421A1 SU 853960313 A SU853960313 A SU 853960313A SU 3960313 A SU3960313 A SU 3960313A SU 1295421 A1 SU1295421 A1 SU 1295421A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
group
Prior art date
Application number
SU853960313A
Other languages
English (en)
Inventor
Валерий Петрович Бордыков
Расих Нуруллович Латифуллин
Григорий Моисеевич Бушканец
Original Assignee
Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии "Нефтехимпромавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии "Нефтехимпромавтоматика" filed Critical Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии "Нефтехимпромавтоматика"
Priority to SU853960313A priority Critical patent/SU1295421A1/ru
Application granted granted Critical
Publication of SU1295421A1 publication Critical patent/SU1295421A1/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Abstract

Изобретение относитс  к контрольно-измерительной и вычислительной технике и может быть использовано при построении систем автоматического контрол . Цель изобретени  - увеличение глубины контрол . Указанна  цель достигаетс  за счет введени  в известное устройство группы 2 коммутаторов , двух элементов И 5, 6, блоков 8, 9 управлени  и осреднени  данных, сумматора 10, двух счетчиков 17, 21, двух блоков 11 и 18 сравнени  и второго блока 22 пам ти с их св з ми и за счет определени  неисправности , , привод щей к высокочастот- ныь колебани м выходного сигнала измерительного канала. 2 з.п. ф-лы, 4 ил. Q В Фиг. 1

Description

Изобретение относитс  к автоматике и вычислительной технике и может &ыть использовано в системах авто-, матического контрол .
Цель изобретени  - увеличени  полноты контрол .
На фиг. 1 изображена структурна  схема устройства; на фиг. 2 - структурна  схема первого блока пам ти; на фиг. 3 - структурна  схема блока усреднени  данных; на фиг. 4 - структурна  схема блока управлени .
Устройство (фиг. 1) содержит группы датчиков 1, группу коммутаторов 2, аналого-цифровой преобразователь АЦП 3, дешифратор (, первый элемент И 5, второй элемент И 6, первый блок 7 пам ти, блок 8 усреднени  данных, блок 9 управлени , сумматор 10, первый блок 11 сравнени , содержащий элемент 12 сравнени , триггер 13, первый и второй формирователи 14 и 15 импульсов и элемент ИЛИ 16, первый счетчик 17, второй блок 18 сравформационных входов коммутатора группы. Количество состо ний счет ка 69 зависит от состо ни  тригге 53. Нулевое состо ние триггера 53
с устанавливает коэффиьр ент пересче счетчика 69, равным единице, а ед ничное состо ние триггера 53 - ко фициент пересчета, равным некотор му числу N, которое определ ет ко
10 чество независимых измерений по к дому каналу в режиме контрол  и р но количеству  чеек пам ти в эле те 33 пам ти группы.
15 Количество состо ний счетчика а также количество выходов дешифр тора 71 равно количеству коммутат ров 2 в группе. Коммутаторы 55-57 управл ютс  состо нием триггера 5
20 Ири нулевом состо нии триггера 54 подключены первые (верхние) входы всех коммутаторов, а при единично состо нии - вторые (нижние) входы т.е. сигналы только с вторых вход
нени , содержащий элемент 19 сравне- -25 поступают на выходы коммутаторов
ни  и формирователь 20 импульсов.
Кроме того, устройство содержит второй счетчик 21 и второй блок 22 пам ти, входы и выход 23-30 устрой55-57 .
В качестве триггеров 53 и 54 можно применить асинхронные J-K триггеры с динамическими входами. В ка- ства, первую и вторую группы адресных 30 честве триггера 13 применен синхрон- выходов 31 и 32 устройства, а также ный J-K триггера с динамическим так- группу элементов 33 пам ти, входы и товым входом. Примером использовани  выходы 34-39 первого блока пам ти. коммутаторов 2 группы со стробирую- Блок 8 усреднени  (фиг, 3) содер- щими и адресными входами может служит сумматор 40, элемент ИЛИ 41, фор- жить микросхема К155КП7. В качестве
мирователь 42 импульсов, группу элементов 43 пам ти, первый регистр 44, делитель 45, второй регистр 46, входы и выходы 47-52 блока усреднени  .
Блок 9 управлени  (фиг„ 4) содержит первый и второй триггеры 53 и 54, с первого по третий коммутаторы 55-57, первый, третий, четвертый и второй элементы И 58-61, третий, четвертый, первый, п тый и второй элементы ИЛИ 62-66, первый и второй счетчики 67 и 68, счетчик-делитель 69 (с регулируемым коэффициентом
формирователей 14, 15, 18 и 70 можно применить любые формирователи импульсов , в том числе и дифференцирующие цепи. Примером элементов 12 и 19
40 сравнени  с двум  выходами и строби- рующим входом может служить микросхема К561ИП2. Примером счетчиков 67 и 68, имеющих разр дные выходы и выход переноса, может служить микросхема
45 К561ИЕ 11.
Объединение выходов элементов, например коммутаторов 2 в группе, достигаетс  за счет применени  в качестве выходных ключей элементов с
пересчета), формирователь 70 импуль- 50. большим выходным сопротивлением в сов и дешифратор 71, входы и выходызакрытом состо нии (состо ние типа
Обрыв).
На все неиспользуемые, дополнитель
ные входы элементов (при их наличии)
72-86 блока.
Устройство работает следукщим образом .
Количество датчиков 1 в одной группе равно количеству состо ний счетчика 67, количеству выходов дешифратора 4, количеству элементов 33 пам ти в блоке 7, количеству информационных входов коммутатора 2 группы. Количество состо ний счетчика 69 зависит от состо ни  триггера 53. Нулевое состо ние триггера 53
устанавливает коэффиьр ент пересчета счетчика 69, равным единице, а единичное состо ние триггера 53 - коэффициент пересчета, равным некоторому числу N, которое определ ет количество независимых измерений по каждому каналу в режиме контрол  и равно количеству  чеек пам ти в элементе 33 пам ти группы.
Количество состо ний счетчика 68, а также количество выходов дешифратора 71 равно количеству коммутаторов 2 в группе. Коммутаторы 55-57 управл ютс  состо нием триггера 54.
Ири нулевом состо нии триггера 54 подключены первые (верхние) входы всех коммутаторов, а при единичном состо нии - вторые (нижние) входы, т.е. сигналы только с вторых входов
В качестве триггеров 53 и 54 можно применить асинхронные J-K триггеры с динамическими входами. В ка- честве триггера 13 применен синхрон- ный J-K триггера с динамическим так- товым входом. Примером использовани  коммутаторов 2 группы со стробирую- щими и адресными входами может служить микросхема К155КП7. В качестве
формирователей 14, 15, 18 и 70 можно применить любые формирователи импульсов , в том числе и дифференцирующие цепи. Примером элементов 12 и 19
сравнени  с двум  выходами и строби- рующим входом может служить микросхема К561ИП2. Примером счетчиков 67 и 68, имеющих разр дные выходы и выход переноса, может служить микросхема
К561ИЕ 11.
Объединение выходов элементов, например коммутаторов 2 в группе, остигаетс  за счет применени  в качестве выходных ключей элементов с
55 поданы нейтральные логические уровни , не вли ющие на их работу.
Метод контрол  измерительных каналов в предлагаемом устройстве основан на определении количества пересечений выходным сигналом датчика посто нного уровн  и сравнени  количества пересечений с пороговым значением . При превышении порогового значени  канал считаетс  неисправным.
Значение порога дл  каждого измерительного канала устанавливаетс  исход  из имеющейс  статической информации о его выходном сигнале. Например , при нормальном канапе на 30 измерений количество пересечений не превышает 4-6, а при по влении высокочастотных колебаний количество пересечений может достигать 15-20. Такое различие позвол ет с большой степенью веро тности определить по вление неисправности в канале измерени . Дп  дальнейшего увеличени  достоверности контрол  можно производить несколько опера ;ий контрол  со сравнением результата.
В устройстве реализованы два режима работы. В первом (исходном) ре  лме производитс  циклический опрос датчиков, преобразование аналогового сигнала в цифровой код и вьщача последнего на выход устройства 27 дл  дальнейшего преобразовани .
Во втором режиме производитс  собственно контроль каналов измерени  .
Нахождение устройства в том или ином режиме определ етс  состо нием триггера 53.
Устройство в первом режиме работает следующим образом.
Триггеры 53 и 54 наход тс  в нулевом состо нии. Коэффициент пересчета счетчика 69 равен единице. Тактовые импульсы (ТИ) 1 с первого тактового входа устройства 25 через вхо 76 и коммутатор 55 поступают на вход счетчика 67.
Импульсы переполнени  счетчика 67, подтвержда  нулевое состо ние триггера 54, через коммутатор 56 поступают на вход счетчика 69. Посколь- ку коэффициент пересчета .счетчика 69 равен единице, каждьм входной импуль поступает на его выход и через элемент ИЛИ 65, через открытый элемент И 61 и через коммутатор 57 - на вход счетчика 68, последовательно измен   его состо ние. Текущее состо ние счетчика 68 с помощью дешифратора 71 выбирает один из коммутаторов 2 группы . Номер датчика в этом коммутаторе определ етс  состо нием счетчика 67,
S
0
5
0
5
разр дные выходы которого соединены с адресными входами всех коммутаторов 2 труппы . Таким образом за врем , определ емое коэффициентом пересчета счетчика 68, к объединенным выходам коммута горов 2 группы последовательно подключены все датчики измерительных каналов, хот  в каждый момент времени к входу АЦП 3 подключен только один датчик. И fflyльcы переполнени  счетчика 68 подтверждает нулевое состо ние триггера 53. Каждый входной импульс счетчика 67 одновременно через элемент ИЛИ 62 поступает на управл юш 1й вход АЦП 3 дл  его запуска . АЦП 3 с небольшой временной задержкой, определ емой временем переключени  коммутаторов 2 и временем установлени  переходных процессов в лини х св зи, начинает преобразование входного аналогового сигнала в цифровой код и после окончани  преобразовани  формирует сигнал Конец преобразовани . (КП) Сигнал КП через элемент И 5 поступает на второй управл ющий выход 28 устройства, но не проходит через элемент И 6. На информационный выход 27 устройства поступает цифровой код параметра с выхода АЦП 3,-а на группы адресных выходов 31 и 32 устройства поступает адрес параметра (датг 1ка, или канала измерени ) с выходов счетчиков 67 и 68. Эта информаци  может быть использована дл  дальнейшей обработки во внешнем вычислительном устройстве или ЭВМ (не показаны).
Устройство во втором режиме работает следующим образом.
Дл  перевода устройства во второй режим необходимо на упрлвл ющий вход устройства 24 подать сигнал Контроль, который переведет триггер 53 в единичное состо ние. Это состо ние триггера 53 поступает на управл ющий выход 23 устройства в течение всего времени прохождени  контрол  устройства, дл  управлени 
работой внешнего вычислительного устройства или ЭВМ. Сигнал Контроль должен синхронизироватьс  с тактовыми импульсами ТИ 1. Синхронизаци  может заключатьс  в том, что сигнал,
Контроль может подаватьс  только после импульса ТИ 1, или сигнал Контроль может перекрывать по времени импульс ТИ 1, но заканчиватьс  позднее его с небольшой задержкой.
дл  надежной установки устройства в исходное состо ние. Коэффициент пересчета счетчика 69 устанавливаетс  равном N.
Одновременно сигнал Контроль устанавливает (или подтверждает) в нулевое состо ние счетчики 67, 68, 69 и 21, блок 22 пам ти и через элемент ИЛИ 64 группу элементов 43 пам ти блока 8 усреднени . Сигнал Контроль через элемент ИЛИ 62 поступает также на управл ющий вход АЦП 3 дл  его запуска, В этот момент времени к входу АЦП 3 подключен нулевой датчик 1 с выхода нулевого коммутатора 2 группы. Сигнал КП не поступает через элемент И 5 на выход 28, а через элемент И 6 поступает на входь Запись блока 7 пам ти и блока 8 усреднени . С помощью дешифратора 4 выбираетс  нулевой элемент 33 из группы элементов пам ти , в нулевую  чейку которого, согласно адресному коду, поступающему с выходов счетчика 69, записываетс  код с выхода АЦП 3. При изменении состо ни  счетчика 67 информаци  с выхода АЦП 3 последовательно записываетс  в нулевые  чейки первого, второго и т.д. элементов 33 пам ти группы, количество которых равно количеству датчиков 1 в одной группе Далее при изменении состо ни  счетчика 69j информаци  записываетс  в следующие элементы 33 группы.
Одновременно информа1щ  с выхода АЦП 3 поступает на информационный вход блока 8 и 47 осреднени  и далее на вход сумматора 40, Сигнал КП с входа 49 через элемент ИЛИ 41 поступает на управл ющие входы элементов
43пам ти группы Считывание. С выбранного элемента пам ти (выбор происходит с помощью выходных сигналов дешифратора 4) информаци  записываетс  в регистр 44 по сигналу КП с входа 49, поступающему на управл ющи вход регистра 44. Запись в регистр
44происходит потенциально, в течение всей длительности импульса КП, или по его переднему фронту с небольшой задержкой, достаточной дл  установки информации на входе регистра 44. Поскольку в исходном состо нии элементы 43 пам ти группы обнулены,
в нулевом цикле в регистр 44 записываютс  нулевые коды. Записанна  в регистр 44 информагда , практически
мгновенно по вл етс  на его выходе и поступает на второй вход сумматора 40. На выходе сумматора 40 по вл етс  сумма двух кодов: измеренного
текущего и считанного с элемента 43 пам ти группы. По заднему фронту сигнала КП формирователь 42 формирует импульс небольшой длительности, по которому происходит запись кода
суммы в тот же выбранный элемент 43 пам ти . Таким образом, в элементах 43 пам ти группы накапливаютс  суммарные значени  кодов с выходов АЦП 3 дл  каждого датчика, выбранной (нулевой) группы,
К моменту переполнени  счетчика 69 в  чейках блока 7 пам ти записываетс  измеренна  информаци  с каждого датчика 1 нулевой гругшы, причем
по каждому.датчику 1 проводитс  N измерений. В элементах 43 пам ти группы блока 8 усреднени  записываетс  суммарна  информаци  за N измерений по кз кдому датчику нулевой
группы.
Импульс переполнени  счетчика 69 не проходит через элемент И 61, а через элемент ИЛИ 65 и через элемент
И 58 поступает на вход триггера 54 и своим задним фронтом (окончанием) переводит его в единичное состо ние, а также устанавливает по выходу 86 счетчик 17 в нулевое состо ние, В
этот момент времени на другом входе триггера 54 также присутствует импульс с выхода счетчика 67, но при одновременной подаче двух импульсов jia динамические входы асинхронного
J-K триггера, последний должен перейти в противоположное состо ние, поэтому триггер 54 надежно переключитс  в единичное состо ние.
Одновременно этот импульс через элемент ИЛИ 63 и выход 81 поступает на вход Считывание блоков 7 и 36 пам ти и на вход Считьтание блоков 8 и 48 осреднени . Счетчики 67 и 69
в этот момент наход тс  в нулевых состо ни х. На вход элемента И 6 подаетс  запрещающий потенцна.п с инверсного выхода триггера 54 через выход аО. Коммутаторы 55-57 пропускают на свои выходы сигналы с вторых (нижних) входов. Счетчики 67 и 69 помен ютс  местами. На вход счетчика 69 поступают тактовые импульсы ТИ 2 с выхода 77, Дл  повышени 
быстродействи  частота их может быть выбрана выше, чем частота повторени  иъшульсов ТИ 1 .
Первое считывание произойдет с нулевой  чейки нулевого элемента 33 группы блока 7 пам ти и с нулевого элемента 43 группы блока 8 усреднени . Информаци  присутствует на выходе блока 7 пам ти в течение всего
значени . Смещенное среднее значение с выхода сумматора 10 поступает на вход элемента 12 сравнени , на другом входе которого присутствует ин- 5 .формаци  с выхода блока 7 пам ти. Посколхзку операци  суммировани  происходит за врем , существенно меньшее , чем длительность импульса считывани  , информаци  на оба входа элеимпульса считывани . Одновременно мента 12 сравнени  поступает практиформаци  с выхода нулевого элементе 43 группы блока усреднени  поступает на вход делител  45, который производит деление на коэффициент N, поступаюпрй с выхода регистра 46. При выборе коэффициента N, кратным числу два, например, тридцать два, или шестьдес т четыре, процесс делени  сводитс  к установке зап той в нужчески одновременно.
В зависимости от результата сра нени  единичный уровень по вл етс  или на первом, или на втором выход элемента 12 сравнени .
Так, например, можно допустить что при превышении текущего измер ного значени  над смещенным средни единичный уровень должен по витьс
ном разр де, или в отбрасывании мпад- О на первом (верхнем) выходе, а при
ших разр дов, т.е. он не занимает дополнительного времени. Таким образом , на выходе делител  в течение длительности импульса считывани  присутствует код, значение которого равно среднему значению результата измерени  по нулевому датчику, причем усреднение происходило в течение всего времени измерени  по нулевой группе датчиков 1.
Следующий импульс ТИ 2 своим передним фронтом переключает счетчик 69 в первое состо ние. Импульсы ТИ 2
должны синхронизироватьс  с импульса- 35 Этого достаточно дл  надежного сра- 1. Одновременно этот импульс батывани  триггера 13. Если единичный через элемент И 59 и элемент ИЛИ 63
превышении смещенного среднего значени  над текущим - на втором (нижнем ) выходе элемента 12 сравнени . Эти потенциалы подаютс  на входы синхронного J-K триггера 13, срабатывание которого происходит по заднему фронту (окончанию) импульса считывани , поступающего на его так товый (динамически) вход. Поскольку в реальных устройствах всегда имеетс  некотора  задержка срабатьшани , потенциалы на выходах схемы сравнени  задерживаютс  по отношению к заднему фронту импульса считывани .
потенциал по вл етс  только на одном входе (любом), триггер 13 по первому импульсу считывани  переключаетс  в соответствующее состо ние, а дальше подтверждает это состо ние. Поэтому переключени  триггера 13 наблюдаютс  только при смене единичных потенциалов на выходах элемента 12 срав- 45 нени . Дл  нормальных (исправных) датчиков (каналов измерени ) количество таких переключений не должно превьшать вполне определенного значени  .
производит считывание информации со следующей (первой)  чейки нулевого элемента 33 пам ти группы и с преж- него нулевого элемента 43 группы блока осреднени  8 и т.д. до N  чейки нулевого блока элементов 33 пам ти группы блока 7. В блоке 8 осреднени  информаци  считываетс  по-прежнему с нулевого элемента 43 пам ти группы; Среднее значение параметра с выхода блока 8 ус:реднени  поступает на вход сумматора 10, на другой вход которого с информационного входг1 устройства 29 подаетс  код числа К. Величина числа К при обычном контроле не превьппает нескольких процентов от диапазона изменени  измер емой
величины с выхода датчиков 1, а знак 55 входного сигнала из логического
нул  в логическую единицу, второй формирователь формирует выходной сигнал по изменению входного сигнала из логической единицы в логичесего может быть как положительный, так и отрицательный, поэтому результирующее значение с выхода сумматора 10 мало отличаетс  от среднего
значени . Смещенное среднее значение с выхода сумматора 10 поступает на вход элемента 12 сравнени , на другом входе которого присутствует ин- формаци  с выхода блока 7 пам ти. Посколхзку операци  суммировани  происходит за врем , существенно меньшее , чем длительность импульса считывани  , информаци  на оба входа элемента 12 сравнени  поступает практически одновременно.
В зависимости от результата сравнени  единичный уровень по вл етс  или на первом, или на втором выходе элемента 12 сравнени .
Так, например, можно допустить, что при превышении текущего измеренного значени  над смещенным среднимс единичный уровень должен по витьс .
на первом (верхнем) выходе, а при
5
0
превышении смещенного среднего значени  над текущим - на втором (нижнем ) выходе элемента 12 сравнени . Эти потенциалы подаютс  на входы синхронного J-K триггера 13, срабатывание которого происходит по заднему фронту (окончанию) импульса считывани , поступающего на его так товый (динамически) вход. Поскольку в реальных устройствах всегда имеетс  некотора  задержка срабатьшани , потенциалы на выходах схемы сравнени  задерживаютс  по отношению к заднему фронту импульса считывани .
Этого достаточно дл  надежного сра- батывани  триггера 13. Если единичный
потенциал по вл етс  только на одном входе (любом), триггер 13 по первому импульсу считывани  переключаетс  в соответствующее состо ние, а дальше подтверждает это состо ние. Поэтому переключени  триггера 13 наблюдаютс  только при смене единичных потенциалов на выходах элемента 12 срав- нени . Дл  нормальных (исправных) атчиков (каналов измерени ) количество таких переключений не должно ревьшать вполне определенного значени  .
Сигналы с выхода триггера 13 поступают на входы двух формирователей 14 и 15 импульсов. Первый из них . формирует выходной импульс по измене
входного сигнала из логического
нул  в логическую единицу, второй формирователь формирует выходной сигнал по изменению входного сигнала из логической единицы в логичес9
кий ноль. Выходные импульсы формирователей 14 и 15 поступают через элемент ШШ 16 на вход счетчика 17 . и вход формировател  20, который по заднему фронту формирует выходной импульс. Таким образом, при каждой смене единичных потенциалов на выходах элемента 12 сравнени , на вход счетчика 17 поступает один импульс, измен ющий его состо ние.
Результирующий код с выходов сче чика 17 поступает на первую группу входов элемента 19 сравнени , на вторую группу входов которого поступает код уставки со второго информационного входа 30 устройства. При превышении выходного кода счетчика 17 над уставкой, импульс с выхода формировател  20, поступающий на стробирующий вход элемента 19 срав
нени , проходит на его выход и поступает на вход счетчика 21, Этот импульс по своему переднему фронту измен ет состо ние счетчика 21 и поступает на вход Запись блока 22 пам ти . Адрес  чейки блока 22 определ етс  кодом с выхода счетчика 21, по которому в данную  чейку пам ти вписываетс  содержимое счетчиков
6; и buj т.е. номер неисправного датчика в группе и номер группы,
Одновременно этот импульс через элемент ИЛИ 66 устанавливает счетчик 69 в нулевоа состо ние и запускает формирователь 70, который по заднему фронту формирует выходной импульс. Этот импульс через элемент ИЛИ 65 и выход 86 устанавливает счетчик 17 в исходное, нулевое состо ние, через коммутатор 55 измен ет состо ние счетчика 67 через элемент 58 И и элемент 63 ИЛИ производит считывание информации по новому датчику, т.е. со следующего элемента 33 пам ти группы блока 7 пам ти, наушна  с нулевой  чейки пам ти и со следующего элемента 43 пам ти группы блока 8 усреднени .
Если превышени  кода счетчика 17 над уставкой не происходит, на выходе элемента 19 сравнени  посто нно присутствует запрещающий потенциал. Счетчик 69, переполн  сь, устанавлиПолный контроль всех датчиков заканчиваетс  импульсом переполнений счетчика 68, который возвращает триггер 53 в исходное нулевое состо  ние. Информа1ди  об этом поступает на выход 72 устройства. К моменту окончани  контрол  в блоке 22 пам ти хран тс  в последовательно располо-г женных  чейках пам ти адреса неисправных каналов измерени , а состо ни счетчика 21 определ ет общее число неисправных датчиков. Считывание информации с блока 22 пам ти дл  дальнейшей обработки может производитьс  известными средствами (не изображены
30
35
40
Необходимость наличи  сумматора 10 объ сн етс  следующими причинами. При исправных датчиках возможно по45  вление небольших пульсаций значений параметра за счет наводок, а также за счет дискретности преобразовани  А1Щ. Поэтому значени  кодов АЦП ко- лебаютс  около средних значений, что
50 может восприн тьс  устройством как неисправность канала измерени . Нали чие смещени  среднего значени  позвол ет избежать этого, так как текущие значени  параметра (вместе с
вает (или подтверждает) нулевое сое- 55 т ульсаци ми) лежать по одну сторону
то ние счетчика 17, измен ет через коммутатор 55 состо ние счетчика 67 и производит считывание информации по новому датчику. Так провер ютс 
от смещенного среднего значени ,При неисправных каналах измерени  пульсации значений параметров достигают больших значений (дес тки процентов
10
0
все датчики в нулевой группе каналов измерени .
Счетчик 21 подсчитывает количество неисправных датчиков, а в блоке 22 пам ти хранитс  адрес каждого неисп- paLHOro датчика (канала измерени ),
Переполнение счетчика 67, означающее окончание контрол  по данной группе датчиков, вызывает через коммутатор 57 изменение состо  ни  счетчика 68, а через элемент И 60, элемент ИЛИ 64 и выход 82 обнуление элементов 43 пам ти группы блока В усреднени , а также, своим окончани- ем (задним фронтом) перевод триггера 54 в нулевое состо ние. Счетчики 67 и 69 оп ть мен ютс  местами. Начинаетс  контроль следующей группы датчиков , причем дл  контрол  используютс  те же  чейки пам ти блока 7 пам ти и блока 8 усреднени . По вление неисправных датчиков в следующей группе вызывает дальнейшее изменение состо ни  счетчика 21 и запись адресов этих датчиков в блок 22 пам ти.
Полный контроль всех датчиков заканчиваетс  импульсом переполнений счетчика 68, который возвращает триггер 53 в исходное нулевое состо ние . Информа1ди  об этом поступает на выход 72 устройства. К моменту окончани  контрол  в блоке 22 пам ти хран тс  в последовательно располо-г женных  чейках пам ти адреса неисправных каналов измерени , а состо ние счетчика 21 определ ет общее число неисправных датчиков. Считывание информации с блока 22 пам ти дл  дальнейшей обработки может производитьс  известными средствами (не изображены).
5
0
5
0
Необходимость наличи  сумматора 10 объ сн етс  следующими причинами. При исправных датчиках возможно по45  вление небольших пульсаций значений параметра за счет наводок, а также за счет дискретности преобразовани  А1Щ. Поэтому значени  кодов АЦП ко- лебаютс  около средних значений, что
50 может восприн тьс  устройством как неисправность канала измерени . Наличие смещени  среднего значени  позвол ет избежать этого, так как текущие значени  параметра (вместе с
т ульсаци ми) лежать по одну сторону
от смещенного среднего значени ,При неисправных каналах измерени  пульсации значений параметров достигают больших значений (дес тки процентов
от диапазона измерени  измер емой величины), поэтому наличие смещени  не окажет заметного вли ни  на точность определени  неисправного датчика . С другой стороны, при неисп- равном канапе можно определить среднее значение амплитуды колебаний параметра, провод  р д последовательных циклов контрол  с разными значени ми величины смещени . Когда значение кода счетчика 17 не превы-- сит значение уставки, величина смещени  в этом случае соответствует среднему значению амплитуды колебаний параметра дл  неисправного датчика.

Claims (3)

1. Устройство дл  контрол , содержащее аналого-цифровой преобразова- тель, дещифратор и первый блок пам ти , отличающеес  тем, что, с целью увеличени  полноты контрол , в него введены группы коммутаторов , два элемента И, блок управле- ни , блок усреднени  данных, сумматор , два счетчика, два блока сравнени  и второй блок пам ти, информационные входы коммутаторов группы  вл ютс  информационными входами устройст- ва, а выходы подключены к информационному входу аналого-цифрового преобразовател , информационный выход которого  вл етс  информационнь№1 выходом устройства и соединен с информационны ми входами первого блока пам ти и блока усреднени  данных, выход первого блока пам ти соединен с первым входом первого блока сравнени , выход блока усреднени  данных подключен к первому входу сумматора, второй вход которого  вл етс  первым информационным входом устройства, а выход соединен с вторым входом первого блока сравнени  выход которого соединен со счетным входом первого счетчика и со строби- рующим входом второго блока сравнени , первый вход которого  вл етс  вторым информационным входом устройства , выход первого счетчика подключен к второму входу второго блока сравнени , выход которого подключен к счетному входу второго счетчика, к входу Запись второго блока пам ти и к первому входу блока управлени , вто- рой и третий входы которого  вл ютс  соответственно первым и вторым тактовыми входами устройства, четвертый вход блока управлени  и установочные входы второго счет;чика и второго блока-пам ти  вл ютс  установочным входом устройства,выходы второго счетчика подключены к адресным входам второго блока пам ти, выходы блока управлени  первой группы подключены к адресным входам коммутаторов группы, к входам дешифратора , информационным входам первой группы второго блока пам ти и  вл ютс  первой группой адресных выходов устройства, выходы второй группы блока управлени  соединены со стробирующими входами коммутаторов группы, выходы третьей группы - с первыми адресными входами группы первого блока пам ти, выходы четвертой группы - с адресными входами второй группы второго блока пам ти и  вл ютс  второй группой адресных выходов устройства, первый выход блока управлени  подключен к управл ющему входу аналого-цифрового преобразовател  , выход которого соединен с первыми входами первого и второго элементов И, второй выход блока управлени  соединен с вторым входом первого элемента И, третий выход  вл етс  первым управл ющим выходом устройства и соединен с вторым входом второго элемента И, четвертый выход блока управлени  подключен к третьему входу второго элемента И, п тый выход - к. входам считывани  первого блока пам ти, блока усреднени  данньЬ и к стробирующему входу первого блока сравнени , шестой выход - к установочному входу блока усреднени  данных , седьмой выход - к установочным входам первого счетчика, выходы дешифратора подключены к адресным входам второй группы первого блока пам ти и к адресным входам блока усреднени  данных, выход второго элемента И соединен с входами записи первого блока пам ти и блока усреднени  данных , выход первого элемента И  вл етс  вторым управл ющим выходом устройства .
2. Устройство по п. 1, отличающеес  тем, что блок усреднени  д-анных содержит сумматор, элемент ШШ, формирователь импульсов, группу элементов пам ти, первый и второй регистры и делитель, информационный вход блока соединен с первым входом сумматора, выход которого соединен с информационными .входами элементов пам ти группы, вход Считы13
вание - с первым входом элемента Ш1И, выход которого соединен с входами Считывание элементов пам ти группы, входы Запись которых соединены с выходами -формировател  импуль сов, вход Запись блока соединен с входом формировател  импульсов, с i вторым входом элемента ИЛИ и управл ющим входом первого pei iicrpa, вы-, ход которого соединен с вторым вхо- дом сумматора, а информационный вход соединен с выходами элементов пам ти группы и первым входом делител , установочный вход блока соединен с входом установки в нулевое состо ние элементов пам ти группы, адресные входы которых соединены с адресными входами блока, второй вход делител  соединен с выхоД .:-, а выход  вл етс  выходом блока,
3. Устройство по п. 1,, о т п и. - чающеес  тем, что блок управлени  содержит два триггера;, три коммутатора, четыре элемента И, п ть элементов ИЛИ, два счетчика, счетчик делитель, фор1чирователь импульсов и дешифратор, первый установочньш вход первого триггера, первые входы первого , второго и третьего элементов РШИ и установочные входы первого и второго счетчиков  вл ютс  четвертым входом блока, синхровход первого комг- у а-тора  ил етс  вторым входом блока, выходы первого счетчика и счетчика-делител   вл ютс  первой и третьей группой выходов блока со- ответстБенно, информационный вход второго коммутатора  вл етс  третьим входом блока, выход третьего элемента ИЛИ, инвертирующий и неинвер- тирующий выходы первого триггерЯг инвертируюицш выход второго триггера , выходы четвертого, первого и п того элементов ИЛИ  вл ютс  с vi.ep- вого по седьмой выхсда-- и блокг,, вход формировател  импульсов и второй вход второго элемента И Ш  вл ютс  первым входом блока, Е:-:.::ОДЫ деггкфра- - тора и второго счетчике  ьп ю с  B-J O рой и четвертой группа:;: -; «ьосодов
12
иь-5 i , - О д д 20
ь м 35 0 45 - - 50
29542114
блока, неинвертируюощй 1:Ь1Ход первого триггера соединен с цр.пвш- входом первого элемента И; и зерТ1фующий выход - с управл ющим входом счетчика-делител  и с первыг-: ззходом второго элемента И, выход первог о элемента И подключен к первому установочному входу второго триггера и к первому входу четвертого элемента ИЛИ, неинвертирующий вьгход второго триггера подключен к первым входам третьего и четвертого элементов И, выход третьего элемента И соединен с SJTO- рым входом четвертого элемента ИЛИ, выход четвертого элемента И подключен к второму входу первого элементп ИЛИ, инвертирующий вькод второго триггера соединен с управл ющими входами коммутаторов с первого по третий , выход первого коммутатора подключен к второму входу третьего элемента ИЛИ и к счетному входу первого счетчика, выход переполнени  которого подключен к тактовому вхолу зто- рого коммутатора, к второму установочному входу второго триггера., к второму входу четвертого элемента И и к информационному третьего KCM iy- татора, выход второго коммутатора соединен с вторым входом третьего элемента И и со счетным входом счетчика-делител , выход переполнени  которого подключен к первому входу п того элемента ИЛИ, второй вход которого соединен с выходом формиро1;а- тел  импульсов, а выход - с вторьЕ -с входом второго элемента И., выход, кс- торого подключен к тактовому входу третьего ком1 {утатора, выход которого подключен к счетному входу второго счетчика, выход переполнени  которого соединен с вторым установочным .входом первого триггера, а кодовые выходы - с входами дешифратора, выход второго элемента ИЛИ подключен к установочному входу счетчика-делител , .выко.д п того элемента ИЛИ подключен к информационному входу первого коммутатора и к второму входу первого элемента И.
SU853960313A 1985-10-02 1985-10-02 Устройство дл контрол SU1295421A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853960313A SU1295421A1 (ru) 1985-10-02 1985-10-02 Устройство дл контрол

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853960313A SU1295421A1 (ru) 1985-10-02 1985-10-02 Устройство дл контрол

Publications (1)

Publication Number Publication Date
SU1295421A1 true SU1295421A1 (ru) 1987-03-07

Family

ID=21199729

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853960313A SU1295421A1 (ru) 1985-10-02 1985-10-02 Устройство дл контрол

Country Status (1)

Country Link
SU (1) SU1295421A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 706825, кл. G 05 В 23/02. Авторское свидетельство СССР № 798852, кл. G 06 F 11/30, 1976. *

Similar Documents

Publication Publication Date Title
JPS6340080B2 (ru)
US4028506A (en) Maximum value tracing circuit for digitized voice signals
SU1295421A1 (ru) Устройство дл контрол
EP0785691B1 (en) Signal-recognition arrangement using cadence tables
EP0554781B1 (en) A signal transient improvement circuit
JPS5854756A (ja) 多重伝送システムの信号診断方法およびその診断装置
CA1120622A (en) Single frequency tone receiver
US6760574B1 (en) Two-dimensional signal detector with dynamic timing phase compensation
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
CN100565116C (zh) 电子感测电路
GB2082857A (en) Determining the frequency of an alternating signal
CA1053389A (en) Mfc receiver digital signal processing
SU856023A1 (ru) Устройство дл контрол качества канала св зи
SU734662A1 (ru) Устройство дл приема информации
SU1096658A1 (ru) Цифрова контрольно-измерительна система
SU1020850A1 (ru) Устройство дл передачи телеизмерений
SU1173384A1 (ru) Устройство дл измерени длительности импульсов
SU946005A1 (ru) Устройство дл измерени характеристики квантовани передатчика сигналов с импульсно-кодовой модул цией
SU1023318A1 (ru) Устройство дл ввода информации
SU1742842A1 (ru) Устройство дл сжати и обработки информации
SU1280423A1 (ru) Устройство дл сжати и передачи телеметрической информации
RU2017333C1 (ru) Устройство для контроля качества дискретных каналов связи
RU2020420C1 (ru) Многоканальный регистратор
SU1149255A1 (ru) Устройство дл управлени многоканальной измерительной системой
SU1524069A1 (ru) Устройство дл контрол и измерени допустимого разброса параметров