SU1478312A1 - Устройство дл контрол формирователей импульсных сигналов - Google Patents

Устройство дл контрол формирователей импульсных сигналов Download PDF

Info

Publication number
SU1478312A1
SU1478312A1 SU864103143A SU4103143A SU1478312A1 SU 1478312 A1 SU1478312 A1 SU 1478312A1 SU 864103143 A SU864103143 A SU 864103143A SU 4103143 A SU4103143 A SU 4103143A SU 1478312 A1 SU1478312 A1 SU 1478312A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
formers
Prior art date
Application number
SU864103143A
Other languages
English (en)
Inventor
Анатолий Иванович Арсюков
Владимир Николаевич Вавилов
Ефим Самуилович Вальшонок
Валерий Александрович Кайгородцев
Александр Семенович Сигалов
Original Assignee
Предприятие П/Я А-3462
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3462 filed Critical Предприятие П/Я А-3462
Priority to SU864103143A priority Critical patent/SU1478312A1/ru
Application granted granted Critical
Publication of SU1478312A1 publication Critical patent/SU1478312A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано дл  вы влени  неисправностей сложных импульсных устройств. Цель изобретени  - повышение достоверности контрол  - достигаетс  путем обеспечени  возможности контрол  формирователей, когда один из неконтролируемых в данный момент формирователей вышел из стро . Дл  этого в устройство дополнительно введены второй элемент И и формирователь импульсов. На чертеже показаны генератор 1 импульсов, элементы И, 2 и 7, счетчик 3, коммутаторы 4 и 5, формирователь 6 импульсов, формирователь 8 эталонных сигналов, элемент 9 разнозначности, временной селектор 10, RS-триггера 11 и 17,элемент ИЛИ 12, блок 13 индикации, втора  группа 14 входов, образующих шину сигналов запуска формирователей импульсов, перва  группа 15 входов, образующих шину выходных сигналов формирователей импульсных сигналов, третий вход 16. Так как сигналы запуска на формирователи импульсов приход т в произвольные моменты времени, то контролю поочередно подвергаютс  все формирователи импульсных сигналов. 2 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  вы влени  неисправности сложных импульсных устройств.
Целью изобретени   вл етс  повыше- ние достоверности контрол  путем обеспечени  возможности контрол  формирователей в случае, когда один из неконтролируемых в данный момент формирователей вышел из стро .
На фиг. 1 приведена схема устройства; на фиг. 2 - временна  диаграмма работы устройства.
Устройство дл  контрол  формирователей импульсных сигналов содержит генератор 1 импульсов, элемент И 2, счетчик 3, первый 4 и второй 5 коммутаторы , формирователь 6 импульсов, элемент И 7, формирователь 8 эталонных сигналов, элемент 9 равнозначности , временной селектор 10, RS-триг- гер 11, элемент ИЛИ 12, блок 13 индикации , вторую группу 14 входов, образующих шину сигналов запуска формирователей импульсных сигналов, первую группу 15 входов, образующих шину выходных сигналов, формирователей импульсных сигналов, третий вход 16, RS-триггер 17, при этом генератор 1 импульсов соединен с первым входом элемента И2, второй вход которого соединен с инверсным выходом RS-триг- 11, а третий вход - с инверсным выходом RS-триггера 17, а выход - с входом счетчика 3, выходы которого соединены с управл ющими входами коммутаторов 4 и 5 и информационными входами блока 13 индикации, -управл ющий вход которого соединен с пр мым выходом RS-триггера 17, информационные входы коммутаторов 4 и 5 соединены соответственно с группами 14 и 15 входов, выход коммутатора 5 соединен с входом формировател  6 импульсов и с вторым входом элемента 9 равнозначности , выход которого через временной селектор 10 соединен с S-вхо- дом RS-триггера 17, выход коммутатора 4 соединен с входом формировател  8 эталонных сигналов, выход которого соединен с первым входом элемента 9 равнозначности, выход формировател  6 импульсов соединен с первым входом элемента И7, второй вход которого соединен с пр мым выходом RS-триггера 11, а выход - с вторым входом элемента ИЛИ 12, выход которого соединен с R-входом RS-триггера 11, S-вход ко
5
торого соединен с выходом коммутатора 4, вход 16 соединен с R-входом RS-триггера 17 и первым входом элемента ИЛИ 12.
Устройство работает следующим образом .
Устройством осуществл етс  поочередный контроль формирователей импульсных сигналов (не показаны). В случае, если контролируемый формирователь неисправен, устройство прекращает контроль, при этом на блоке 13 индикации высвечиваетс  номер неисправного формировател . Контроли- 5 руемые формирователи импульсных сигналов вырабатывают импульсы заданной длительности при поступлении на их входы соответствующих сигналов запуска . Сигналы запуска формирователей импульсных сигналов поступают по группе 14 входов на входы коммутатора 4, а контролируемые импульсные сигналы поступают по группе 15 входов на входы коммутатора 5.
Коммутаторы 4 и 5 могут быть выполнены на микросхемах типа КП.
Пусть в начальном состо нии на выходе коммутатора 4 отсутствует сигнал запуска. Сигналом по входу 16 RS- триггеры 11 и 17 устанавливаютс  в положение, при котором на втором и третьем выходах элемента И2 формируетс  сигнал логической 1. При этом импульсы от генератора 1 импуль5 сов через элементы И2 поступают на вход счетчика 3 (фиг. 26), который воздейству  на управл ющие входы коммутаторов 4 и 5, поочередно подключает к входу формировател  8 эталонных сигналов и к R-входу RS-триггера 11 входы сигналов запуска контролируемых формирователей импульсов. В качестве генератора 1 импульсов может быть использован кварцевый генератор. При этом к второму входу элемента 9 равнозначности и входу формировател  6 импульсов подключаютс  контролируемые сигнады реакции формирователей (фиг. 2г). В качестве формировател  6
0 импульсов могут быть использованы формирователи импульсных сигналов с инвертором на входе. При отсутствии импульсов запуска на группе 14 входов нулевые сигналы на обоих входах эле5 мента 9 равнозначности привод т к формированию на его выходе нулевого сигнала, что характеризует исправное состо ние контролируемых формирова0
0
5
3147
телей. В качестве элемента 9 равнозначности можно использовать микросхему 133ЛП5, котора  выполн ет логическую функцию Сумма по модулю два от двух переменных.
По вление сигнала запуска на одном из входов группы 14 входов приводит к тому, что в момент подключени  этого входа к выходу коммутатора 4 на вы ходе коммутатора 4 формируетс  импульс (фиг. 2а), который устанавливает RS-триггер 11 в состо ние, при котором на его пр мом выходе формируетс  сигнал логической 1, а на инверс ном - логического О. Сигнал логического О поступает на второй вход элемента И2 и блокирует поступление на вход счетчика 3 импульсов от генератора 1 импульсов. По отрицательному . фронту импульса на выходе коммутатора 4 формирователь 8 эталонных сигналов формирует сигнал заданной длительности , который сравниваетс  на элементе 9 равнозначности с выходным сигка- лом контролируемого формировател  (фиг. 2г). В общем случае контролируемые формирователи импульсов могут формировать импульсы заданной длительности как по положительному, так и по отрицательному фронту импульса запуска . Поэтому при исправной (фиг.2а- е) работе контролируемого формировател  на выходе элемента 9 равнозначности формируетс  импульс, длитель- ность которого не больше, чем длительность импульса запуска (фиг.2д). Временной селектор 10 не пропускает импульсы, длительность которых не превышает длительность импульса за- пуска. При этом в качестве временного селектора можно использовать селектор длительности. По отрицательному фронту импульса реакции коктрот- лируемого формировател  формирователь 6 импульсов выдает короткий положительный импульс (фиг. 2е), который через элемент И7 и элемент ИЛИ 12 поступает на вход RS-триггера 11 и устанавливает его в состо ние, со- ответствующее логической 1 на его инверсном выходе, тем самым снимаетс  блокировка входа счетчика 3 и по очередному выработанному генератором 1 импульсов импульсу устройство переключаетс  на контроль следующего канала .
Отметим, что формирователь 8 эталонных сигналов выполн етс , как пра
5 5 0 0 е -
5
вило, аналогично контролируемым формировател м . Любом формирователь такого рода может быть выполнен на основе ждущего мультивибратора. Блок 13 индикации может быть выполнен на основе схем любого способа индикации с возможностью гашени .
В случае (фиг. 2ж-н), когда контролируемый формирователь импульсов неисправен, на выходе элемента 9 равнозначности формируетс  импульс, длительность которого превышает длительность импульса запуска (фиг. 2л). Этот импульс через селектор 10 (фиг. 2м) поступает на вход RS-триггера 17 и устанавливает его в состо ние , соответствующее логическому О на его инверсном выходе. При этом происходит блокировка входа счетчика 3 и на блоке 13 индикации высвечиваетс  номер неисправного формировател , сигналом индикации  вл етс  сигнал логической единицы на пр мом выходе RS-триггера 17 (фиг. 2ж). Устройство находитс  в указанном режиме работы до прихода на вход 16 очередного импульса запуска.
Таким образом, устройство позвол ет контролировать исправность формирователей методом сравнени  сигнала реакции контролируемого формировател  с эталонным сигналом. Число контролируемых формирователей определ Ги етс  формулой , где l u - длительLk ность импульсов запуска; с1,. - врем 
подключени  одного входного сигнала к выходу коммутатора 4.
Учитыва , что сигналы запуска на формирователи импульсов приход т в произвольные независимые моменты времени , можно утверждать что контролю поочередно подвергаютс  все формирователи импульсных сигналов.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  формирователей импульсных сигналов, содержащее генератор импульсов, первый элемент И, счетчик, первый и второй коммутаторы , элемент ИЛИ, формирователь эталонных сигналов, элемент равнозначности , временной селектор,первый и второй триггеры, блок индикации, причем выход генератора импульсов соединен с первым входом элемента И, второй вход которого соединен г инверс514
    ным выходом первого триггера, третий вхоц первого элемента И соединен с инверсным выходом второго триггера, пр мой выход которого соединен с уп- равл ющим входом блока индикации, информационные входы которого соединены с выходом счетчика и управл ющими входами первого и второго коммутаторов , выход первого элемента И соеди- нен с входом счетчика, выход второго коммутатора соединен с вторым входом элемента равнозначности, первый вход которого соединен с выходом формировател  эталонных сигналов, вход кото- рого соединен с выходом первого коммутатора , выход элемента равнозначности через временной селектор соединен с S-входом второго триггера, R-вход которого соединен с третьим входом устройства, группа первых входов устройства соединена с входами
    126
    второго коммутатора, группа вторых входов - с входами первого коммутатора , отличающеес  тем, что, с целью повышени  достоверности контрол  путем обеспечени  возможности контрол  формирователей, в случае, когда один из неконтролируемых в данный момент формирователе. вышел из стро , в него введены второй элемент И и формирователь импульсов, при этом вход формировател  импульсов соединен с выходом второго коммутатора, а выход - с первым входом второго элемента И, второй вход которого соединен с пр мым выходом первого триггера , а выход - с вторым входом элемента ИЛИ, первый вход которого соединен с третьим входом устройства, а его выход - с входом первого триггера , вход которого соединен с выходом первого коммутатора.
SU864103143A 1986-08-06 1986-08-06 Устройство дл контрол формирователей импульсных сигналов SU1478312A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864103143A SU1478312A1 (ru) 1986-08-06 1986-08-06 Устройство дл контрол формирователей импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864103143A SU1478312A1 (ru) 1986-08-06 1986-08-06 Устройство дл контрол формирователей импульсных сигналов

Publications (1)

Publication Number Publication Date
SU1478312A1 true SU1478312A1 (ru) 1989-05-07

Family

ID=21251123

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864103143A SU1478312A1 (ru) 1986-08-06 1986-08-06 Устройство дл контрол формирователей импульсных сигналов

Country Status (1)

Country Link
SU (1) SU1478312A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1062623, кл. G 01 R 31/28, 1987. Авторское свидетельство СССР № 1188870, кл. Н 03 К 5/19, G 01 R 31/28, 1984. *

Similar Documents

Publication Publication Date Title
SU1478312A1 (ru) Устройство дл контрол формирователей импульсных сигналов
SU1188870A1 (ru) Устройство для контроля формирователей импульсных сигналов
SU756598A1 (ru) Устройство для управления автономным инвертором 1
SU1385283A1 (ru) Селектор последовательности импульсов
SU1582329A1 (ru) Устройство дл управлени шаговым двигателем электронных часов
FR2365237A1 (fr) Procede et systeme de circuits pour produire l'arret d'arret d'un onduleur
SU1644283A1 (ru) Устройство дл защиты автономного инвертора
SU1594005A1 (ru) Устройство дл контрол срабатывани электроаппаратов цепей управлени локомотивом
SU488216A1 (ru) Устройство дл контрол объектов
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU1039024A1 (ru) Устройство дл обнаружени сбоев в импульсной последовательности
SU1411913A2 (ru) Корректор частоты
SU558273A1 (ru) Двухканальное устройство дл временного разделени импульсов
RU2064727C1 (ru) Устройство для выявления асинхронного режима электропередачи
SU1663694A1 (ru) Устройство дл контрол времени опережени синхронизатора
SU1238218A1 (ru) Устройство защиты от дребезга контакта
SU1182668A1 (ru) Делитель частоты следовани импульсов
SU748843A1 (ru) Устройство дл контрол последовательности импульсов
SU1322446A1 (ru) Устройство дл контрол серии импульсов
SU1008674A1 (ru) Устройство дл контрол наличи и последовательности чередовани фаз напр жени трехфазной сети
SU1338033A2 (ru) Устройство дл контрол последовательности импульсов
SU773885A1 (ru) Многодвигательный электропривод
SU1264093A1 (ru) Устройство дл сравнени частот
SU1277367A1 (ru) Устройство дл временного разделени двух импульсных сигналов