SU1450119A1 - Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи - Google Patents

Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи Download PDF

Info

Publication number
SU1450119A1
SU1450119A1 SU874268426A SU4268426A SU1450119A1 SU 1450119 A1 SU1450119 A1 SU 1450119A1 SU 874268426 A SU874268426 A SU 874268426A SU 4268426 A SU4268426 A SU 4268426A SU 1450119 A1 SU1450119 A1 SU 1450119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
input
integrator
delta modulation
communication line
Prior art date
Application number
SU874268426A
Other languages
English (en)
Inventor
Михаил Дмитриевич Венедиктов
Анатолий Савельевич Евженков
Николай Иванович Семенов
Вера Ивановна Механошина
Original Assignee
Предприятие П/Я А-7956
Всесоюзный Заочный Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7956, Всесоюзный Заочный Электротехнический Институт Связи filed Critical Предприятие П/Я А-7956
Priority to SU874268426A priority Critical patent/SU1450119A1/ru
Application granted granted Critical
Publication of SU1450119A1 publication Critical patent/SU1450119A1/ru

Links

Abstract

Изобретение относитс  к технике цифровой св зи. Цель изобретени  - уменьшение величины вносимых искажений . Устройство содержит формирователь 1 импульсов, интегратор 3;И фильтр 6 нижних частот. Дл  дости- ; женин цели введены два элемента И 2 и 9, инвертор 7, г-р 8 импульсов, а интегратор 3 выполнен в виде последовательно соединенных реверсивного счетчика 4 и ЦАП 5. С помощью элементов И 2 и 9,управл емых импульсами с частотой ff, от ггра 8, формируютс  две последовательности пачек узких импульсов, соответствующих импульсам и паузам исходного сигнала дельта-модул ции. При одинаковой веро тности символов 1 и О в сигнале дельта-модул ции искажени  частично компенсируютс . Величины вносимых искажений уменьшаютс  по мере увеличени  частоты генератора 8. 1 ил. (Л

Description

0
. ел
: Изобретение относитс  к технике 11ифровой св зи и может быть исполь- овано в одноканальных системах (±в зи с дельта-модул цией, например, и сет х низовой радиосв зи, сотовых системах и др.
Цель изобретени  - уменьшение величины вносимых искажений, J На чертеже представлена структурна  электрическа  схема асинхронного декодера сигналов дельта-модул ции дл  одноканальной линии св зи. i Асинхронный декодер сигналов дельта-модул ции дл  одноканальной линии |св зи содержит формирователь 1 им- Ьульсов, первый элемент И 2, интег- атор 3, реверсивный счетчик 4, циф- |роаналоговый преобразователь 5, |фильтр 6 нижних частот, инвертор 7, генератор 8 импульсов, второй эле|мент И 9.
Асинхронный декодер сигналов дель- :та-модул ции дл  одноканальной линии св зи работает следуюпщм образом.
Демодулируемый сигнал дельта-моду- л ции поступает на вход формировател  1 импульсов, на выходе которого Сформируетс  импульсна  последователь ность с длительностью импульсов при- ;мерно равной (из-за искажений в трак те передачи) тактовому периоду передаваемого сигнала. С помощью элементов И 2 и 9, управл емых импульса ми с частотой fj, от генератора 8, формируютс  две последовательности пачек узких импульсов, соответствующих импульсам и паузам исходного сигнала дельта-модул ции.
При этом количество импульсов в пачках может измен тьс  в зависимости от временных соотношений между фронтами импульсов сигнала дельта-модул ции и опорными импульсами с частотой fg. Число импульсов в пачках мо жет отличатьс  не больше чем на единицу , т.е. при достаточно большом
0
20
15
отношении fa/f-r эта погрешность невелика . При одинаковой веро тности символов 1 и О в сигнале дельта- модул ции искажени  частично компенсируютс  .
Величины вносимых искажений уменьшаютс  по мере увеличени  частоты генератора 8.
С выходов элементов Л 2 и 9 сигналы поступают на реверсивный счетчик 4, котор.ьш выполн ет по существу роль идеального интегратора 3. Состо ние реверсивного счетчика 4 периодически считываетс  и.с помощью цифроанало- гового преобразовател  5 формируют отсчеты вькодного аналогового сигнала , сглаживание осуществл етс , как обычно, с помощью фильтра нижних частот.
Формула
зобретени
Асинхронный декодер сигналов дельта-модул ции дл  одноканальной линии св зи, содержащий формирователь импульсов и последовательно соединенные интегратор и фильтр нижних частот, отличающийс  тем, что, с целью уменьшени  величины вносимых искажений, введены генератор импульсов , первьй и второй элементы И и инвертор, а интегратор вьшолнен в виде последовательно соединенных реверсивного счетчика и цифроаналого- вого преобразовател , при этом выход формировател  И шульсов соединен с первым, входом первого элемента И, выход которого соединен, с первым входом реверсивного счетчика и через инвертор - с первым входом второго элемента И, выход генератора импульсов соединен с вторым входом первого элемента И и вторым входом второго элемента И, выход которого соединен с вторым входом реверсивного счетчика .

Claims (1)

  1. Формула изобретения
    Асинхронный декодер сигналов дельта-модуляции для одноканальной линии связи, содержащий формирователь импульсов и последовательно соединенные интегратор и фильтр нижних частот, отличающийся тем, что, с целью уменьшения величины вносимых искажений, введены генератор импульсов, первый и второй элементы И и инвертор, а интегратор выполнен в виде последовательно соединенных реверсивного счетчика и цифроаналогового преобразователя, при этом выход формирователя импульсов соединен с первым, входом первого элемента И, выход которого соединен, с первым входом реверсивного счетчика и через инвертор - с первым входом второго элемента И, выход генератора импульсов соединен с вторым входом первого элемента И и вторым входом второго элемента И, выход которого соединен с вторым входом реверсивного счетчика.
SU874268426A 1987-05-07 1987-05-07 Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи SU1450119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874268426A SU1450119A1 (ru) 1987-05-07 1987-05-07 Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874268426A SU1450119A1 (ru) 1987-05-07 1987-05-07 Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи

Publications (1)

Publication Number Publication Date
SU1450119A1 true SU1450119A1 (ru) 1989-01-07

Family

ID=21313368

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874268426A SU1450119A1 (ru) 1987-05-07 1987-05-07 Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи

Country Status (1)

Country Link
SU (1) SU1450119A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Маевский В., Блоцкий Ф., Новак А,,и др. Цифровые системы передачи.-М.: Св зь, 1979, с,264, рис.1,12. *

Similar Documents

Publication Publication Date Title
EP0023081B1 (en) A filter circuit including a switched-capacitor filter
US5014304A (en) Method of reconstructing an analog signal, particularly in digital telephony applications, and a circuit device implementing the method
US5561660A (en) Offset and phase correction for delta-sigma modulators
US5059977A (en) Synchronizing switch arrangement for a digital-to-analog converter to reduce in-band switching transients
JPS55117322A (en) Binary transversal filter
SU1450119A1 (ru) Асинхронный декодер сигналов дельта-модул ции дл одноканальной линии св зи
US4118697A (en) Switching arrangement for converting analog signals into digital signals and digital signals into analog signals
US9484943B2 (en) Digital-to-analog converter with integrated fir filter
GB947430A (en) Improvements in or relating to pulse-code modulation transmission systems
SU1415421A1 (ru) Усилитель мощности класса Д
SU1190462A1 (ru) Формирователь частотно-манипулированных сигналов
SU1518909A1 (ru) Устройство приема сигналов с частотной манипул цией
JPS6458125A (en) Digital analog converter
SU1171964A1 (ru) Устройство дл цифровой демодул ции сигналов с одной боковой полосой
SU1311031A1 (ru) Устройство дл передачи и приема информации
SU1555808A1 (ru) Детектор огибающей радиоимпульсов
SU809609A1 (ru) Многоканальна система св зи сВРЕМЕННыМ уплОТНЕНиЕМ КАНАлОВ
SU1121777A2 (ru) Дельта-модул тор
SU902285A1 (ru) Многоканальный модул тор
SU1046953A1 (ru) Модул тор стереофонического сигнала
SU564721A1 (ru) Устройство дл формировани и предкоррекции сигналов
SU1314385A1 (ru) Устройство дл фазовой синхронизации канала воспроизведени аппарата цифровой магнитной записи
SU1527705A2 (ru) Устройство дл автоматического регулировани уровн вещательного сигнала
SU1679407A1 (ru) Фазовый детектор
SU1649667A1 (ru) Декодер дл системы св зи с адаптивной дельта-модул цией