SU1450111A1 - Voltage encoder - Google Patents

Voltage encoder Download PDF

Info

Publication number
SU1450111A1
SU1450111A1 SU874176952A SU4176952A SU1450111A1 SU 1450111 A1 SU1450111 A1 SU 1450111A1 SU 874176952 A SU874176952 A SU 874176952A SU 4176952 A SU4176952 A SU 4176952A SU 1450111 A1 SU1450111 A1 SU 1450111A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
key
decoder
inputs
Prior art date
Application number
SU874176952A
Other languages
Russian (ru)
Inventor
Виктор Григорьевич Белай
Александр Викторович Заборня
Андрей Елизарович Морозов
Борис Сергеевич Мухин
Лев Тимофеевич Некрасов
Юрий Кондратьевич Громов
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU874176952A priority Critical patent/SU1450111A1/en
Application granted granted Critical
Publication of SU1450111A1 publication Critical patent/SU1450111A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Преобразователь напр жени  в .. код.может использоватьс  в информационно-измерительных системах, системах контрол  и управлени . Цель изобретени  - повышение точности преобразовани  за счет исключени  вли ни  периодической помехи. Намер емое напр жение через ключ 7 или инвертор 5 и ключ 10 поступает на первый вход интегратора 22. На его второй вход поступает напр жение от источника 1 опорного напр жени  через ключ 3 или 4 или через инвертор 2 и ключ 8 или, 9. .. Работой ключей управл ют дешифратор 12 и счетчик 11, которые.совместно с формирователем 23 периода помехи, элементами И-13 и 21, элементами ИЛИ 14, 19 и 20 и задатчиком 18 интервала времени обеспечивают режим двойного интегрировани . При этом генератор 17, элемент И 16 и счетчик 15 преобразуют временные интервалы интегрировани  в цифровой код. 1 ил.Voltage converter in .. code. Can be used in information-measuring systems, control and monitoring systems. The purpose of the invention is to improve the conversion accuracy by eliminating the effect of periodic noise. Intended voltage via key 7 or inverter 5 and key 10 is fed to the first input of integrator 22. Voltage from source 1 of the reference voltage through key 3 or 4 or through inverter 2 and key 8 or 9 comes to its second input. The operation of the keys is controlled by the decoder 12 and the counter 11, which, in conjunction with the period disturbance generator 23, the elements I-13 and 21, the elements OR 14, 19 and 20 and the time interval adjuster 18 provide a double integration mode. In this case, the generator 17, the element 16 and the counter 15 convert the integration time intervals into a digital code. 1 il.

Description

Изобретение относится к цифровой Измерительной технике и может быть использовано в информационно-измери-1 тельных системах, системах контроля $ и управления, информация на входах которых представлена в виде напряжения постоянного тока с наложенной на него периодической помехой.The invention relates to a digital measuring equipment and can be applied in information-measuring systems 1-negative, control and management systems $, information on the inputs which is represented in the form of a DC voltage with a superimposed periodic disturbance.

Целью изобретения является ковы- ю шение точности преобразования за счет снижения влияния периодической помехи.The aim of the invention is to improve the accuracy of the conversion by reducing the influence of periodic interference.

tHa чертеже представлена функциоальная схема преобразователя напря- 15 ения в код.tHa drawing shows a functional diagram of a voltage to 15 code converter.

| Преобразователь напряжения в код (содержит источник 1 опорного напряжения, выход которого соединен с входами инвертора 2 и ключей 3 и 4, ин- 20 кертор 5 своим входом соединен с [входной клеммой 6 и входом ключа 7, рыход инвертора 2 соединен, с входами ключей 8 и 9, выход инвертора 5 соединен с входом ключа 10, счетчик 11. 25| The voltage to code converter (contains the source 1 of the reference voltage, the output of which is connected to the inputs of the inverter 2 and the keys 3 and 4, the inverter 20 is connected by its input to the [input terminal 6 and the input of the key 7, the output of the inverter 2 is connected to the inputs of the keys 8 and 9, the output of the inverter 5 is connected to the input of the key 10, counter 11. 25

Своими выходами соединен с входами дешифратором 12, первый выход которого соединен с первыми входами элемента И 13, элемента ИЛИ 14 и управляющим входом счетчика 15, выход ко- 30 торого соединен с выходом преобразо- ’ вателя, а вход счетчика 15 соединен с выходом элемента И 16, первый вход которого соединен с выходом генератора 17 импульсов и входом задатчика 18 35 [интервала времени, второй выход дешифратора 12 соединен с управляющими [входами ключей 4 и 7 и первым входом элемента ИЛИ 19, выход которого соединен с управляющим входом задатчи- до ка 18 интервала времени, выход которого соединен со вторым входом элемента ИЛИ 20, третий выход дешифратора 12 соединен с управляющим входом ключа 8, четвертый выход дешифрато- 45 [ра 12 соединен с первым входом элемента И 21 и вторыми входами элемента И 16 и элемента ИЛИ 14, выход последнего соединен с управляющим входом интегратора 22, пятый выход дешифратора 12 соединен с.управляющими входами ключей 9 и 10 и вторым входом элемента ИЛИ 19, шестой выход дешифратора 12 соединен с управляющим входом ключа 3, выход которого соеди-55 нен с выходами ключей 7, 8, 10 и первым входом интегратора 22, второйIts outputs are connected to the inputs of the decoder 12, the first output of which is connected to the first inputs of the AND element 13, the OR element 14 and the control input of the counter 15, the output of which 30 is connected to the output of the converter, and the input of the counter 15 is connected to the output of the AND element 16, the first input of which is connected to the output of the pulse generator 17 and the input of the master 18 35 [time interval, the second output of the decoder 12 is connected to the control [key inputs 4 and 7 and the first input of the OR element 19, the output of which is connected to the control input of the master 18 interval time, the output of which is connected to the second input of the OR element 20, the third output of the decoder 12 is connected to the control input of the key 8, the fourth output of the decoder is 45 [RA 12 is connected to the first input of the And 21 element and the second inputs of the And 16 element and the OR element 14, the output of the latter is connected to the control input of the integrator 22, the fifth output of the decoder 12 is connected to the control inputs of the keys 9 and 10 and the second input of the OR element 19, the sixth output of the decoder 12 is connected to the control input of the key 3, the output of which is connected to 55 outputs of the keys 7 , 8, 10 and first entry th integrator 22, second

Вход которого соединен с выходом клю- . чей 4 и 9, седьмой выход дешифрато ра 12 соединен с. управляюшим входом счетчика 11, вход которого соединен с выходом элемента ИЛИ 20, первый вход которого соединен с выходом элемента И 13, второй вход которого соединен с первым выходом формирователя 23 периода помехи, вход которого соединен с зажимом 24, а второй выход соединен с вторым входом элемента И 21, выход которого соединен с третьим входом элемента ИЛИ 20, четвертый вход которого соединен с выходом нуль-органа 25, вход которого соединен с выходом интегратора 22.The input of which is connected to the key output. whose 4 and 9, the seventh output of the decoder 12 is connected to. the control input of the counter 11, the input of which is connected to the output of the OR element 20, the first input of which is connected to the output of the AND element 13, the second input of which is connected to the first output of the interference period former 23, the input of which is connected to the terminal 24, and the second output is connected to the second input element And 21, the output of which is connected to the third input of the element OR 20, the fourth input of which is connected to the output of the zero-organ 25, the input of which is connected to the output of the integrator 22.

Интегратор 22 в своем составе может содержать суммирующий интегратор 26 и ключ 27. для приведения интегратора 22 в нулевое состояние. Управляющий вход ключа 27 является управляющим входом интегратора 22.The integrator 22 in its composition may contain a summing integrator 26 and a key 27. to bring the integrator 22 to zero state. The control input of the key 27 is the control input of the integrator 22.

Преобразователь напряжения в код работает следующим образом.The voltage to code converter works as follows.

Измеряемое напряжение с наложенной на него помехой .поступает через клемму 6 на инвертор 5 и ключ 7. В исходном состоянии ключи 3, 4, 7-10 разомкнуты, интегратор 22 находится в нулевом состоянии, .счетчику 15 счет запрещен и сигнал с первого выхода дешифратора 12 разрешает прохождение сигналов синхронизации, соответствующих переходу через нуль напряжения помехи с положительной производной, через элемент И 13, а далее через элемент ИЛИ 20 на вход счетчика 11. Первый импульс изменяет состояние его выходов и устанавливает упI равлякиции сигнал на втором выходе дешифратора 12. Этот сигнал замыкает ключи 4 и 7, а также через элемент ИЛИ 19 включает задатчик 18 интервала времени на время t, = const, при этом интегратор 22 начинает интегрировать, а счетчику 15 разрешается счет. На выходе интегратора 22 в течение времени t, изменяется напряжение за счет входного измеряемого напряжения и напряжения источника 1 опорного напряжения.The measured voltage with the noise imposed on it passes through terminal 6 to the inverter 5 and key 7. In the initial state, the keys 3, 4, 7-10 are open, the integrator 22 is in the zero state. Counter 15 is disabled and the signal from the first output of the decoder 12 allows the passage of synchronization signals corresponding to the transition through zero of the interference voltage with a positive derivative through the AND element 13, and then through the OR element 20 to the input of the counter 11. The first pulse changes the state of its outputs and sets the signal to control the second Exit decoder 12. This signal closes the keys 4 and 7, and also through an OR gate 19 includes a dial 18 for a time interval t, = const, wherein the integrator 22 begins to integrate, and counter 15 are allowed to count. At the output of the integrator 22 during time t, the voltage changes due to the input measured voltage and the voltage of the reference voltage source 1.

Через время t1 импульс с выхода задатчика 18 интервала .времени через элемент ИЛИ 20 и счетчик 11 устанавливает управляющий сигнал на третьем выходе дешифратора 12, который замыкает ключ 8, инвертируя напряжение источника 1 опорного напряжения на входе интегратора 22. Ключи 4 и 7 при этом разомкнуты. За время t 2 нап ряжение на выходе интегратора 22 изменяется до нуля/ в результате нульорган 25 через элемент ИЛИ 20 выработает импульс, который изменяет состояние счетчика Ί1, и управляющий сигнал появляется на четвёртом выходе дешифратора.12, «который запрещает счет счетчику 15, закрыв элемент И 16, а также через управляющий вход эд интегратора 22 (через элемент ИЛИ 14) удерживает его в нулевом состоянии в течение времени t3.After time t 1, the pulse from the output of the setter 18 of the time interval through the OR element 20 and the counter 11 sets the control signal at the third output of the decoder 12, which closes the key 8, inverting the voltage of the source 1 of the reference voltage at the input of the integrator 22. The keys 4 and 7 open. For a time t 2, the voltage at the output of the integrator 22 changes to zero / as a result, the nullorgan 25 through the OR element 20 will generate a pulse that changes the state of the counter Ί1, and the control signal appears on the fourth output of the decoder. 12, which prohibits the counter 15, closing element And 16, as well as through the control input ed of the integrator 22 (through the element OR 14) keeps it in a zero state for a time t 3 .

При этом также разрешается прохождение импульсов со второго выхода эд формирователя 23 периода помехи через элемент И 21. Ключ 8 размыкается. Очередной импульс с выхода формирователя 23 периода помехи, поступая на вход счетчика 11, устанавливает уп- jo •равняющий сигнал на пятом выходе дешифратора 12. При этом ключи 9 и 10 замыкаются, подключая на первый и второй входы интегратора 22 соответственно напряжение с выхода инверто- 25 ра 5 и напряжение с выхода инвертора 2, также запускается задатчик 18 интервала времени на врёмя 64 = t,, Напряжение на выходе интегратора 22 за время t4 изменяется от нуля до некоторого значения, пропорционального измеряемому напряжению.It also allows the passage of pulses from the second output of the ed driver 23 of the interference period through the element And 21. The key 8 is opened. The next pulse from the output of the shaper 23 of the interference period, arriving at the input of the counter 11, sets the control signal • at the fifth output of the decoder 12. In this case, the keys 9 and 10 are closed, connecting the voltage from the inverter output to the first and second inputs of the integrator 22, respectively 25 ra 5 and the voltage from the output of the inverter 2, also starts the controller 18 of the time interval at a time 64 = t ,, The voltage at the output of the integrator 22 during time t 4 changes from zero to a certain value proportional to the measured voltage.

Дальнейшая работа преобразователя после срабатывания задатчика 18 интервала времени..повторяется с учетом соответствующего передвижения управ- ^.5 ляющего сигнала по выходам_дешифратора 12 и замыкания соответствующих ключей на- время t f.Further operation of the converter after the operation of the setpoint 18 time interval .. is repeated taking into account the corresponding movement of the control ^. 5 of the signal at the outputs of the decoder 12 and the closure of the corresponding keys at the time t f .

По истечении момента ts, в тече- дд ние которого интегратор 22 разряжается до нуля, на выходе счетчика 15 будет код, пропорциональный измеряемому напряжению. С учетом того, что со второго·выхода формирователя 23 45 периода помехи импульсы синхронизации следуют в моменты, совпадающие с моментом перехода через нуль напряжения помехи с отрицательной производной, счетчик 15 считает в моменты с_ □и времени t(, t2> t4 и t5> а его выходной код не зависит от напряжения помехи, -After the moment t s , during which the integrator 22 is discharged to zero, at the output of the counter 15 there will be a code proportional to the measured voltage. Given the fact that the second · Output shaper 23 45 period interference synchronization pulses follow at instants which coincide with the moment the zero crossing interference voltage with a negative derivative, the counter 15 counts moments _ □ and t the time (, t 2> t 4 and t 5> and its output code does not depend on the interference voltage, -

Claims (1)

Формула изобретенияClaim Преобразователь напряжения в код, содержащий генератор импульсов, выход которого соединен с первым входом первого элемента И, выход которого соединен с входом счетчика, выход которого является выходом преобразователя, формирователь периода помехи, второй элемент И, второй счетчик, интегратор, два входа которого соединены с выходами первого и второго ключей соответственно, а выход интегратора соединен с входом нуль-органа, третий ключ, отличающийс я тем, что, с целью повышения точности преобразования, в него введены три ключа, два инвертора, источник опорного напряжения, третий элемент И, три элемента ИЛИ, задатчик интервала времени и дешифратор, входы которого соединены с выходами второго счетчика соответственно, первый выход дешифратора соединен с первыми входами второго элемента И и первого элемента ИЛИ, с управляющим входом первого счетчика, второй выход дешифратора соединен с управляющими входами первого и второго ключей и с первым входом второго элемента ИЛИ, третий выход дешифратора соединен с управляющим входом третьего ключа, четвертый выход дешифратора соединен с вторыми входами первого элемента И, первого элемента ИЛИ и с первым входом третьего элемента И, пятый выход дешифратора соединен с управляющими входами четвертого и пятого ключей и с вторым входом второго- элемента ИЛИ, шестой выход дешифратора соединен с управляющим входом шестого ключа, седьмой выход дешифратора соединен с управляющим входом второго счетчика, вход которого соединен с выходом третьего элемента ИЛИ, первый вход ' которого соединен с выходом второго элемента И, второй вход соединен с выходами задатчика интервала времени, третий вход соединен с выходом третьего элемента И, четвертый вход соединен с выходом нуль-органа, управляющий вход интегратора соединен с вы- . ходом первого элемента ИЛИ, вход первого инвертора соединен с первым входным зажимом преобразователя и входом первого ключа, выход первого инвертора соединен с входом пятого ключа, вход .второго инвертора соединен с выходом источника опорного напряжения и входами второго и шестого ключей, а выход второго инвертора соединен с входами третьего и четвертого ключей, выходы третьего, пятого A voltage converter into a code containing a pulse generator, the output of which is connected to the first input of the first element And, the output of which is connected to the input of the counter, the output of which is the output of the converter, the noise period former, the second element And, the second counter, integrator, the two inputs of which are connected to the outputs of the first and second keys, respectively, and the integrator output is connected to the input of the zero-organ, the third key, characterized in that, in order to increase the accuracy of the conversion, three keys, two inverts are inserted into it a, a reference voltage source, a third AND element, three OR elements, a time interval master and a decoder, the inputs of which are connected to the outputs of the second counter, respectively, the first decoder output is connected to the first inputs of the second AND element and the first OR element, with the control input of the first counter, the second output of the decoder is connected to the control inputs of the first and second keys and to the first input of the second OR element, the third output of the decoder is connected to the control input of the third key, the fourth output of the decoder n with the second inputs of the first AND element, the first OR element and the first input of the third AND element, the fifth decoder output is connected to the control inputs of the fourth and fifth keys and the second input of the second OR element, the sixth decoder output is connected to the control input of the sixth key, seventh the decoder output is connected to the control input of the second counter, the input of which is connected to the output of the third OR element, the first input of which is connected to the output of the second AND element, the second input is connected to the outputs of the time interval master nor, the third input is connected to the output of the third element And, the fourth input is connected to the output of the zero-organ, the control input of the integrator is connected to you. by the first OR element, the input of the first inverter is connected to the first input terminal of the converter and the input of the first key, the output of the first inverter is connected to the input of the fifth key, the input of the second inverter is connected to the output of the reference voltage source and the inputs of the second and sixth keys, and the output of the second inverter is connected with inputs of the third and fourth keys, outputs of the third, fifth 1 4 501 и шестого ключей объединены с выходом первого ключа, выход четвертого Ключа соединен с входом втор'ого ключа, два выхода формирователя периода помехи соединены с вторыми входами Йторого и третьего элементов И соответственно, выход генератора импуль сов соединен с входом задатчика интервала времени, управляющий вход ко торого соединен с выходом второго элемента ИЛИ, вход формирователя периода помехи соединен с вторым входным зажимом . преобразователя ,1 4 501 and the sixth key are combined with the output of the first key, the output of the fourth key is connected to the input of the second key, the two outputs of the noise period former are connected to the second inputs of the second and third elements And, accordingly, the output of the pulse generator is connected to the input of the time interval adjuster, the control input of which is connected to the output of the second OR element, the input of the interference period former is connected to the second input terminal. transducer
SU874176952A 1987-01-09 1987-01-09 Voltage encoder SU1450111A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874176952A SU1450111A1 (en) 1987-01-09 1987-01-09 Voltage encoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874176952A SU1450111A1 (en) 1987-01-09 1987-01-09 Voltage encoder

Publications (1)

Publication Number Publication Date
SU1450111A1 true SU1450111A1 (en) 1989-01-07

Family

ID=21278762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874176952A SU1450111A1 (en) 1987-01-09 1987-01-09 Voltage encoder

Country Status (1)

Country Link
SU (1) SU1450111A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1314458, кл. Н 03 М 1/52, 1984. Авторское свидетельс тво СССР № 267746, кл. С 01 R 13/02, 1969. *

Similar Documents

Publication Publication Date Title
SU1450111A1 (en) Voltage encoder
SU1193693A1 (en) Logarithmic analog-to-digital converter
EP0238646A1 (en) Dual slope converter with large apparent integrator swing.
SU1597762A1 (en) Method of measuring frequency
JPS5787623A (en) A-d converter
SU941998A1 (en) Digital null-organ
SU951696A1 (en) Signal average value to code conversion method
SU1735999A1 (en) Digital-to-analog converter
SU1287193A1 (en) Differentiating-smoothing device
JPH0430813Y2 (en)
SU1448394A2 (en) Frequency multiplier
SU1314456A1 (en) Time interval-to-digital converter
SU970683A2 (en) Device for pulse-time conversion of dc voltage into number
SU1374149A1 (en) Instrument transducer
SU1316008A1 (en) Hybrid integrating device
SU834892A1 (en) Analogue-digital converter
SU1250977A1 (en) Pulse repetition frequency-to-d.c.voltage converter
SU682845A1 (en) Digital resistance measuring device
SU1267411A1 (en) Device for differentiating pulse-frequency signals
SU984038A1 (en) Frequency-to-code converter
SU1101868A1 (en) Shaft turn angle encoder
SU682846A1 (en) Apparatus for measuring parameters of electric signals
SU506001A1 (en) Device for acceleration and deceleration of the engine
SU985944A1 (en) Counter-timer
SU1478142A1 (en) Meter of small frequency deviations from prespecified values