SU1450084A1 - Pulser - Google Patents

Pulser Download PDF

Info

Publication number
SU1450084A1
SU1450084A1 SU864108353A SU4108353A SU1450084A1 SU 1450084 A1 SU1450084 A1 SU 1450084A1 SU 864108353 A SU864108353 A SU 864108353A SU 4108353 A SU4108353 A SU 4108353A SU 1450084 A1 SU1450084 A1 SU 1450084A1
Authority
SU
USSR - Soviet Union
Prior art keywords
time
output
input
inputs
trigger
Prior art date
Application number
SU864108353A
Other languages
Russian (ru)
Inventor
Виктор Платонович Бакалинский
Владимир Сергеевич Кивлюк
Original Assignee
Предприятие П/Я Р-6292
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6292 filed Critical Предприятие П/Я Р-6292
Priority to SU864108353A priority Critical patent/SU1450084A1/en
Application granted granted Critical
Publication of SU1450084A1 publication Critical patent/SU1450084A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение может быть использовано дл  формировани  интервалов времени в аппаратуре автоматики, телемеханики , вычислительной и импульсной технике при использовании элементной базы, обеспечивающей уровень логического нул , близкой к нулевому потенциалу, например при использовании микросхем КМОП серии. Цель изобретени  - повьшение точности - достигаетс  за счет того, что в генераторе импульсов после поступлени  сигнала на кодовую шину управлени  вы- бранньш ключ зам1снут, врем задающа  цепь 2 включена между точками с нулевым потенциалом - между элементами, на выходе которых установлен логический нуль, и врем задающий резистор 4 разр жен практически до нул . Такой режим может сохран тьс  сколь угодно долго, что не отражаетс  на точности характеристик генератора. На чертеже также показаны компаратор 1 напр жений, врем задающие конденсаторы 3-1...3-N, резистивный делитель напр жени  5 на резисторах 6 и 7, триггер 8, логический элемент ИЛИ 9, управл емый ключ Ю, логический элемент ИЛИ-НЕ 11, шина 12 управлени , кодова  шина 13 и демульти- плексор 14. 2 ил. г с (Л 4 СПThe invention can be used to form time intervals in automation equipment, teleautomatics, computational and impulse engineering using an element base that provides a logic zero level close to zero potential, for example, using CMOS series microcircuits. The purpose of the invention is to increase the accuracy due to the fact that in the pulse generator after the signal arrives on the control code bus, the selected key is closed, the time of the driver circuit 2 is connected between points with zero potential — between elements whose output is set to a logical zero, and the time of the master resistor 4 is discharged almost to zero. Such a mode can be maintained for an arbitrarily long time, which does not reflect on the accuracy of the characteristics of the generator. The drawing also shows a voltage comparator 1, time specifying capacitors 3-1 ... 3-N, resistive voltage divider 5 on resistors 6 and 7, trigger 8, logical element OR 9, controllable key Yu, logical element OR- NOT 11, bus 12 control, code bus 13 and demultiplexer 14. 2 Il. g with (L 4 SP

Description

Устройство относитс  к области :импульс юй техники и может использоватьс  дл  формировани  интервалов времени в аппаратуре автоматики, телемеханики и вычислительной техники при использовании элементной базы обеспечивающей уровень логического нул 5 близкий к нулевому потенциалу, ;например, при использовании микро- I схем серии КМОП, The device belongs to the field of: impulse technology and can be used to form time intervals in automation equipment, telemechanics and computing equipment using an element base that provides a level of logical zero 5 close to zero potential, for example, using micro-I CMOS circuits,

I Цель изобретени  - повьгаение точности устройства.I The purpose of the invention is to increase the accuracy of the device.

I Поставленна  цель достигаетс  за счет того, что в генератор импульсов I после поступлени  сигнала на кодовую I ишну управле ни  выбранный ключ закк- I нут, врем задающа  цепь включена j между точками с нулевыми потенциала- ми - межд.у элементами, на выходе ко- I торык установлен логический ноль, I и врем задающий конденсатор разр жен I практически до нул . Така  ситуаци  может сохран тьс  сколь угодно долго I что не отражаетс  на точностных ха- i рактеристиках устройства. ; На фиг, 1 представлена фукктщо- ; налъна  схема генератора; на ф :г. 2 : эпюры напр жений по сн ющие е:- о ра- : боту,I The goal is achieved due to the fact that after the signal arrives at the code I control and the selected key is closed, the time setting circuit is switched on j between points with zero potentials — between the elements - I toric is set to a logical zero, I and the time setting the capacitor discharged I almost to zero. Such a situation can persist for an arbitrarily long time, which does not reflect on the accuracy characteristics of the device. ; Fig, 1 shows fukkt-; generator circuit diagram; on f: g. 2: stress diagrams for the following e: - o work:

i Генератор импульсов содержит ком- I паратор 1 напр жений, входы которого соединены соответственно с выходами врем задающей цепи 2, состо щей из врем задающих конденсаторов 3-1+3-, одни выводы которых объединены и соединены с одним из вьшодов врем за- дающего резистора 4, и резистивного делител  напр жени  5, состо щего из резисторов 6 и 7, триггер 8, пр мой выход которого соединен с другим выводом резистора 4 врем задающей цепи 2, одним из входов логического элемента ИЛИ 9 и информационным и управл ющим входами управл емого ключа 10 выход которого соединен с инверсным выходом триггера 8 через упом нутый делитель 5 напр жени . Выход компара тора 1 напр жений соединен с другим входом логического элемента ИЛИ 9, входом сброса триггера 8 и одним из входов логического элемента 11 ИЛИ-Н другой вход которого соединен с шиной 12 управлени , а выход - с входо установки триггера В. Кодова  шина 1 управлени  соединена с управл ющими входами мультиплексора-демультиплек сора 14, информационный вход демуль- типлексора которого соединен с выхоi The pulse generator contains a comparator I voltage 1, the inputs of which are connected respectively to the outputs of the time of the driving circuit 2, consisting of the time of the driving capacitors 3-1 + 3-, one terminals of which are combined and connected to one of the outputs of the time of the master resistor 4 and resistive voltage divider 5, consisting of resistors 6 and 7, trigger 8, the direct output of which is connected to another output of resistor 4 of the time of the driving circuit 2, one of the inputs of the logic element OR 9, and information and control inputs of control key is 10 output which It is connected to the inverse output of the trigger 8 through the voltage divider 5 mentioned above. Compressor 1 voltage output is connected to another input of logical element OR 9, reset input of trigger 8 and one of the inputs of logic element 11 OR-H, the other input of which is connected to control bus 12 and output to trigger input B. Kodova bus 1 control is connected to the control inputs of the multiplexer-demultiplex 14, the information input of the demultiplexer which is connected to the output

00

5five

дом компаратора 1 напр жений, а информационные выходы - с други м выводами конденсаторов 3 врем задающей цепи 2. В качестве мультиплексора-де- мультип-пексора 14 может быть использована , например, микросхема 564КП1. Устройство работает следующим образом .Comparator 1 is the home of voltages, and the information outputs are with other terminals of capacitors 3, the time of the driving circuit 2. For example, a 564KP1 chip can be used as a multiplexer-de-multiplex pexor 14. The device works as follows.

При работе в ждущем режиме в исходном состо нии на шине 12 управле- 1-ш  установлена логическа  1, на пр мом и инверсном вьпшдах триггера 8 - логические О (U р ) и 1 (ujug) соответственно, на выходах компаратора 1 и элемента ИШ1 9 логические О (U° и U°), Ключ 10 разомкнут и на инвертирующем входе компаратора 1 установлено напр жете Uf,, .When operating in the standby mode, in the initial state on bus 12 of the control 1, logical 1 is set, on the direct and inverse trigger 8 outputs logical O (U p) and 1 (ujug), respectively, at outputs of comparator 1 and ISH1 9 logical О (U ° and U °), Key 10 is open and the inverting input of comparator 1 is set to Uf ,,.

Предположим, что на шине 13 управлени  установлены логические О. Тогда канал Х-Х мультиплексора 14 за1угкнут и конденсатор 3-1 соединен с выходом компаратора 1.Suppose that control bus 13 is set to logical O. Then the channel X-X of the multiplexer 14 is zagged and the capacitor 3-1 is connected to the output of comparator 1.

Так как на пр мом выходе триггера и выходе компаратора 1 установлены логические 0 % начельное нг.пр - жение на конденсаторе 3.-1 равно ОSince the forward output of the trigger and the output of comparator 1 are set to logical 0%, the initial ng voltage on the capacitor 3. -1 is O

При поступлешш импульса (логического О) ка шину 12 управлени  триггер 8 устанавливаетс  в состо ниеS при котором на его пр мом выходе логическа  1 (U i-,p ) & на инверсном зькоде - логический О (и °ииб) .When a pulse (logical O) is received, the control bus 12 is triggered to the state S, at which logical 1 (U i-, p) & on the inverse z-code - logical O (and ° iib).

На управлк; нций вход ключа 10 с пр мого выхода триггера 8 поступает: логическа  1, он зашатаетс , и на инвертирующем входе кOl iпapaтopa i устанавливаетс  напр жениеOn the manager; The key input 10 from the direct output of the trigger 8 comes: logical 1, it staggers, and the inverting input to the terminal I of the device i sets the voltage

и m(U пр - и укб) 1°ме ,and m (U pr - and UKB) 1 ° IU,

где m (R , + й.) fwhere m (R, + y.) f

сопротивлени  резисторов 6 и 7 делител  5 напр жени ,resistances of resistors 6 and 7 of the voltage divider 5,

Врем задающа  цепь 2 (4,3 - 1) оказываетс  включенной под напр жение Е 3,1 и f,p - и° и конденсатор 3-1 начинает зар жатьс .The timing of driver circuit 2 (4.3 - 1) is turned on under the voltage E 3.1 and f, p - and ° C and the capacitor 3-1 begins to charge.

Зар д конденсатора 3-1 заканчивг1- етс , когда напр жение на неинвертирующем входе компаратора 1 достигает величины и„о, а на конденсаторе 3-1- величины и с(,1 и пг U i The charge of the capacitor 3-1 ends when the voltage at the non-inverting input of the comparator 1 reaches the value and „o, and at the capacitor 3-1 it is the value and with (, 1 and pg U i

Компаратор 1 переключаетс  и логическа  1 О 1 с его выхода устанавливает триггер 8 в исходное состо ние.Comparator 1 switches and logical 1O 1 sets its trigger 8 to its initial state from its output.

R , R R, R

31453145

Величина формируемого интервала времени с момента запуска устройства и до переключени  триггера 8 в исходное состо ние (импульс формируетс  на выходе триггера 8) определ етс  из выражени The magnitude of the time interval formed from the moment the device starts up and until the trigger 8 switches to the initial state (a pulse is generated at the output of the trigger 8) is determined from the expression

t, R,Cj.,ln C(Ej,r 0)/(Е,„- Ueo,)J.t, R, Cj., ln C (Ej, r 0) / (E, „- Ueo,) J.

Полага , что U лр % , и пр и ИН6 и 1sIt is assumed that U lr%, and pr and IN6 and 1s

получаем t R4Cj.,ln 1/(1-m) . Так как на пр мом выходе тригге8 устанавливаетс  логический О,we get t R4Cj., ln 1 / (1-m). Since the logical output of the trigger 8 is set to logical 8,

При изменении двоичного кода наWhen the binary code changes to

ключ 10 размыкаетс  и на инвертирую- ig шине 13 управлени  подключаетс  друщем входе компаратора 1 устанавливаетс  напр жение U .the key 10 is opened and on the inverting bus 13 of the control is connected to the other input of the comparator 1 a voltage U is set.

Врем задающа  цепь 2 (4,3-1) оказываетс  включенной под напр жениеThe time setting circuit 2 (4.3-1) is turned on under the voltage

Е,,. и , - иE ,,. and, - and

тивоположно начальному напр жению Ucc 1 на конденсаторе 3-1, и последний начинает перезар жатьс .opposite to the initial voltage Ucc 1 on the capacitor 3-1, and the latter starts to recharge.

При этом на неинвертирующем входе компаратора 1 возникает положительный скачок напр жени  U Е 311 + + ,+ U((p , подтверждающий единичное состо ние компаратора 1.In this case, a positive voltage jump U E 311 + +, + U (((p, confirming the unit state of comparator 1) occurs at the non-inverting input of comparator 1.

Перезар д конденсатора 3-1 заканчиваетс , когда напр жение на неин- .,Q вертирующем входе компаратора 1 достигает величины UHI, а на конденсаторе 3-1 - величины Ucoi эп м + +U пр «.0. При этом компаратор 1 переключаетс , на его выходе устанавливаетс  логический О и устройство возвращаетс  в исходное состо ние.Resampling of the capacitor 3-1 ends when the voltage on the non-inlet., Q the rotating input of the comparator 1 reaches the value UHI, and on the capacitor 3-1 - the value Ucoi ep m + + U pr ".0. In this case, the comparator 1 switches, a logical O is set at its output, and the device returns to its initial state.

Величина формируемого интервала времени с момента установлени  триггера 8 в исходное состо ние и до мо- .„ мента возвращени  устройства в исходное состо ние (импульс формируетс  на выходе компаратора 1) определ етгой вpe изaдaющий конденсатор и величина формируемого интервала времени измен етс .The magnitude of the time interval formed from the moment the trigger 8 is set to the initial state and until the device returns to the initial state (a pulse is formed at the output of the comparator 1) determines the correct output capacitor and the value of the time interval being formed varies.

Дл  обеспечени  выравнивани  уровлр , которое по знаку про-JQ ней напр жений и прИ U, в случае использовани  элементной базы, в частности компаратора 1, имеющего уровень логического нул , отличающийс  от уровн  логического нул  на выходе 25 триггера 8, могут быть использованы известные инж.енерные решени , напри- мер включение преобразовател  соответствующей серии микросхем на выходе компаратора 1.In order to ensure the alignment of the level, which by the sign of the voltage across it and the voltage U, in the case of using the element base, in particular the comparator 1, which has a logic zero level that differs from the logic zero level at the output 25 of the trigger 8, Energy solutions, for example, the inclusion of the converter of the corresponding chip series at the output of the comparator 1.

Claims (1)

Формула изобрете. ки The formula of the invention. ki Генератор импульсов, содержащий компаратор напр жений, входы которого соответственно соединены с выходами врем задающей цепи, состо щей из N врем задающих конденсаторов, одни выводы которых объединены и соединены с одним из выводов врем задающего резистора, и резистивного делител  напр жени , триггер, пр мой вход которого соединен с другим выводом резистора врем задающей цепи, одним из входов логического элемента ИЛИ иA pulse generator containing a voltage comparator, the inputs of which are respectively connected to the outputs of the time of the driving circuit, consisting of N time of the driving capacitors, one terminals of which are combined and connected to one of the terminals of the time of the driving resistor, and a resistive voltage divider, trigger, direct the input of which is connected to another output of the resistor of the master circuit time, one of the inputs of the logical element OR, and 3535 Генератор импульсов, содержащий компаратор напр жений, входы которого соответственно соединены с выходами врем задающей цепи, состо щей из N врем задающих конденсаторов, одни выводы которых объединены и соединены с одним из выводов врем задающего резистора, и резистивного делител  напр жени , триггер, пр мой вход которого соединен с другим выводом резистора врем задающей цепи, одним из входов логического элемента ИЛИ иA pulse generator containing a voltage comparator, the inputs of which are respectively connected to the outputs of the time of the driving circuit, consisting of N time of the driving capacitors, one terminals of which are combined and connected to one of the terminals of the time of the driving resistor, and a resistive voltage divider, trigger, direct the input of which is connected to another output of the resistor of the master circuit time, one of the inputs of the logical element OR, and с  из выражени c out of expression t КцСзн1п(Е 3,xf UC.,)/(E,.- и,„,)45 информационным и управл ющими- входамиt KtsSzn1n (E 3, xf UC.,) / (E, .- and, „,) 45 information and control inputs управл емого ключа, выход которого controlled key whose output is или t ,2 К4Сз.Дп(1 + т). соединен с инверсным выходом триггеТогда длительность импульса на выходе 15 элемента 9 определ етс  из вьфажени or t, 2 К4Сз.Дп (1 + т). connected to the inverse output of the trigger. Then the duration of the pulse at the output 15 of the element 9 is determined from the discharge 5050 ра через упом нутый резистивный делитель напр жени , выход компаратора напр жений соединен с другим входом логического элемента ИЛИ, входом сброса триггера и одним из входов логического элемента ИЛИ-НЕ, другой вход которого соединен с шиной управлени , а выход - с входом установки триггера, кодовую шину управлени , отличающийс  тем, что, с - целью повышени  точности генератора, в него введен мультиштексор-демультиTOO t ,+ ti R4C,.,ln.(1+ia)/(1-in)3.Pa through the mentioned resistive voltage divider, the output of the voltage comparator is connected to another input of the OR logic element, the trigger reset input and one of the inputs of the OR-NOT logic element, the other input of which is connected to the control bus, and the output to the trigger installation input, control code bus, characterized in that, with the aim of increasing the accuracy of the generator, it introduces a multi-plug-demulti-TOO t, + ti R4C,., ln. (1 + ia) / (1-in) 3. При работе в автоколебательном режиме на шину 12 управлени  подаетс  логический О и работа устройства проходит аналогично работе в ждущем режиме. Отличие заключаетс  в том, что при возвращении устройства в исходное состо ние на выходе элементаWhen operating in a self-oscillating mode, a logical O is applied to the control bus 12 and the operation of the device is similar to that in the standby mode. The difference is that when the device returns to its initial state at the output of the element ИЛИ-НЕ 11 устанавливаетс  логическа  1 и происходит повторньй запускOR NOT 11 is set to logical 1 and a restart occurs. устройства. При этом каждый после- дующий период следовани  импульсов начинает формироватьс  при нулевом начальном напр жении на ковденсато- ре 3.devices. At the same time, each subsequent period of the pulse begins to form at zero initial voltage on the co-sensor 3. При работе устройства в ждущем ре- жиме фор п1рование интервала времени также начинаетс  и заканчиваетс  при нулевом начальном напр жении на конденсаторе 3.When the device is in standby mode, the time interval also starts and ends at zero initial voltage across the capacitor 3. При изменении двоичного кода наWhen the binary code changes to шине 13 управлени  подключаетс  другой вpe изaдaющий конденсатор и величина формируемого интервала времени измен етс .control bus 13 is connected to another type of publishing capacitor and the value of the time interval being formed is changed. Дл  обеспечени  выравнивани  уровTo ensure leveling Формула изобрете. ки The formula of the invention. ki Генератор импульсов, содержащий компаратор напр жений, входы которого соответственно соединены с выходами врем задающей цепи, состо щей из N врем задающих конденсаторов, одни выводы которых объединены и соединены с одним из выводов врем задающего резистора, и резистивного делител  напр жени , триггер, пр мой вход которого соединен с другим выводом резистора врем задающей цепи, одним из входов логического элемента ИЛИ иA pulse generator containing a voltage comparator, the inputs of which are respectively connected to the outputs of the time of the driving circuit, consisting of N time of the driving capacitors, one terminals of which are combined and connected to one of the terminals of the time of the driving resistor, and a resistive voltage divider, trigger, direct the input of which is connected to another output of the resistor of the master circuit time, one of the inputs of the logical element OR, and ра через упом нутый резистивный делитель напр жени , выход компаратора напр жений соединен с другим входом логического элемента ИЛИ, входом сброса триггера и одним из входов логического элемента ИЛИ-НЕ, другой вход которого соединен с шиной управлени , а выход - с входом установки триггера, кодовую шину управлени , отличающийс  тем, что, с - целью повышени  точности генератора, в него введен мультиштексор-демульти51450084 6Pa through the mentioned resistive voltage divider, the output of the voltage comparator is connected to another input of the OR logic element, the trigger reset input and one of the inputs of the OR-NOT logic element, the other input of which is connected to the control bus, and the output to the trigger installation input, control code bus, characterized in that, with the aim of increasing the accuracy of the generator, it introduced multi-plug-demulti-5150084 6 плексор, информадаонный вход которо- кодовой шиной управлени , а. -инфор- го соединен с выходом компаратора мационные выходы - с другими вывода- напр жений, управл ющие входы - с н конденсаторов врем задающей цепи,plexor, information input of the control code bus, and. -informational output terminals are connected to the output — with other output voltages; control inputs — from the time of the master circuit; ии6ерт. вх.ко/,-7.world log in / - 7. Неин8ерл/ вх.конг1,Nein8irl / inh.kong1, ГR II -1Ф1 .е.г-1F1 .eg
SU864108353A 1986-08-25 1986-08-25 Pulser SU1450084A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864108353A SU1450084A1 (en) 1986-08-25 1986-08-25 Pulser

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864108353A SU1450084A1 (en) 1986-08-25 1986-08-25 Pulser

Publications (1)

Publication Number Publication Date
SU1450084A1 true SU1450084A1 (en) 1989-01-07

Family

ID=21253134

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864108353A SU1450084A1 (en) 1986-08-25 1986-08-25 Pulser

Country Status (1)

Country Link
SU (1) SU1450084A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 983988, кл. Н 03 К 3/284, 1981-. Авторское свидетельство СССР № 1140231, кл. Н 03 К 3/023, 1983. *

Similar Documents

Publication Publication Date Title
SU1450084A1 (en) Pulser
CA1288138C (en) Clock-controlled pulse width modulator
US4034240A (en) Sine-to-square wave converter
US4030010A (en) Time delay control circuit
JPS581568B2 (en) Analog-to-digital converter
RU2256288C1 (en) Pulse shaping device
SU1531194A1 (en) Triangular voltage generator
KR920004509Y1 (en) Reset circuit using switching elements
SU1483410A1 (en) Device for monitoring inverter gain factor
SU1348814A1 (en) Information input device
SU782134A1 (en) Driven multivibrator
SU884142A1 (en) Timer
SU892662A1 (en) Controllable pulse generator
SU1003014A1 (en) Voltage comparison device
SU1614098A1 (en) Device for automatic tuning of oscillation circuit
RU2053593C1 (en) Flip-flop device
SU1527706A1 (en) Single-shot vibrator
RU1803965C (en) Device for forming pulse trains
SU1580264A1 (en) Charge electrometric transducer
EP0067811A1 (en) Rc oscillator circuit
SU1307444A1 (en) Meter of time intervals
SU789802A1 (en) Peak signal value-to-code converter
SU788220A1 (en) Timer
SU1553990A1 (en) Functional generator
SU1101848A1 (en) Logarithmic analog-to-digital converter