SU1439525A1 - Электронные часы - Google Patents

Электронные часы Download PDF

Info

Publication number
SU1439525A1
SU1439525A1 SU874237614A SU4237614A SU1439525A1 SU 1439525 A1 SU1439525 A1 SU 1439525A1 SU 874237614 A SU874237614 A SU 874237614A SU 4237614 A SU4237614 A SU 4237614A SU 1439525 A1 SU1439525 A1 SU 1439525A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
inputs
reversible counter
Prior art date
Application number
SU874237614A
Other languages
English (en)
Inventor
Дмитрий Акимович Пластун
Валентин Кузьмич Алексашин
Original Assignee
Предприятие П/Я Г-4468
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4468 filed Critical Предприятие П/Я Г-4468
Priority to SU874237614A priority Critical patent/SU1439525A1/ru
Application granted granted Critical
Publication of SU1439525A1 publication Critical patent/SU1439525A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к электронным часам с цифровой индикацией и с автоматической коррекцией показаний по сигналам точного времени и позвол ет повысить точность регулировани  хода часов за счет уменьшени  дискретности регулировани . С выхода генератора импульсов 1 опорна  частота поступает на вход управл емого делител  2 частоты, коэффициент делени  которого определ етс  выходными разр дами первого реверсивного счетчика 6. Сигнал делител  2 поступает на последовательно соединенные счетчик 3 секунд, счетчик 4 минут, первый элемент ИЛИ 8 и счетчик 5 часов о Исходное положение первого реверсивного счетчика 6 и второго реверсивного счетчика определ етс  блоком 13 предварительной установки. Рабочее положение реверсивного счетчика 15 зависит от знака рассогласовани  между истинным и часовым временем, который формируетс  фазовым дискриминатором 9 в момент поступлени  сигнала точного времени на блок 7 синхронизации . Дискриминатор 9 состоит из двух элементов И 10,t1, выходами соединенных со счетчиком 15. На цифровом ком- S и

Description

1
Изобретение относитс  к электрон- ым часам с цифровой индикацией, в частности подвесным с автоматической коррекцией показаний по сигналам точного времени.
Цель изобретени  - повышение точности регулировани  хода часов за счет уменьшени  шага регулировани .
На чертеже представлена структурна  схема устройства.
Часы содержат генератор 1 импульсов , управл емый делитель 2 частоты, счетчик 3 секунд, счетчик 4 минут, счетчик 5 часов, первый реверсивный счетчик 6, блок 7 синхронизации, первый элемент ИЛИ 8., фазовый дискриминатор 9, содержащий первый 10 и второй 11 элементы И, делитель 12 шага, содержащий блок 13 предварительной установки, цифровой компаратор 14, второй реверсивный счетчик 15, триггер 16, третий элемент И 17, второй элемент ИЛИ 18 и третий элемент 1 ШИ 19.
Генератор 1 импульсов генерирует опорную частоту, например 32768 Гц, и соединен с управл емым делителем 2 частоты. На выходе управл емого делител  2 частоты формируютс  секундные импульсы, которые затем поступают на вход счетчика 3 секунд и на свои входы записи значений кода, формируемого на разр дных выходах первого реверсивного счетчика 6„
Записанный с первого реверсивного счетчика 6 код определ ет коэффициен делени  управл емого делител  2 частоты .
Счетчик 3 секз нд формирует на выходе минутные импульсы, а на разр д5
ных выходах - временную развертку с дискретностью в одну секунду. При этом на выходе цифрового компаратора 14, соединенного разр дами со счетчиком 3 секунд и Е. горым реверсивным
счетчиком 15, формируетс  импульс,, врем  по влени  которого определ ет момент переключени  коэффициента делени  управл емого делител  2 частоты. Величина изменени  коэффициента деле ни  - один младилдй разр д. Восстановление прежнего коэффициента делени  определ етс  моментом установки счетчика 3 секунд в нулевое положение. Временным положением импульса переключени  коэффициента делени  с выхода цифрового компаратора 14 управл ет второй реверсивнъ й счетчик 15.
Положение второго реверсивного счетчика 15 зависит от знака рассогласовани  между истинным и часовым временем, который формируетс  фазовым дискриминатором 9 в момент поступлени  сигнала точного времени на блок 7 синхронизации,. Дл  защиты от нарушени  последовательности поступлени  tимпyльcoв переключени  коэффициентов делени  при поступлении сигнала коррекции на счетчик 3 секунд введен триггер 16.
Триггер 16 запоминает выход импуль-, са с цифрового компаратора 14 и только после этого разрешает проход восстанавливающего импульса со счетчика 3 секунд через третий элемент И 17.
5 Электронные часы работают следующим образом.
При включении электропитани  импульсом Сброс управл емый делитель 2 частоты, счетчик 3 секунд и счет0
5
0
-Т1/J
чик 4 минут устанавливаютс  в 1улев(.е положение, а реверсивные счетчики 6 и 15 - в исходное положение, которое им задает блок 13 предварительной установки.
Первым импульсом переполнени  с выхода управл емого делител  2 частоты в его разр ды переписываетс  код с выходов первого реверсивного счетчика 6, например 32768, При заполнении счетчика 3 секунд через п, где п - значение кода, залисанного во второй реверсивный счетчик 15,на выходе цифрового компаратора Н формируетс  импульс, который опрокидывает триггер 16 и после прохождени  через третий элемент ИЛИ на вьгчитаю1ций вход первого реверсивного счетчика 6 измен ет
Формул а изобретени 
Электронные часы, содержанцте генератор импульсов, блок синхронмзадтш, фазовый дискриминатор, состо щий из первого и второго элементов И, первый реверсивньп счетчик и последовательно соединненные управл емый делитель частоты, счетчик секунд, счетчик минут , первый элемент ИЛИ и счетчик часов , при этом выход блока синхрониза
ции соединен с входами установки в нулевое состо ние управл емого делител  частоты, счетчиков секунд и ми- нут и с первыми входами первого и
второго элементов И, вторые входы которых подключены соответственно к пр мому и инверсному выходам старшего разр да счетчика минут, а выход пер
коэффициент делени  до 32767. По за- 20 вого элемента И соединен с вторым вершении цикла развертки счетчиком 3 входом первого элемента ИЛИ, отличающиес 
секунд импульсом переполнени  он устанавливаетс  в нулевое состо ние. Этот же импульс проходит через открытый третий элемент. И 17 и второй эле- 25 введены делитель шага, содержащий мент ИЛИ 18 на суммирующий вход пер- цифровой компаратор, второй реверсив- вого реверсивного счетчика 6 и восстанавливает коэффициент делени  до прежнего значени  32768. В результате через п с коэффициент делени  будет иметь значение 32767, а через Т - п
тем, что, с целью повьшени  точности за счет уменьшени  шага регулировани  их хода, в них
ный счетчик, триггер, третий элемент И, второй и третий элемент 1-ШИ и блок предварительной установки, причем 30 цифровой компаратор соединен первыми входами с информационными выходами
(где Т - врем  развертки) - значение 32768.
При поступлении корректирующего импульса с блока 7 синхронизации, в зависимости от положени  старшего разр да счетчика 4 минут, на суммирующий или вычитающий входы второго реверсивного счетчика 15 поступает имсчетчика секунд, вторыми входами - с информационными выходами второго реверсивного счетчика, подключенного 25 суммирующим и вычитающим входами соответственно к выходам первого и второго элементов И, а выходами переполнени  второй реверсивный счетчик соединен соответственно с первыми входа- пульс, который измен ет его положение 40 ми второго и третьего элементов ИЛИ, на п+1. Кроме того, суммирующий им- второй вход второго элемента ИЛИ подпульс прибавит час через элемент ИЛИ 8.
Изменение положени  второго реверсивного счетчика 15 на nj-1 измен ет также на один шаг коэффициент делени через изменение временного положени  импульса, формируемого на выходе цифрового компаратора 14. При переполнении второго реверсивного счетчика с его выходов через второй 18 или третий 19 элементы ИЛИ на соот- (Ветствующие входы первого реверсив- .ного счетчика 6 поступает продиффе- рендиро ванный импульс, что приводит к изменению коэффициента делени  на полный шаг, обеспечива  грубое регулирование .
вого элемента И соединен с вторым входом первого элемента ИЛИ, отличающиес 
введены делитель шага, содержащий цифровой компаратор, второй реверсив-
тем, что, с целью повьшени  точности за счет уменьшени  шага регулировани  их хода, в них
введены делитель шага, содержащий цифровой компаратор, второй реверсив-
ный счетчик, триггер, третий элемент И, второй и третий элемент 1-ШИ и блок предварительной установки, причем цифровой компаратор соединен первыми входами с информационными выходами
ключен к выходу третьего элемента И, первым входом соединенного с входом переполнени  счетчика секунд и с пер45 ,вым входом триггера, выход которого подключен к второму входу третьего jэлемента И, а второй вход триггера соединен с выходом цифрового компаратора и с вторым входом третьего
50 элемента ИЛИ, выходом подключенного к вычитающему входу первого реверсивного счетчика, суммирующий вход которого соединен с выходом второго элемента ИЛИ, установочньй вход первого
55 реверсивного счетчика подключен к выходу блока предварительной установки и к установочному входу второго реверсивного счетчика, а выходами пер- йый реверсивный счетчик соединен с
5 , U395256
управл ющими входами управл емого де- подключен к выходу генератора импульли гел  часто-М счетньй вход которого дов.
I 1

Claims (1)

  1. Формул а изобретения Электронные часы, содержащие генератор импульсов, блок синхронизации, 5 фазовый дискриминатор, состоящий из первого и второго элементов И, первый реверсивный счетчик и последовательно соединненные управляемый делитель частоты, счетчик секунд, счетчик ми10 нут, первый элемент ИЛИ и счетчик часов, при этом выход блока синхронизации соединен с входами установки в нулевое состояние управляемого делителя частоты, счетчиков секунд и ми15 нут и с первыми входами первого и второго элементов И, вторые входы которых подключены соответственно к прямому и инверсному выходам старшего разряда счетчика минут, а выход пер>0 вого элемента И соединен с вторым входом первого элемента ИЛИ, отличающиеся тем, что, с целью повышения точности за счет уменьшения шага регулирования их хода, в них 25 введены делитель шага, содержащий цифровой компаратор, второй реверсивный счетчик, триггер, третий элемент И, второй и третий элемент ИЛИ и блок предварительной установки, причем 30 цифровой компаратор соединен первыми входами с информационными выходами счетчика секунд, вторыми входами с информационными выходами второго реверсивного счетчика, подключенного 35 суммирующим и вычитающим входами соответственно к выходам первого и второго элементов И, а выходами переполнения второй реверсивный счетчик соединен соответственно с первыми входа40 ми второго и третьего элементов ИЛИ, второй вход второго элемента ИЛИ подключен к выходу третьего элемента И, первым входом соединенного с входом переполнения счетчика секунд и с пер45 ,вым входом триггера, выход которого 'подключен к второму входу третьего ;элемента И, а второй, вход триггера соединен с выходом цифрового компаратора и с вторым входом третьего 50 элемента ИЛИ, выходом подключенного к вычитающему входу первого реверсивного счетчика, суммирующий вход которого соединен с выходом второго элемента ИЛИ, установочный вход первого 55 реверсивного счетчика подключен к выходу блока предварительной установки и к установочному входу второго реверсивного счетчика, а выходами первый реверсивный счетчик соединен с управляющими входами управляемого делителя частоты, счетный вход которого подключен к выходу генератора импульсов .
SU874237614A 1987-04-27 1987-04-27 Электронные часы SU1439525A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874237614A SU1439525A1 (ru) 1987-04-27 1987-04-27 Электронные часы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874237614A SU1439525A1 (ru) 1987-04-27 1987-04-27 Электронные часы

Publications (1)

Publication Number Publication Date
SU1439525A1 true SU1439525A1 (ru) 1988-11-23

Family

ID=21301348

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874237614A SU1439525A1 (ru) 1987-04-27 1987-04-27 Электронные часы

Country Status (1)

Country Link
SU (1) SU1439525A1 (ru)

Similar Documents

Publication Publication Date Title
AU2004302554B2 (en) System for synchronous sampling and time-of-day clocking using an encoded time signal
EP0345564A3 (de) Verfahren und Schaltungsanordnung zur Rückgewinnung eines Bittaktes aus einem empfangenen digitalen Nachrichtensignal
GB1354231A (en) Electronically controlled time-keeping device
SU1439525A1 (ru) Электронные часы
US3939641A (en) Electronic circuit for individually correcting each digit of time displayed
US4133170A (en) Global timepiece
US4117657A (en) Electronic timepiece calendar circuit
GB1480754A (en) Drive pulse generator for use in electronic analogue display clock apparatus
GB1595258A (en) Electronic timepiece
SU1132351A1 (ru) Способ цифрового умножени частоты
SU1246047A1 (ru) Электронные часы
JPS6018956B2 (ja) 電子時計の規正装置
SU588527A1 (ru) Часы на многоустойчивых элементах с цифровой индикацией
WO1994017456A1 (en) Readily settable balanced digital time displays
SU1241148A1 (ru) Цифровое фазосдвигающее устройство
JPH0616358Y2 (ja) 世界時計
SU1388815A1 (ru) Измеритель сигналов датчика с низкочастотным выходом
GB1523128A (en) Electronic digital clocks
SU1224790A1 (ru) Электронные часы
GB2333615A (en) Metric timepiece
SU1597858A2 (ru) Устройство контрол часовых механизмов
SU1622928A1 (ru) Управл емый формирователь импульсов
SU1224988A1 (ru) Устройство дл задержки импульсных сигналов
SU1569879A1 (ru) Устройство дл восстановлени тактовых импульсов
CA2066798C (en) Readily settable balanced digital time displays