SU1437978A1 - Устройство блокировки импульсного сигнала - Google Patents

Устройство блокировки импульсного сигнала Download PDF

Info

Publication number
SU1437978A1
SU1437978A1 SU864131886A SU4131886A SU1437978A1 SU 1437978 A1 SU1437978 A1 SU 1437978A1 SU 864131886 A SU864131886 A SU 864131886A SU 4131886 A SU4131886 A SU 4131886A SU 1437978 A1 SU1437978 A1 SU 1437978A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bus
output
flop
flip
Prior art date
Application number
SU864131886A
Other languages
English (en)
Inventor
Сергей Григорьевич Малюк
Original Assignee
Войсковая часть 13991
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 13991 filed Critical Войсковая часть 13991
Priority to SU864131886A priority Critical patent/SU1437978A1/ru
Application granted granted Critical
Publication of SU1437978A1 publication Critical patent/SU1437978A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики дл  блокировки импульсного сигнала на входе ждущего генератора или счетчика команд программного устройства. .Целью изобретени   вл етс  повышение надежности работы устройства и достоверности выходного сигнала. Устройство содержит элементы ИЛИ 1 и 2, Т-триггер 3, элемент И 4, элемент НЕ 5, входные шины 6 и 7, шину 8 начальной установки и выходную шину 9. В устройстве обеспечиваетс  сн тие уровн  логической единицы с выходной шины 9 по заднему фронту первого импульса, поступившего на первую входную шину 6 после сн ти  сигнала бло- кщ)овки с второй входной шины 7. Вместо Т-триггера может быть использован асинхронный RS-триггер. Однако это наложит временные ограничени  на вы-sg дачу сигналов начальной установки на врем  работы устройства. 2 ип. Сп с:

Description

7 о0
ий
CD
00
(pUB.f
Изобретение относитс  к импульсно технике и может быть использовано в устройствах автоматики дл  блокировк импульсного сигнала на входе ждущего генератора или счетчика команд программного устройства.
Цель изобретени  повьппение надежности работы и достоверности выходного сигнала.
На фиг,1 представлена электрическа  блок-схема устройства; на фиго2 временные диаграммы работы
Устройство блокировки импульсного сигнала содержит первый 1 и второй 2 элементы ИЛИ,(Т-триггер 3, элемент 4 И, элемент НЕ 5, первую 6 и вторую 7 входные шины, шину 8 начальной установки и выходную шину 9, перва  входна  шина 6 соединена с первьгм входом элемента 4 И и с первым входо первого элемента 1 ИЛИ, выход которого соединен с выходной шиной 9, втот ра  входна  шина 7 подключена через элемент НЕ 5 к второму входу элемен- та 4 И, третий вход которого соединен с вторым в содом первого элемента 1 ИЛИ выход элемента 4 И подключен к первому входу элемента 2 ИЛИ, вто рой вход второго элемента 2 ИЛИ, со- единен с входом начальной установки, а выход - с R-входом Т-триггера 3, вход которого соединен с второй входной шиной 7, а пр мой выход подкл очен к второму входу первого элемента 1 1ШИ.
Устройство работает следующим образом
В момент включени  устройства на его глину 8 начальной установки по- ступает сигнал (), который проходит через элемент 2 ИЛИ на R-вход Т-триггера 3 и устанавливает триггер 3 в исходное нулевое состо ние.
Сигнал, поступивший на первую входную шину 6 (фиг.2а)9 через элемент 1 ИЛИ проходит на выходную шину 9 (фиг.2з). Этот же сигнал поступает на первый вход элемента 4 И (фиг.2д) При отсутствии сигнала на второй входной шине 7 (фиг,26) на выходе элемента 5 НЕ (фиг.2г) устанавливаетс  единичный сигнал, который поступает на первьй вход элемента 4 И. Однако на выходе элемента 4 И устанавлива- етс  нулевой сигнал, так как на его третий вход поступает нулевой сигнал с пр мого выхода Т-триггера 3 (фиг, 2а). По переднему фронту сигнала, посту
Q
5 0 5 Q
5
О
5 Q д
пившего на вторую входную шину 7, Т-триггер 3 устанавливаетс  в единичное состо ние, единичный сигнал с его пр мого выхода поступает через первый элемент 1 ИЛИ на выходную шину 9 « На вьгх.оде элемента 5 НЕ устанавливаетс  нулевой сигнал, который запрещает прохождение через элементы 4 И и 2 ИЛИ (фиг.2е) сигналов. обнулени  Т-триггера 3 на его R-вход.
При сн тии единичного сигнала с второй входной шины 7 на выходе элемента 5 НЕ устанавливаетс  единич- ньй сигнал. Так как Т-триггер 3 установлен в единичное состо ние, то единичный сигнал с его пр мого выхода , поступа  на третий вход элемента 4 И, позвол ет ближайшему единичному сигналу с первой входной шины 6 через элементы 4 И и 2 ИЛИ обнулить Т-триггер Зо На второй вход элемента 2 Ш1И начинает поступать нулевой сигнал, а на его первый вход - очередной импульс с первой входной шины 6 о
В результате обеспечиваетс  сн тие уровн  логической единицы с выходной шины 9 по заднему фронту первого импульса, поступившего на первую входную шину 6 после сн ти  сигнала блокировки с второй входной шины 7.
Вместо Т-триггера с асинхронным R-входом можно использовать асинхронный RS-триггер. Однако это наложит временные ограничени  на вьщачу сигналов начальной установки во врем  работы устройства, что может ока- затьс  нежелательным

Claims (1)

  1. Формула изобретени 
    Устройство блокировки импульсного сигнала, содержащее первый и второй элементы ИЛИ, Т-триггер, элемент И, элемент НЕ, первую и вторую входные шины, шину начальной установки и выходную шину, перва  входна  шина соединена с первым входом элемента И и с первым входом первого элемента ЕПИ, выход которого соединен с выходной шиной, втора  входна  шина подключена через элемент НЕ к второму входу элемента И, третий вход которого соединен с вторым входом первого элемента ИЛИ, выход элемента И подключен к первому входу элемента ИЛИ, отличающеес  тем, что, с целью повьш ени  надежности и достоверности выходного сигнала.
    1437978
    второй вход элемента ИЛИ соединен с которого соединен с второй входной входом начальной установки, а вы- шиной, а пр мой выход подключен к ход - с R-входом Т-триггера, Т-вход второму входу первого элемента ИЛИ.
    ППППППППППП,
    сриг.2
SU864131886A 1986-10-08 1986-10-08 Устройство блокировки импульсного сигнала SU1437978A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864131886A SU1437978A1 (ru) 1986-10-08 1986-10-08 Устройство блокировки импульсного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864131886A SU1437978A1 (ru) 1986-10-08 1986-10-08 Устройство блокировки импульсного сигнала

Publications (1)

Publication Number Publication Date
SU1437978A1 true SU1437978A1 (ru) 1988-11-15

Family

ID=21261895

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864131886A SU1437978A1 (ru) 1986-10-08 1986-10-08 Устройство блокировки импульсного сигнала

Country Status (1)

Country Link
SU (1) SU1437978A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Мелешко Е.А. Интегральные схемы в наносекундной дерной электронике. М.: Атомиздат, 1978, с.144, рис.3.14ао Авторское сйодетельство СССР № 1 82648, кл. Н 03 К 5/13, 1982. *

Similar Documents

Publication Publication Date Title
SU1437978A1 (ru) Устройство блокировки импульсного сигнала
SU1182648A1 (ru) Устройство блокировки импульсного сигнала
SU1185585A1 (ru) Формирователь импульсов
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1396269A1 (ru) Селектор импульсов по длительности
SU1633489A1 (ru) Счетчик с произвольным нечетным коэффициентом счета
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU1272491A1 (ru) Устройство дл контрол последовательности импульсов
SU1525876A1 (ru) Устройство дл выделени тактового импульса
SU1200397A1 (ru) Формирователь импульсов
SU1381695A1 (ru) Формирователь одиночных импульсов
SU1511853A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1667268A1 (ru) Устройство предварительной синхронизации
SU1272480A1 (ru) Формирователь последовательности импульсов
SU1264324A1 (ru) Двухканальный дискриминатор импульсов
SU945968A1 (ru) Формирователь одиночных импульсов
SU1522383A1 (ru) Цифровой генератор импульсов
RU4423U1 (ru) Устройство выделения заданного по счету импульса из последовательности
SU418968A1 (ru) Импульсное устройство
SU1368962A2 (ru) Формирователь импульсов по переднему и заднему фронтам входного сигнала
SU1649577A1 (ru) Многоканальный счетчик импульсов
SU1718371A1 (ru) Устройство дл выделени одиночного импульса из серии
SU1368961A1 (ru) Преобразователь числа импульсов во временной интервал
SU1721808A1 (ru) Формирователь длительности импульсов