SU1410276A1 - Преобразователь частота-код - Google Patents

Преобразователь частота-код Download PDF

Info

Publication number
SU1410276A1
SU1410276A1 SU874171121A SU4171121A SU1410276A1 SU 1410276 A1 SU1410276 A1 SU 1410276A1 SU 874171121 A SU874171121 A SU 874171121A SU 4171121 A SU4171121 A SU 4171121A SU 1410276 A1 SU1410276 A1 SU 1410276A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
synchronizer
frequency
delay
Prior art date
Application number
SU874171121A
Other languages
English (en)
Inventor
Сергей Леонидович Сироткин
Александр Николаевич Коньков
Валентин Валентинович Клименко
Петр Борисович Галунов
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU874171121A priority Critical patent/SU1410276A1/ru
Application granted granted Critical
Publication of SU1410276A1 publication Critical patent/SU1410276A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах св зи вычислительных машин с объектами управлени  дл  обработки сигналов от частотных датчиков. Цель изобретени  - расширение функциональных возможностей за счет получени  возможности преобразовани  в код ускорени  входной частоты. Цель изобретени  достигаетс  за счет введени  дополнительных элементов задержки и двух реверсивных счетчиков- обеспечивающих возможность преобрази- вани  ускорени  частоты в код. 1 ил.

Description

to
О5
Изобретение относитс  к импульс- ной технике и может быть использовано в системах св зи вычисшительных ма- шин с объектами управлени , в системах стабилизации частоты и скорости изменени  частоты, дл  обработки сиг- налов от частотных датчиков. Целью изобретени   вл етс  расширение функциональных возможностей д за счет введени  преобразовани  ускорени  изменени  частоты в код.
На чертеже представлена структур- . нал схема преобразовател  частота- код.15 Преобразователь содержит генератор
1тактовых импульсов, распределитель
2импульсов, синхронизаторы 3-10, элементы задержки 11-17, элементы
ИЛИ 18-21,реверсивные счетчики 22-24,20 коммут аторы 25-27.
Преобразователь работает следующим образом.
Одновременно осуществл етс  непре- рьшное преобразование в код частоты, 25 скорости изменени  частоты и ускорени  изменени  частоты с использованием одних и тех же семи элементов задержки.
В начале работы по шине Сброс зо осзпцествл етс  сброс всех счетчиков.
Преобразование частоты в код осуществл етс  следующим образом.
Входна  частота с шины Вход через синхронизатор 3 поступает на сум- .. мирующий вход реверсивного счетчика 23 и эта же частота, гфойд  элемент 11 задержки и синхронизатор 5, поступает на вычитающий вход реверсивного счетчика 23. Код на выходе реверсивного счетчика 23 непрерывно отслеживает входную частоту и через коммутатор 26 поступает на шину Частота.
Преобразование скорости изменени  частоты в код осуществл етс  аналогично прототипу. Входна  частота с шины Вход через синхронизатор 3 и элемент ИПИ 18 поступает на суммирующий вход первого реверсивного счетчи ка 22. Эта же частота, пройд  элемент 11 задержки, синхронизатор 5 и элемент 19 ИЛИ, поступает на вычитающий вход реверсивного счетчика 22. Одновременно с этим входна  частота, пройд  элемент 13 задержки, синхронк-55 затор 6 и элемент 19 ИЛИ, поступает на вычитающий вход реверсивного счетчика 22 и эта же частота, задержан40
50
д
5
0
5
о
.
5
0
0
на  на элементе 11 задержки, пройд  элемент 11 задержки, синхронизатор 4 и элемент 18 lilM, поступает на суммирующий вход реверсивного счетчика 22. Таким образом, на реверсивном счетчике непрерывно формируетс  код разности между входной частотой и ее задержанным значением, т.е. на счетчике 22 образуетс  код, пропорциональный скорости изменени  частоты.
Считьгоание кода из счетчика 22 на шину Скорость осуществл етс  с помощью коммутатора 25.
Преобразование ускорени  частоты в код осуществл етс  следующим образом .
Входна  частота с шины Вход через синхронизатор 3 и элемент 20 ИЛИ поступает на суммирующий вход реверсивного счетчика 24 и через элемент 13 задержки, синхронизатор
6и элемент 21 ИЛИ - на вычитак ций вход реверсивного счетчика. Эта же частота, пройд  элемент 11 задержки, синхронизатор 5 и элемент 21 ИЛИ поступает на вычитающий вход реверсивного счетчика 24 и эта же частота, еще пройд  через элемент 14 задержки, синхронизатор 4 и элемент 20 ИЛИ, поступает на суммирующий вход реверсивного счетчика 24. Одновременно с этим входна  частота через элемент
12 задержки, синхронизатор 7 и элемент 21 ИЛИ поступает на вычитан ций вход реверсивного счетчика 24 и, еще пройд  через элемент 15 задержки, синхронизатор 8 и элемент 20 ИЛИ - на суммирукщий вход реверсивного счетчика 24. С выхода синхронизатора
7входна  частота еще проходит мент 16 задержки, синхронизатор 9
и через элемент 20 ИЛИ поступает на суммир тощий вход реверсивного счетчика 24. С выхода синхронизатора 9 входна  частота еще проходит элемент 17 задержки, синхронизатор -10 и через элемент 21 ИЛИ поступает на вычитающий вход реверсивного счетчика 24. Получение кода, пропорционального ускорению изменени  частоты, осуществл етс  за счет того, что на счетчике 24 из скорости изменени  частоты , получаемой с помощью элементов 11-14 задержки, вычитаетс  скорость изменени  задержанной на элементе 12 задержки этой же частоты, получаемой с помощью элементов 15-17 задержки. Показани  реверсивного счетчика 24
след т за тем, как быстро измен етс  скорость изменени  частоты за врем , определ емое элементов 12 задержки, т.е. код реверсивного счетчика 24 показьшает, каково ускорение изменени  входной частоты. Показани  счетчика 24 снимаютс  с помощью коммутатора 27 и распределител  2.
Дп  правильной работы преобразовател  необходимо, чтобы в начальньй момент работы длительность импульса Сброс была больше суммарного времени задержки в элементах 12, 16 задерж ки и 17 дл  их полной очистки. Кроме того, должны быть равными задержки в элементах 13-15 и 17 задержки и равными в элементах задержки 11 и 16. Частота тактового генератора 1 должна
которого соединен с вычитающим входом первого реверсивного счетчика, а второй вход - с выходом второго синхронизатора , выходы реверсивного счетчика соединены с соответствующими входами первого коммутатора, выходы которого  вл ютс  выходной шиной Скорость, управл ющий вход первого коммутатора соединен с п тым выходом распределител  импульсов, вход сброса первого реверсивного счетчика  вл етс  шиной Сброс, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены второй и третий реверсивные счетчики, второй и третий коммутаторы, четверта , п та , шеста  и седьма  линии задержки, п тый,
выбиратьс  не менее чем в 9 раз боль-2о шестой, седьмой и восьмой синхронишей (по числу выходов распределител  2) максимального значени  входной частоты дл  того, чтобы синхронизаторами не вносить существенных временных сдвигов импульсов входной часто- 25 ты.
Дл  того, чтобы бьша возможность определени  знака скорости и ускорени  изменени  частоты, необходимо коды реверсивных счетчиков 22 и 24 выбирать дополнительными.
30
заторы и третий и четвертый элементы ИЛИ, шестой, седьмой, восьмой и дев тый выходы распределител  соединены с первыми входами п того, шесто го, седьмого и восьмого синхронизат торов соответственно, выход первого синхронизатора соединен с суммирующим входом второго реверсивного счетчика, первым входом третьего элемента ИЛИ и с входом третьей линии задержки, выход которого соединен с вторым входом четвертого синхронизатора, выход которого соединен с первым входом четвертого элемента ИЛИ, выхо второго синхронизатора соединен с вычитающим входом второго реверсивного счетчика, с входом четвертой линии задержки и с вторым входом четвертого элемента ИЛИ, выход третьего синхронизатора соединен с вторым входом третьего элемента ИЛИ, вы ходы второго реверсивного счетчика соединены с соответствующими входами второго коммутатора, выходы которого  вл ютс  выходной шиной Частота , выход второй линии задержки соединен с вторым входом п того синхронизатора , выход которого соединен с третьим входом четвертого элемента ИЛИ и с входами п той и ше стой линии задержки, выход п той линии.задержки соединен с вторым входом шестого синхронизатора, выход которого соединен в третьим входом третьего элемента ИЛИ, выход шестой линии задержки соединен с вторым входом седьмого синхронизатора, выход которого соединен с входом седьмой линии задержки и с четвертым входом треФормула изобретени 
Преобразователь частота-код, содержащий генератор тактовых импульсов , распределитель импульсов, четыре синхронизатора, три линии задержки , два элемента ИЛИ, первьй ревер- сивньй счетчик и первьй коммутатор, выход генератора тактовых импульсов соединен с входом распределител  импульсов выходы с первого по четвер- тьй которого соединены с первыми входами первого, второго, третьего и четвертого синхронизаторов соответственно , второй вход первого синхронизатора  вл етс  входной шиной, выход которого соединен с первым входом первого элемента ИЛИ , выход первой линии задержки соединен с вторым входом второго синхронизатора , выход третьего синхронизатора соединен с вторым входом первого элемента ИЛИ, выход которого соединен с суммирующим входом первого реверсивного счетчика, выход четвертого синхронизатора соединен с первым входом второго элемента ИЛИ, выход
5
0
5
0
5
0
5
заторы и третий и четвертый элементы ИЛИ, шестой, седьмой, восьмой и дев тый выходы распределител  соединены с первыми входами п того, шестого , седьмого и восьмого синхронизат торов соответственно, выход первого синхронизатора соединен с суммирующим входом второго реверсивного счетчика, с первым входом третьего элемента ИЛИ и с входом третьей линии задержки, выход которого соединен с вторым входом четвертого синхронизатора, выход которого соединен с первым входом четвертого элемента ИЛИ, выход второго синхронизатора соединен с вычитающим входом второго реверсивного счетчика, с входом четвертой линии задержки и с вторым входом четвертого элемента ИЛИ, выход третьего синхронизатора соединен с вторым входом третьего элемента ИЛИ, выходы второго реверсивного счетчика соединены с соответствующими входами второго коммутатора, выходы которого  вл ютс  выходной шиной Частота , выход второй линии задержки соединен с вторым входом п того синхронизатора , выход которого соединен с третьим входом четвертого элемента ИЛИ и с входами п той и ше стой линии задержки, выход п той линии.задержки соединен с вторым входом шестого синхронизатора, выход которого соединен в третьим входом третьего элемента ИЛИ, выход шестой линии задержки соединен с вторым входом седьмого синхронизатора, выход которого соединен с входом седьмой линии задержки и с четвертым входом третьего элемента ИЛИ, выход седьмой линии задержки соединен с вторым входом восьмого синхронизатора, выход icoToporo соединен с четвертым входом четвертого элемента ИЛИ, выход третьего элемента ИЛИ соединен с сум- нирующим входом TpeTjt eroреверсивного счетчика, выход четвертого элемента ИЛИ соединен с вычитающим входом 1 ретьего реверсивного счетчика, вы- з:оды которого соединены с соответст- Еуюощми входами третьего коммутатора,
14102766
выходы которого  вл ютс  шиной Ускорение , п тый выход распределител  рсмпульсов соединен с управл ющими g входами второго и третьего коммутаторов , входы Сброс второго и третьего реверсивных счетчиков  вл ютс  шиной Сброс, выход четвертой линии задержки соединен с вторым входе 10 третьего синхронизатора, выход первого синхронизатора соединен с входами первой и второй линий задержки .

Claims (1)

  1. Формула изобретения
    Преобразователь частота-код, содержащий генератор тактовых импульсов, распределитель импульсов, четыре синхронизатора, три линии задержки, два элемента ИЛИ, первый реверсивный счетчик и первый коммутатор, дд выход генератора тактовых импульсов соединен с входом распределителя импульсов; выходы с первого по четвертый которого соединены с первыми входами первого, второго, третьего и четвертого синхронизаторов соответственно, второй вход первого синхронизатора является входной шиной, выход которого соединен с первым входом первого элемента ИЛИ, выход первой линии задержки соединен с 'вторым входом второго синхронизатора, выход третьего синхронизатора соединен с вторым входом первого элемента ИЛИ, выход которого соединен с суммирующим входом первого реверсивного счетчика, выход четверто- . го синхронизатора соединен с первым входом второго элемента ИЛИ, выход которого соединен с вычитающим входом первого реверсивного счетчика, а второй вход - с выходом второго синхронизатора, выходы реверсивного счетчика соединены с соответствующими входами первого коммутатора, выходы которого являются выходной шиной Скорость, управляющий вход первого коммутатора соединен с пятым выходом распределителя импульсов, вход сброса первого реверсивного счетчика является шиной Сброс, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены второй и третий реверсивные счетчики, второй и третий коммутаторы, четвертая, пятая, шестая и седьмая линии задержки, пятый, шестой, седьмой и восьмой синхронизаторы и третий и четвертый элементы ИЛИ, шестой, седьмой, восьмой и девятый выходы распределителя соединены с первыми входами пятого, шестого, седьмого и восьмого синхрониза-г торов соответственно, выход первого синхронизатора соединено суммирующим входом второго реверсивного счетчика,с первым входом третьего элемента ИЛИ и с входом третьей линии задержки, выход которого соединен с вторым входом четвертого синхронизатора, выход которого соединен с первым входом четвертого элемента ИЛИ, выход второго синхронизатора соединен с вычитающим входом второго реверсивного счетчика, с входом четвертой линии задержки и с вторым входом четвертого элемента ИЛИ, выход третьего синхронизатора соединен с вторым входом третьего элемента ИЛИ, выходы второго реверсивного счетчика соединены с соответствующими входами второго коммутатора, выходы которого являются выходной шиной Частота, выход второй линии задержки соединен с вторым входом пятого синхронизатора, выход которого соединен с третьим входом четвертого элемента ИЛИ и с входами пятой и шестой линии задержки, выход пятой линии.задержки соединен с вторым входом шестого синхронизатора, выход которого соединен в третьим входом третьего элемента ИЛИ, выход шестой линии задержки соединен с вторым входом седьмого синхронизатора, выход которого соединен с входом седьмой линии радержки и с четвертым входом третьего элемента ИЛИ, выход седьмой линии задержки соединен с вторым входом восьмого синхронизатора, выход которого соединен с четвертым входом четвертого элемента ИЛИ, выход третьего элемента ИЛИ соединен с суммирующим входом третьего реверсивного счетчика, выход четвертого элемента ИЛИ соединен с вычитающим входом третьего реверсивного счетчика, выходы которого соединены с соответствующими входами третьего коммутатора выходы которого являются шиной Ускорение”, пятый выход распределителя импульсов соединен с управляющими входами второго и третьего коммутаторов, входы Сброс второго и третьего реверсивных счетчиков являются шиной Сброс, выход четвертой линии задержки соединен с вторым входе»: третьего синхронизатора, выход первого синхронизатора соединен с входапервой и второй линий задерж-
SU874171121A 1987-01-04 1987-01-04 Преобразователь частота-код SU1410276A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874171121A SU1410276A1 (ru) 1987-01-04 1987-01-04 Преобразователь частота-код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874171121A SU1410276A1 (ru) 1987-01-04 1987-01-04 Преобразователь частота-код

Publications (1)

Publication Number Publication Date
SU1410276A1 true SU1410276A1 (ru) 1988-07-15

Family

ID=21276586

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874171121A SU1410276A1 (ru) 1987-01-04 1987-01-04 Преобразователь частота-код

Country Status (1)

Country Link
SU (1) SU1410276A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1t12551, кл. Н 03 М 1/60, 1984. Авторское свидетельство СССР № 1251329. кл. Н 03 М 1/60, 1985. *

Similar Documents

Publication Publication Date Title
SU1410276A1 (ru) Преобразователь частота-код
SU1411975A1 (ru) Преобразователь частоты в код
SU1727121A1 (ru) Устройство дл вычислени разности квадратов двух чисел
SU1418906A2 (ru) Преобразователь частоты в код
SU822376A1 (ru) Реверсивное счетное устройство
SU1221662A1 (ru) Цифровой функциональный преобразователь
SU1123087A1 (ru) Умножитель частоты
SU622070A1 (ru) Цифровой генератор функций
SU1310749A1 (ru) Устройство дл предварительной обработки сигналов
SU686034A1 (ru) Многоканальное цифровое сглаживающее устройство
SU661814A1 (ru) Кольцевой счетчик
SU758507A1 (ru) Селектор импульсов кодированной посылки
SU1385128A1 (ru) Устройство дл суммировани частотно-импульсных сигналов
SU1387178A1 (ru) Генератор случайного процесса
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU392494A1 (ru) I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA
SU1275469A1 (ru) Устройство дл определени дисперсии
SU549889A1 (ru) Двухканальный переключатель
SU643868A1 (ru) Вычислительное устройство
SU830642A1 (ru) Однотактный распределитель импульсов
SU983640A1 (ru) Преобразователь временных интервалов в двоичный код
SU1179545A1 (ru) Преобразователь частоты в код
SU1206778A1 (ru) Устройство дл возведени в квадрат
SU417902A1 (ru)
SU765804A1 (ru) Устройство дл возведени в квадрат