SU1410244A1 - Device for controlling parallel current inverter - Google Patents

Device for controlling parallel current inverter Download PDF

Info

Publication number
SU1410244A1
SU1410244A1 SU864170871A SU4170871A SU1410244A1 SU 1410244 A1 SU1410244 A1 SU 1410244A1 SU 864170871 A SU864170871 A SU 864170871A SU 4170871 A SU4170871 A SU 4170871A SU 1410244 A1 SU1410244 A1 SU 1410244A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
zero
inverted
shaper
Prior art date
Application number
SU864170871A
Other languages
Russian (ru)
Inventor
Виктор Иванович Агеев
Виктор Васильевич Барашев
Владимир Анатольевич Давиденко
Александр Сергеевич Дудкин
Владимир Федорович Котов
Константин Алексеевич Палагута
Original Assignee
Завод-втуз при Московском автомобильном заводе им.И.А.Лихачева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Завод-втуз при Московском автомобильном заводе им.И.А.Лихачева filed Critical Завод-втуз при Московском автомобильном заводе им.И.А.Лихачева
Priority to SU864170871A priority Critical patent/SU1410244A1/en
Application granted granted Critical
Publication of SU1410244A1 publication Critical patent/SU1410244A1/en

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

Изобретение относитс  к электротехнике и может быть использовано в инверторах тока. Цель изобретени  - повышение коммутационной устойчивости . Устройство содержит датчик 1 инвертированного напр жени , датчик 3 тока нагрузки и датчик 4 инвертированного тока, подключенный к сумматору 5, который подключен к компаратору 6. Селектор 9 формирует рабочие импульсы. Данное устройство позвол ет уменьшить запас по времени запирани  тиристоров, что повышает энергетические показатели. 2 ил.The invention relates to electrical engineering and can be used in current inverters. The purpose of the invention is to increase switching stability. The device comprises an inverted voltage sensor 1, a load current sensor 3 and an inverted current sensor 4 connected to an adder 5 which is connected to the comparator 6. The selector 9 generates operating pulses. This device allows to reduce the time reserve of thyristor locking, which increases the energy performance. 2 Il.

Description

Г Т ТG T T

1«г Uz к1 "g Uz to

SS

слcl

сwith

Изобретение относитс  к электротехнике и может быть использозано в си :темах управлени  параллельными инверторами тока.The invention relates to electrical engineering and can be used in the following themes: control of parallel current inverters.

: Цель изобретени  - повышение ком- му гационной устойчивости инверторов.: The purpose of the invention is to increase the combined stability of the inverters.

: На фиг. 1 изображена схема устройства; на фиг, 2 - диаграммы напр жений , по сн ющие ее работу,: FIG. 1 shows a diagram of the device; FIG. 2 shows the voltage diagrams for its operation,

Устройство содержит датчик 1 инвертированного напр жени , делительThe device contains an inverted voltage sensor 1, a divider

напр жени  с регулируемым коэффи-. фивитом делени , позвол ющий регули- розать врем  запирани , датчик 3 то- ка нагрузки, датчик 4 инвертированного тока, сумматор 5, нуль-орган 6, формирователь 7 узких импульсов по фронту, формирователь 8 узких импульсов по срезу 8, селектор 9 рабочих импульсов, содержащий в свою очередь два элемента И 10 и 11, элемент ИЛИvoltage with adjustable coefficient. Phivit division, allowing regulation of shutdown time, load current sensor 3, inverted current sensor 4, adder 5, null organ 6, driver 7 narrow pulses at the front, driver shaper 8 narrow pulses after slice 8, selector 9 working pulses containing in turn two elements AND 10 and 11, the element OR

1212

формирователь 13 длительности имshaper 13 duration to them

пульсов по срезу, нуль-орган 14 и элемент НЕ 15.shear pulses, null-organ 14 and the element is NOT 15.

Выход датчика 1 через делитель 2 и выходы датчиков 3 и А непосредственно св заны с входом сумматора 5, выхо которого соединен с входом нуль-органа 6 о Выходной сигнал нуль-органаThe output of sensor 1 through divider 2 and the outputs of sensors 3 and A are directly connected to the input of adder 5, the output of which is connected to the input of the zero-organ 6 o Output signal of the zero-organ

6подаетс  на входы формирователей   8. Выходы формирователей 7 и 86 is fed to the inputs of the formers 8. The outputs of the formers 7 and 8

соединены с первыми входами элементов 10 и 11 соответственно, другие их входы соединены с выходом формировател  13, вход которого соединен с выходом элемента 12. Входы элемента 12 соединены с выходами элементов 10 и 11, которые  вл ютс  выходами ус|тройства. Выход датчика 4 соединен COJ входом нуль-органа 14, выход ко- Tcjporo св зан с вторым входом элемента} 11 и с входом элемента 15, с вы- хо|да которого сигнал подаетс  на вто- Р0Й вход элемента 10.connected to the first inputs of elements 10 and 11, respectively; their other inputs are connected to the output of the imaging unit 13, the input of which is connected to the output of element 12. The inputs of element 12 are connected to the outputs of elements 10 and 11, which are the outputs of the device. The output of sensor 4 is connected to the COJ input of the zero-body 14, the output is connected to the second input of the element} 11 and to the input of the element 15, from which | the signal is fed to the second P0 input of the element 10.

Устройство работает следующим об- pai3OM.The device operates as follows.

Сумматор 5, суммиру  сигналы дат- чк(ков 1, 3 и 4 формирует сигнал Uj (фиг. 2), который подаетс  на вход нуль-органа 6, на выходе которого формируетс  сигнал U О при Ug - О и и -1 при Uj О (фиг. 2). В моменты перехода через ноль сигнала Ug пйоисходит переключение сигнала на вь|ходе нуль-органа 6. ФормировательThe adder 5, the sum of the signals of the sensors (coke 1, 3 and 4 generates a signal Uj (Fig. 2), which is fed to the input of the zero-body 6, the output of which forms the signal U О at Ug - O and -1 at Uj O (Fig. 2). At the time of transition through the zero of the signal Ug, the signal is switched to the v | during the zero-body 6. Shaper

7формирует узкие импульсы U (фиг.2) по фронту сигнала Ug, а формирователь7 forms a narrow pulses U (figure 2) on the front of the signal Ug, and the driver

8формирует узкие импульсы Ug (фиг.2)8 forms a narrow pulses Ug (figure 2)

по срезу сигнала U. Таким оВразом образуетс  два канала формировани  импульсов управлени  инвертора. Селектор 9 позвол ет осуществить помимо распределени  импульсов по вентильным группам инвертора подавление ложных импульсов,, возникающих за счет повторных переключений нуль- органа 6. Так, на интервале, равном периоду инвертора, tj,-tg рабочий импульс в конце положительной полуполны напр жени  на вькоде инвертора (t) соответствует срезу сигнала Ug. В момент времени tg формируетс  второй паразитный импульс. Однако импульс в момент времени t формируетс  после смены знака инвертированного тока. Выходной сигнал формировател  8 Ug подаетс  на вход элемента 11, на второй вход которого подаетс  сигнал с вькода нуль-органа 14 иц (фиг, 2). На интервале , когда инвертированньй ток положителе , что разрешает прохождение импульса через элемент 11 в момент времени t, в момент времени t 4 импульсы Ug ие проход т через элемен 11, Рабочий импульс в момент времени t соответствует фронту выходного синала нуль-органа 6 на интервале tj-t отрицательного инвертированного тока На этом интервале равен 1 выходной сигнал и,5 элемента 15 (фиг, 2), который подаетс  на элемент 10. Первый вход этого элемента свцзап с выходом формировател  7. Элемент 10, таким образом, пропускает рабочий импульс в момент t , задержива  ложньй импульс в момент tj на интервале когда выходной сигнал элемента 15 равен О.cut across the U signal. Thus, two channels of control pulses of the inverter are formed. In addition to the distribution of pulses to the inverter valve groups, the selector 9 allows suppressing false pulses due to repeated switching of the zero organ 6. Thus, at an interval equal to the inverter period, tj, -tg, the working pulse at the end of the positive half-voltage of the code Inverter (t) corresponds to the cut of the signal Ug. At time tg, a second spurious pulse is generated. However, the pulse at time t is formed after the change of the sign of the inverted current. The output signal of the imager 8 Ug is fed to the input of the element 11, to the second input of which the signal from the null-organ code 14 of the egg is fed (Fig 2). In the interval when the inverted current is posited, which permits the passage of a pulse through element 11 at time t, at time t 4, pulses Ug pass through element 11, the working impulse at time t corresponds to the front of the output zero zero organ 6 at the interval tj-t negative inverted current In this interval, the output signal is 1 and 5 elements 15 (Fig 2), which is fed to element 10. The first input of this element is a swap with the output of the former 7. Element 10 thus passes a working impulse into moment t, ass The false pulse at time tj on the interval when the output signal of the element 15 is equal to O

Подавление ложных импульсов в моменты t, tj, tg. ос уществл етс  за счет введени  запрета на формирование импульсов по каналам, формировани  в течение времени Т после формировани  каждого рабочего импульса . Через элемент 12 рабочие импульсы подаютс  на вход формировател  13, которьш формирует на инверсном выходе импульс и, (фиг. 2) по срезу рабочего импульса. Длительност этого импульса равна г . Б течение времени Т на входах элементов 10 и 11 сигнал равен О, что предотвращает прохождение ложных импульсов наSuppression of spurious pulses at times t, tj, tg. It is realized by introducing a ban on the formation of pulses through the channels, forming during the time T after the formation of each working pulse. Through the element 12, working pulses are supplied to the input of the imaging unit 13, which at the inverse output forms a pulse and, (Fig. 2), at a cut of the working pulse. The duration of this pulse is g. B the flow of time T at the inputs of elements 10 and 11 is equal to signal O, which prevents the passage of false pulses to

выходе устройства.device output.

Таким образом, устройство позвол ет повысить коммутационную устойчивость инвертора, особенно в динамических режимах и, следовательно, позвол ет уменьшить запас по времени запирани  тиристоров, что дает возможность улучшить энергетические показатели преобразовател  и снизить установленную мощность силового оборудовани  .Thus, the device allows to increase the switching stability of the inverter, especially in dynamic modes and, therefore, allows to reduce the supply time of the thyristors, which makes it possible to improve the energy performance of the converter and reduce the installed power of the power equipment.

Claims (1)

Формула изобретени Invention Formula Устройство дл  управлени  параллельным инвертором тока, содержащее датчик инвертированного тока, датчик тока нагрузки, датчик инвертированного напр жени , делитель напр жени  с регулируемым коэффициентом делени , сумматор, формирователь длительности импульсов по срезу, первый нуль- орган и первый элемент И, отличающеес  тем, что, с целью повышени  коммутационной устойчивости инвертора, оно снабжено вторым нуль-органом, формирователем коротких импульсов по фронту, формирователем коротких импульс&в по срезу, вторым элементом И, элементом ИЛИ иA device for controlling a parallel current inverter, comprising an inverted current sensor, a load current sensor, an inverted voltage sensor, a voltage divider with an adjustable division factor, an adder, a pulse width shaper, a first zero-organ, and a first AND element, different in that In order to increase the switching stability of the inverter, it is equipped with a second zero-body, a shaper of short impulses along the front, a shaper of short impulses & c in a slice, a second element AND, el ment and OR элементом НЕ, причем выход датчика инвертированного напр жени  через делитель напр жени  и выходы датчиков тока нагрузки и инвертированного тока подключены к входам сумматора, выход которого соединен с входом первого нуль-органа, выход которого соединен с входами формирователей корот-the element is NOT, the output of the inverted voltage sensor through the voltage divider and the outputs of the load current and inverted current sensors are connected to the inputs of the adder, the output of which is connected to the input of the first zero-body, the output of which is connected to the inputs of the short ких импульсов по фронту и срезу, выход формировател . коротких импульсов по срезу соединен с первым входом первого элемента И, второй вход которого соединен с выходом второго нульоргана , вход второго нуль-органа соединён с выходом датчика инвертированного тока, выход формировател  коротких импульсов по фронту св зан с первым входом второго элемента И, второйpulses on the front and edge of the shaper output. the short pulses are cut off with the first input of the first element I, the second input of which is connected to the output of the second nuorgan, the input of the second zero body is connected to the output of the inverted current sensor, the output of the short pulse generator is connected with the first input of the second element I, the second вход которого через элемент НЕ соединен с выходом второго нуль-органа, выходы обоих элементов И соединены через элемент ИЛИ с входом формировател  длительности импульсов по среЗУ , инверсный выход которого соединен с третьими входами обоих элементов И, выходы которых  вл ютс  выходами устройства.the input of which is NOT connected to the output of the second null organ through the element, the outputs of both elements AND are connected through the element OR to the input of the pulse width generator over the slice, the inverse output of which is connected to the third inputs of both elements AND whose outputs are the outputs of the device.
SU864170871A 1986-12-30 1986-12-30 Device for controlling parallel current inverter SU1410244A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864170871A SU1410244A1 (en) 1986-12-30 1986-12-30 Device for controlling parallel current inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864170871A SU1410244A1 (en) 1986-12-30 1986-12-30 Device for controlling parallel current inverter

Publications (1)

Publication Number Publication Date
SU1410244A1 true SU1410244A1 (en) 1988-07-15

Family

ID=21276501

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864170871A SU1410244A1 (en) 1986-12-30 1986-12-30 Device for controlling parallel current inverter

Country Status (1)

Country Link
SU (1) SU1410244A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1148081, кл. Н 02 М 7/48, 1983. *

Similar Documents

Publication Publication Date Title
SU1410244A1 (en) Device for controlling parallel current inverter
JPS5656184A (en) Control device for synchronous motor
SU811483A1 (en) Device for control of bridge inverter with pulse-width modulation
SU764094A1 (en) Inverter control device
SU1117822A1 (en) Method of adjusting static frequency converter
SU782129A1 (en) Single-channel device for control of power-diode converter
SU588611A1 (en) Device for control of cycloconverter with rectangular control voltage
SU843152A1 (en) Device for control of inverter
SU672695A1 (en) Converter protection device
SU767932A1 (en) Single-channel device for pulse and phase control of thyristor converter
SU921035A1 (en) System for control of inverter for gauranted power-supply installations
SU506106A1 (en) Device to control the thyristor converter
SU777788A1 (en) Device for single-channel phase control of reversible power-diode converters
SU997224A1 (en) M-phase thyratron converter control device
SU726485A1 (en) Stroboscopic compensation meter of instantaneous values of electric signals
SU652678A1 (en) Device for synchronization of pulsed group dc converter
SU1377979A1 (en) Apparatus for pulsed-phase control of reversible thyratron converter
SU1767666A1 (en) Autonomous invertor thyristor control device
SU1037413A1 (en) Apparatus for controlling thyristor converter
SU614516A1 (en) Arrangement for control of thyristors of independent inverter
SU928609A1 (en) Device for control of three-phase rectifier of frequency converter
SU771828A1 (en) Self-sustained current inverter with combined excitation
SU813735A1 (en) Single pulse shaper
SU718913A1 (en) Pulse train converter
SU788335A1 (en) Converter control device