SU1406764A1 - Memorizing distributor - Google Patents
Memorizing distributor Download PDFInfo
- Publication number
- SU1406764A1 SU1406764A1 SU864170828A SU4170828A SU1406764A1 SU 1406764 A1 SU1406764 A1 SU 1406764A1 SU 864170828 A SU864170828 A SU 864170828A SU 4170828 A SU4170828 A SU 4170828A SU 1406764 A1 SU1406764 A1 SU 1406764A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- keys
- capacitor
- channel
- resistor
- transmission channel
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к приборостроению и области электронной ком- мута1щонной технике и может быть использовано в системах измерени . Цель изобретени - повышение надежности работы устройства при одновременном расширении области применени . Устройство содержит N идентичных блохов 2 и один общий резистор I. Каждый из указанных блоков содержит переключатель 3, расделительный диод 5, резисторы 6 и 9, аналоговый ключ 4, конденсатор 7 и повторитель напр жени 8. Замыкание любого из переключателей 3 приводит к зар дке конденсатора 7 соответствующего блока при одновременной разр дке остальных конденсаторов . На выходе соответствующего блока при этом формируетс уровень логической единицы, а на остальных выходах - уровни логического нул . При этом обеспечиваетс приоритетное включение управл ющего сигнала при автоматическом сбросе остальных сигналов. 1 ил. i ЛThe invention relates to instrumentation and the field of electronic switching technology and can be used in measurement systems. The purpose of the invention is to increase the reliability of the device while expanding the scope. The device contains N identical fleas 2 and one common resistor I. Each of the indicated blocks contains switch 3, separation diode 5, resistors 6 and 9, analog switch 4, capacitor 7 and voltage follower 8. Closing any of switches 3 causes charging the capacitor 7 of the corresponding block while simultaneously discharging the remaining capacitors. At the output of the corresponding block, the level of a logical unit is formed, and at the other outputs, the levels of logical zero. At the same time, priority is given to the activation of the control signal when the other signals are automatically reset. 1 il. i L
Description
Изобретение относитс к электронной коммутационной технике и может быть использовано в системах измерени , контрол , в устройствах ввода и кодировани информации.The invention relates to electronic switching technology and can be used in measurement systems, control systems, in input devices and information coding.
Целью изобретени вл етс повышение надежности устройства путем использовани в каждом канале передачи двух последовательно соединенных замыкающих ключей, введени разв зывающего диода в общей цели управлени вторыми ключами, выполнени запоминающего элемента в виде конденсатора и введени повторител напр -т- жени , благодар чему устран етс необходимость в цифровых запоминающих элементах и реализуетс возможность обновлени информаци в выбранных каналах передачи при сбросе дан- ных в других каналах, что обеспечиваетс общим управлением вторыми ключами всех каналов с одновременной разв зкой их информационных входов.The aim of the invention is to increase the reliability of the device by using in each transmission channel two series-connected locking keys, inserting a coupling diode in the general purpose of controlling the second keys, making the storage element in the form of a capacitor and introducing a voltage follower, thereby eliminating the need digital storage elements and the possibility of updating information in selected transmission channels when data in other channels is reset, which provides for control of the second keys of all channels with the simultaneous unbinding of their information inputs.
На чертеже приведена функциональ- на схема распределител с запоминанием .The drawing shows a functional distributor circuit with memory.
Устройство содержит общий резистор 1 и в каждом канале 2 передачи первый 3 и второй А ключи, разделительный диод 5, резистор 6, конденса тор 7 (запоминающий элемент), повторитель 8 напр жени , дополнительный резистор 9.The device contains a common resistor 1 and in each channel 2 transmissions the first 3 and second A keys, a separation diode 5, a resistor 6, a capacitor 7 (storage element), a voltage follower 8, an additional resistor 9.
Ключи 3 и 4 в каждом ка}шле 2 передачи соединены последовательно, причем входы первых ключей 3 всех каналов передачи объединены и подключены к первой клемме 10 питани , а управл ющие входы тех же ключей 3 вл ютс управл ющими входами 11 ка- н пов 2 передачи.The keys 3 and 4 in each channel are 2 transmissions connected in series, with the inputs of the first keys 3 of all transmission channels combined and connected to the first power terminal 10, and the control inputs of the same keys 3 are control inputs 11 of the channel 2 transfer.
Управл ющие входы вторых ключей 4 объединены и через общий резистор соединены с второй клеммой 12 питани , а через разделительный диод 5 своего кана,гта передачи - с общей точкой ключей 3 и 4 того же канала передачи , котора через резистор 6 подключена к второй клемме 12 питани .The control inputs of the second switches 4 are combined and connected to the second power supply terminal 12 through a common resistor, and through the isolation diode 5 of their channel, the transmission, to the common point of the keys 3 and 4 of the same transmission channel, which is connected to the second terminal 12 via resistor 6 nutrition
Выход второго ключа 4 подключен к входу повторител 8 напр жени и через конденсатор 7 соединен с второй клеммой 12 питани . Выход повторител 8 напр жени вл етс выходом 13 канала передачи 2.The output of the second switch 4 is connected to the input of the voltage follower 8 and through a capacitor 7 is connected to the second power terminal 12. The output of the voltage follower 8 is the output 13 of the transmission channel 2.
Между входом и выходом повторител 8 напр жени может быть включенBetween the input and output repeater 8 voltage can be included
00
0 0
5 five
дополнительный реаистор 9 дл компенсации утечки конденсатора 7.additional reaistor 9 to compensate for capacitor leakage 7.
Устройство работает следующим образом .The device works as follows.
При замыкании одного из первых ключей 3 вручную или при подаче управл ю1цего сигнала на управл ющий вход 11 канала 2 передачи потенциал от первой клеммы 10 питани подаетс на вход второго ключа 4 соответствующего канала 2 передачи и через разделительный диод 5 на управл ющие входы вторых ключей 4 всех каналов 2 передачи. При этом все вторые ключи 4 открываютс . Но информационный сигнал, соответствующий потенциалу первой клеммы 10 питани , поступает на конденсатор 7 только одного выб- ра}1ного канала и запоминаетс на этом конденсаторе. На выходе 13 соответствующего канала по вл етс при этом информационный сигнал, поддерживаемый повторителем В напр жени . Конденсаторы 7 всех остальных каналов 2 передачи при этом разр жаютс через открытые вторые ключи 4 и резисторы 6. На выходах 13 этих каналов 2 передачи информационный сигнал отсутствует.When one of the first keys 3 is closed manually or when the control signal is applied to the control input 11 of the transmission channel 2, the potential from the first power terminal 10 is fed to the input of the second switch 4 of the corresponding transmission channel 2 and via the separation diode 5 to the control inputs of the second switches 4 all channels 2 transmission. In this case, all the second keys 4 are opened. But the information signal, corresponding to the potential of the first power supply terminal 10, is fed to the capacitor 7 of only one choice of 1 channel and is stored on this capacitor. At the output 13 of the corresponding channel, an information signal appears, supported by the voltage follower B. The capacitors 7 of all other channels 2 transmissions are thus discharged through the open second switches 4 and resistors 6. At the outputs 13 of these channels 2 transmissions, there is no information signal.
Таким образом, включение выбранного канала передачи производитс с помощью самого коммутируемого сигнала с его автоматическим запоминанием.Thus, the inclusion of the selected transmission channel is performed using the switched signal itself with its automatic memorization.
При размыкании первого ключа 3 выбранного канала 2 передачи благодар наличию общего резистора 1 на объединенных управл ющих входах всех вторых ключей 4 устанавливаетс потенциал , соответствующий потенциалу второй клеммы 12 питани и все вторые ключи 4 закрываютс . Все конденсаторы 7 остаютс при этом в указанных состо ни х до очередного замыка- 5 ни одного из первых ключей 3,When the first switch 3 of the selected transmission channel 2 is opened, a potential corresponding to the potential of the second power supply terminal 12 is established at the combined control inputs of all the second switches 4 and all the second switches 4 are closed. In this case, all capacitors 7 remain in the indicated states until the next short-circuit 5 of one of the first keys 3,
Возможен режим одновременной коммутации нескольких каналов передачи и получение на выходах 13 каналов заданного информационного кода.The mode of simultaneous switching of several transmission channels and the output of 13 channels of a given information code is possible.
Предлагаемый распределитель с запоминанием не содержит элементов, критичных к воздействию импульсных помех, например триггеров, и в нем могут быть использованы ключи типов, т.е. он обладает элементной и конструктивной простотой, а следовательно повьщюнной надежностью и имеет более широкие области применени , например, в бытовой радиоаппаратуре.The proposed valve with memory does not contain elements that are critical to the effects of impulse noise, for example, flip-flops, and it can use type keys, i.e. it has elemental and constructive simplicity, and therefore greater reliability, and has wider areas of application, for example, in consumer radio equipment.
00
5five
00
00
5five
314067644314067644
Формула ичоб ретени ключей подключены к первой клеьтмеFormula ichchob reteni keys are connected to the first adhesive
питани , а управл ющие входы первыхpower, and the control inputs of the first
Распределитель с запоминанием, со-ключей вл ютс управл ющими входами держасций общий резистор и в каждомканалов передачи, управл ющие входы канале два ключа, резистор и запоми-вторых ключей объединены и через об- нающий элемент, отличающий-щий резистор соединены с второй клем- с тем, что, с целью повышени на-мой питани , а через разделительньп дежности, оба ключа выполнены замы-диод - с общей точкой ключей того кающими, а в каждый канал распредили- JQ канала передачи, котора через ре- тел дополнительно введены раздели-зистор подключена к второй клемме тельный диод и повторитель напр же-питани , выход второго ключа в каж- ни , а запоминающий элемент выполнендом канале передачи соединен через в виде конденсатора, ключи в каждомповторитель напр жени с выходом ка- канале передаче соединены последова- 15нала передачи, а через конденсатор- тельно, причем входы всех первыхс второй клеммой питани .The memory distributor, co-keys, are the control inputs of the switchings, the common resistor and, in each transmission channel, the control inputs of the channel, two keys, the resistor and the second keys are combined, and are connected to the second terminal through the connecting element, which distinguishes the resistor. so that, in order to increase my power supply, and through separation power, both keys are made up of a diode with a common point of the keys, and distribute or distribute JQ of the transmission channel, which through the controller is additionally inserted the zistor is connected to the second terminal diode and the follower power supply, the output of the second key in each, and the storage element performed by the transmission channel is connected through a capacitor, the keys in each voltage repeater are connected to the output of the channel, and through the capacitor, with the inputs of all the first with the second power terminal.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864170828A SU1406764A1 (en) | 1986-12-30 | 1986-12-30 | Memorizing distributor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864170828A SU1406764A1 (en) | 1986-12-30 | 1986-12-30 | Memorizing distributor |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1406764A1 true SU1406764A1 (en) | 1988-06-30 |
Family
ID=21276476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864170828A SU1406764A1 (en) | 1986-12-30 | 1986-12-30 | Memorizing distributor |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1406764A1 (en) |
-
1986
- 1986-12-30 SU SU864170828A patent/SU1406764A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1264850A3 (en) | Gate amplifier of digital power amplifier | |
US3739349A (en) | Digital equipment interface unit | |
CH627616GA3 (en) | ||
EP0178012A1 (en) | D-type flipflop which includes single transmission gates | |
SU1406764A1 (en) | Memorizing distributor | |
DE3583493D1 (en) | INTEGRATED SEMICONDUCTOR MEMORY. | |
DE3576755D1 (en) | INTEGRATED SEMICONDUCTOR MEMORY. | |
US4682058A (en) | Three-state logic circuit for wire-ORing to a data bus | |
KR910009067B1 (en) | Analog to digital converter | |
ATE67892T1 (en) | INTEGRATED SEMICONDUCTOR MEMORY. | |
US2965887A (en) | Multiple input diode scanner | |
GB840956A (en) | Switching matrices employing radiation-emissive and radiation-sensitive devices | |
US3673435A (en) | Electronic relay | |
US3415955A (en) | Control arrangement for a communication switching network | |
US5754129A (en) | Data conversion circuit | |
CA1211718A (en) | Solid state bilateral switch as an inverter | |
EP0228156A3 (en) | Test system for vlsi circuits | |
CN219087122U (en) | Level conversion and isolation circuit | |
US4996451A (en) | Programmable static selection circuit for programmable devices | |
SU1629909A1 (en) | Multifunction logic module | |
SU1338058A1 (en) | Majority element | |
SU1091319A1 (en) | Multistable flip-flop | |
SU1347177A1 (en) | Electronic telegraphic key | |
US5475334A (en) | Output driver circuit with free-switchable output | |
SU1259361A1 (en) | Switching device |