SU1401645A1 - Shaper of inclined-line video signal - Google Patents

Shaper of inclined-line video signal Download PDF

Info

Publication number
SU1401645A1
SU1401645A1 SU864161039A SU4161039A SU1401645A1 SU 1401645 A1 SU1401645 A1 SU 1401645A1 SU 864161039 A SU864161039 A SU 864161039A SU 4161039 A SU4161039 A SU 4161039A SU 1401645 A1 SU1401645 A1 SU 1401645A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
counter
input
pulse
pulses
Prior art date
Application number
SU864161039A
Other languages
Russian (ru)
Inventor
Роман Григорьевич Иосевич
Василий Ярославович Татарин
Original Assignee
Предприятие П/Я Р-6149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6149 filed Critical Предприятие П/Я Р-6149
Priority to SU864161039A priority Critical patent/SU1401645A1/en
Application granted granted Critical
Publication of SU1401645A1 publication Critical patent/SU1401645A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к технике . телевидени . Цель изобретени  - упрощение устр-ва за счет исключени  кодирующего и программирующего блоков, ЦАП и аналого-кодирующего блока. Устр- во содержит блоки задержки строчныхThe invention relates to engineering. television The purpose of the invention is to simplify the device by eliminating the coding and programming blocks, the DAC and the analog coding block. The device contains lower-case delay blocks.

Description

(L

сwith

4four

оabout

0505

4; елfour; ate

1и кадровых 2 синхроимпульсов, делитель 3 частоты, г-р 4 импульсов, RS- триггеры 5 и б, счетчики (С) 7 и 11, логич. блок 10. Введены эл-т И 8 и эл-т 9 задержки. На входы блоков 1 и1 and personnel 2 sync pulses, a divider 3 frequencies, r-4 pulses, RS-triggers 5 and b, counters (C) 7 and 11, logical. block 10. Introduced el-t And 8 and el-t 9 delay. At the inputs of blocks 1 and

2подаютс  строчный и кадровые импульсы , к-рые формируютс  путем делени  частоты импульсов г-ра 4, Блоки2line and frame pulses are given, which are formed by dividing the frequency of Mr. 4 pulses. Blocks

и 2 соответственно задерживают вход ные синхроимпульсы на величину, соответствующую желаемому месту введени  формируемого клина. Импульс с блока 1 устанавливает выход КЗ-триггера 5 в единичное состо ние. Импульс с блока 2 устанавливает выход RS-триггера 6 в единичное состо ние, Эти сигналы.. and 2, respectively, delay the input sync pulses by an amount corresponding to the desired insertion point of the forming wedge. The impulse from block 1 sets the output of the short-circuit flip-flop 5 to one state. The impulse from block 2 sets the output of the RS-flip-flop 6 to one state, These signals ..

попада  на 2-й и 3-й входы И 8, разрешают прохождение импульсов 4 на счетный вход С П, работающего в режиме обратного счета. При прохождении кол-ва импульсов N, равного коду , записанному в разр дные входы С 11, следующий импульс вызывает на выходе переноса С 11 импульс, к-рый проходит на устр-ва, вход делител  3, а также через блок iО - на вход разрешени  приема кода С 1. Вследствие этого информаци  с разр дных выходов С 7 переписываетс  на С 11 о Такой процесс повтор етс  К раз, где К - коэф, делени  делитеhitting the 2nd and 3rd inputs And 8, allow the passage of pulses 4 to the counting input of the CS operating in the countdown mode. With the passage of a number of pulses N equal to the code recorded in the C 11 bit inputs, the next pulse causes a C 11 pulse at the output of the transfer, which passes to the devices, the input of the divider 3, and also through the block IO to the input allowing reception of code C 1. As a result, the information from the bit outputs C 7 is rewritten to C 11 o This process is repeated K times, where K is the ratio, division is divided

ЛЯ Зе 1 ИЛзLA Se 1 ILZ

Изобретение относитс  к технике телевидени  и может использоватьс  дл  создани  спецэффектов и испытательных изображений в паровых автома тах и генераторах испытательных сигналов .The invention relates to television technology and can be used to create special effects and test images in steam engines and test signal generators.

Цел& изобретени  - упрощение устройства за счет исключени  цифровыхThe purpose & invention is to simplify the device by eliminating digital

кодирующего и программирующего бло- ков, цифроаналогового преобразовател  и аналого-кодирующего блока,encoding and programming blocks, digital-to-analog converter and analog-coding block,

: На чертеже приведена структурна  электрическа  схема формировател : The drawing shows a structural electrical driver circuit

:видеосигнала наклонных линий. : video signal slanted lines.

: Формирователь видеосигнала наклон- iHbix линий содержит блоки 1 и 2 задерж :КИ строчных И кадровых синхроимпульсов , делитель 3 частоты , генератор 4 импульсов, первьй 5 и второй 6 RS- триггеры, первый счетчик 7, элемер1т И 8, элемент 9 задержки, логический блок 10 и второй счетчик 11,: The tilt-iHbix video line driver contains blocks 1 and 2 delay: CI horizontal and frame sync pulses, 3 frequency divider, 4 pulse generator, first 5 and second 6 RS triggers, first counter 7, element 1 and 8, delay element 9, logical block 10 and the second counter 11,

Устройство работает следующим об- разом.The device works as follows.

На входы блоков 1 и 2 задержки подаютс  соответственно строчный и кадровый импульсы, которые формируютс , в общем случае, путем делени  частоты импульсов генератора 4 импульсов. Блоки 1 и 2 задержки соответственно . задерживают входные син-хроимпульсы на величину, соответствующую желаейому месту введени  формируемого клина.The inputs of the blocks 1 and 2 of the delay are supplied respectively to the horizontal and vertical pulses, which are formed, in general, by dividing the frequency of the pulses of the generator of the 4 pulses. Blocks 1 and 2 delays respectively. delaying the input sync pulse by an amount corresponding to the desired location for the introduction of the forming wedge.

Шпулъс с выхода блока 1 задер очи строчных си -жроимпульсов 5 попада  на S-вход первого К8-тркг:герз 5, ус,-- танавливает его выход в единичное ; состо ние., Аналог ичнс кьшульо. с да блока 2 задержки кадровь)Х синхроимпульсов устанавливает выход второго В-3 трнггер 1, 6 в е.циничное состо ние- Эти сигналыS попада  н.а второй и третий входы элемента И 8, разрешают прохождение импульсов с вьссода генератора 4 импульсов на счетный вход второго счетчика 11, работающего в режиме обратного счета.Shpuls from the output of the block 1, the eyes of the lowercase b-impulses 5 hit the S-input of the first K8-trkg: herz 5, mustache, - tantalizes its output to the unit; condition., Analog of ICs kshulo. c yes block 2 delay frame) X sync pulses sets the output of the second B-3 thrunger 1, 6 to the e-cynical state- These signals, S, N, and the second and third inputs of the And 8 element, allow the passage of pulses from the generator 4 pulses to the counting the input of the second counter 11 operating in the countdown mode.

При прохождении количества импульсов N5 равного коду, записанному в разр дные входы второго счетчика 1I, след-у)ощий импульс вызывает на выходе переноса второго счетчика И импульсs который проходит на выход устройства., на вход делител  8 .частоты, а также через логический блок 10 - на вход разрешени  приема кода второго счетчика 11, вследствие чего информаци  с разр дных выходов первого счетчика 7 переписьшаетс  на. разр дные входы второго счетчика 1 1 . Такой про.цесс повтор етс  К раз, где К - коэффициент делени  делител  3 частоты. При этом в этой строке формируетс  К равноотсто щих по времени точек, рассто ние между которыми равно N t, где сГ - период следовани  импульсов на выходе генератора 4 импульсов.With the passage of the number of pulses N5 equal to the code recorded in the bit inputs of the second counter 1I, the next pulse causes the output pulse of the second counter AND pulses which passes to the output of the device, to the input of the frequency divider 8, as well as through the logic unit 10 - to the input of the permission to receive the code of the second counter 11, as a result of which the information from the bit outputs of the first counter 7 is copied to. bit inputs of the second counter 1 1. Such a process is repeated K times, where K is the divider division factor of 3 frequencies. In this case, K equidistant points in time are formed in this line, the distance between which is equal to N t, where сГ is the pulse following period at the output of the generator of 4 pulses.

После этого на выходе делител  частоты формируетс  импульс, который поступает на счетный вход первого счетчика 7, уменьшив содержание на его разр дных выходах на единицу, Этот же импульс, поступив на S-вход первого RS-триггера 5, устанавливает на его выходе нулевое состо ние, чтоAfter that, a pulse is formed at the output of the frequency divider, which is fed to the counting input of the first counter 7, reducing the content at its bit outputs by one. The same pulse, having entered the S input of the first RS flip-flop 5, sets the zero state at its output , what

Claims (1)

запрещает прохождение счетных импуль- 10 вого счетчика 7, зто позвол ет индисов с выхода генератора 4 импульсов на счетный вход второго счетчика 1. Этот же импульс с выхода делител  3 частоты через элемент 9 задержки попадает на первый вход логического блоЧб Формула изобретени prohibits the passage of the counting pulse counter 7, this allows the indies from the generator output 4 pulses to the counting input of the second counter 1. This same pulse from the output of the frequency divider 3 through the delay element 9 goes to the first input of the logic block. ка 10 и, попав на его выход, переносит код с разр дных выходов первого счетчика 7 на разр дные входы второго счетчика 11. Этот код теперь равен (). Поэтому в следующей строке, когда строчный синхроимпульс с выхода блока 1 задержки устанавливает первый RS-триггер 5 в единичное состо ние, на выходе переноса второго счетчика 11 по вл етс  К импульсов, рассто ние между которыми равно (N-l) t. Такой процесс продолжаетс  до тех пор, пока на разр дных выходах первого счетчика 7 не установитс  нулевой код. В этой строке рассто ние между импульсами на выходе переноса второго счетчика 11 равно Т , После по влени  К таких импульсов импульс с выхода делител  3 частоты устанавливает в нулевое состо ние выход первого RS-TpHr- s входы элемента И соединены с выходамиka 10 and, having got on its output, transfers the code from the bit outputs of the first counter 7 to the bit inputs of the second counter 11. This code is now equal to (). Therefore, in the next line, when the horizontal sync pulse from the output of delay unit 1 sets the first RS flip-flop 5 to one, K transfers the output of the second counter 11, the distance between which is (N-l) t. This process continues until the zero code is set at the bit outputs of the first counter 7. In this line, the distance between the pulses at the transfer output of the second counter 11 is T, After the appearance of K of such pulses, the pulse from the output of the splitter 3 frequency sets the output of the first RS-TpHr- s to the zero state of the output element And is connected to the outputs соответственно первог.о и второго RS- триггеров, S-входы которых  вл ютс  входами соответственно строчного и кадрового синхросигналов, выход второ- 40 го счетчика  вл етс  выходом видеосигнала и подключен через делитель частоты к R-входу первого RS-триггера , выход делител  частоты через элемент задержки подключен к второму 45 входу логического блока, выход которого подключен к входу синхронизации ;второго счетчика, а выход первого iсчетчика подключен к R-входу второго lRS-триггера.respectively the first and second RS flip-flops, whose S inputs are the inputs of the horizontal and frame sync signals, respectively, the output of the second 40 counter is the output of the video signal and connected via a frequency divider to the R input of the first RS flip-flop, the output of the frequency divider through the delay element is connected to the second 45 input of the logic unit, the output of which is connected to the synchronization input, the second counter, and the output of the first i counter is connected to the R input of the second lRS-flip-flop. гера 5 и по вл етс  -на счетном входе первого счетчика 7, что приводит к по влению на его выходе переноса импульса , которьй устанавливает выход второго RS-триггера 6 в нулевое состо ние и запрещает, таким образом, прохождение счетных импульсов до следующего кадра. Поскольку в первом счетчике 7 происходит перенос, на его разр дных выходах образуетс  оп ть код N, который переписьтаетс  во второй счетчик 11 по задержанному импульсу с выхода делител  3 частоты .Hera 5 appears at the counting input of the first counter 7, which results in a pulse transfer at its output, which sets the output of the second RS flip-flop 6 to the zero state and thus prohibits the passage of the counting pulses to the next frame. Since in the first counter 7 the transfer occurs, at its bit outputs a code N is formed again, which is copied to the second counter 11 by a delayed pulse from the output of the divider 3 frequencies. Таким образом, устройство возвращаетс  в исходное состо ние. Импуль сы с выхода переноса второго счетчика 11 образуют в N строках К линий, рассто ние между которыми в каждой следующей строке уменьшаетс . Поскольку информаци  о рассто нии между лини ми содержитс  на разр дных выходах перцировать на экране ЭЛТ место любых заранее заданных рассто ний между лини ми , что расшир ет Сферу применени  устройства.Thus, the device returns to its original state. The pulses from the transfer output of the second counter 11 form in N lines K lines, the distance between which in each subsequent line decreases. Since the information about the distance between the lines is contained on the bit outputs, the place on the CRT screen can be used to place any predetermined distances between the lines, which expands the scope of application of the device. Формирователь видеосигнала наклонных линий, содержащий последовательно соединенные делитель частоты и первый счетчик, последовательно соединенные второй счетчик и логический блок, генератор импульсов, первый и второй RS-триггеры, отличающийс  тем, что, с целью упрощени  устройства за счет исключени A shaper-line video driver that contains a serially connected frequency divider and a first counter, a second counter and a logic block connected in series, a pulse generator, the first and second RS-flip-flops, characterized in that, in order to simplify the device by eliminating цифровых кодирующего и программирующего блоков, цифроаналогового преобразовател  и аналого-кодирующего  блока, введены элемент задержки и элемент -И, причем выход генератора импульсов через элемент И подключен к счетному входу второго счетчика, установочные входы которого соединены с соответствующими разр дными выходами первого счетчика, второй и третийdigital coding and programming blocks, a digital-analog converter and an analog-coding block, a delay element and an -I element are introduced, the output of the pulse generator through the AND element connected to the counting input of the second counter, the setup inputs of which are connected to the corresponding bit outputs of the first counter, second and third
SU864161039A 1986-12-15 1986-12-15 Shaper of inclined-line video signal SU1401645A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864161039A SU1401645A1 (en) 1986-12-15 1986-12-15 Shaper of inclined-line video signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864161039A SU1401645A1 (en) 1986-12-15 1986-12-15 Shaper of inclined-line video signal

Publications (1)

Publication Number Publication Date
SU1401645A1 true SU1401645A1 (en) 1988-06-07

Family

ID=21272738

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864161039A SU1401645A1 (en) 1986-12-15 1986-12-15 Shaper of inclined-line video signal

Country Status (1)

Country Link
SU (1) SU1401645A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 214590, кл. Н 04 N 5/262, 1967. Авторское свидетельство СССР № 636815, кл. Н 04 N 5/262, 1976. *

Similar Documents

Publication Publication Date Title
EP0404127A3 (en) Signal generator
US3840815A (en) Programmable pulse width generator
SU1401645A1 (en) Shaper of inclined-line video signal
US3328702A (en) Pulse train modification circuits
US3550017A (en) Phase locked pulse train extractor system
US2850726A (en) Di-function converters
US5521952A (en) Pulse counter circuit and pulse signal changeover circuit therefor
US4695873A (en) Horizontal line data position and burst phase encoding apparatus and method
US3671872A (en) High frequency multiple phase signal generator
DE3634092A1 (en) CIRCUIT ARRANGEMENT FOR DELAYING A DIGITAL SIGNAL
US5109478A (en) Circuit for generating a square test pattern in a page printer
JPH0516786B2 (en)
SU1220115A1 (en) Device for generating time signals
US4799051A (en) Display control apparatus
KR0165278B1 (en) Circuit for generating gate pulse
SU1511851A1 (en) Device for synchronizing pulses
SU1506553A1 (en) Frequency to code converter
SU1211849A2 (en) Digital frequency discriminator
RU2093952C1 (en) Digital circuit for frequency comparison
SU1529471A1 (en) Device for compression of digital color television signals
SU1078625A1 (en) Synchronous frequency divider
JP2765684B2 (en) CCD drive integrated circuit
KR950003029B1 (en) Method for generating control signal for image signal processing system
KR960007101Y1 (en) Cluck generator
SU497718A1 (en) Device for generating pseudo-random signals of complex structure