SU1383487A1 - Счетчик импульсов с цифровой индикацией - Google Patents

Счетчик импульсов с цифровой индикацией Download PDF

Info

Publication number
SU1383487A1
SU1383487A1 SU864097509A SU4097509A SU1383487A1 SU 1383487 A1 SU1383487 A1 SU 1383487A1 SU 864097509 A SU864097509 A SU 864097509A SU 4097509 A SU4097509 A SU 4097509A SU 1383487 A1 SU1383487 A1 SU 1383487A1
Authority
SU
USSR - Soviet Union
Prior art keywords
decade
binary
decimal
input
inputs
Prior art date
Application number
SU864097509A
Other languages
English (en)
Inventor
Аркадий Люкович Березин
Владимир Николаевич Бершаков
Original Assignee
Предприятие П/Я Р-6076
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6076 filed Critical Предприятие П/Я Р-6076
Priority to SU864097509A priority Critical patent/SU1383487A1/ru
Application granted granted Critical
Publication of SU1383487A1 publication Critical patent/SU1383487A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых измерительных устройствах. Цель изобретени  - расширение функциональных возможностей устройства. Счетчик содержит двоично-дес тичные декады 1, дешифраторы 2, цифровые индикаторы 3. Введение транзисторов 5, элемента И-НЕ 7 и элементов ИЛИ 10 обеспечивает выбор режима работы с индикацией или гашением незначащих нулей. 2 ил., 1 табл.

Description

со
00
со 4
00
Изобретение относитс  к вычислительной технике и может быть использовано в цифровых измерительных устройствах различного назначени  с визуальной индикацией результатов измерени .
Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  выбора режима работы с индикацией или гашением незначаших нулей.
На фиг. 1 представлена схема счетчика импульсов с цифровой индикацией; на фиг. 2 - схема двоично-дес тичной декады.
Счетчик импульсов с цифровой индикацией содержит двоично-дес тичные декады 1, которые соединены последовательно, выходы которых соединены с входами дешифраторов 2, выходы которых подключены к входам цифровых индикаторов 3, одновибра- торы 4, выход каждого из которых подключен к входу обратного счета соответствующей двоично-дес тичной декады 1 дл  всех декад, кроме младшей, а вход - к базе транзистора 5, эмиттер и коллектор которого соединены соответственно с управл ющим электродом цифрового индикатора 3 и е шиной 6 питани , а база соединена также с выходом элемента И-НЕ 7, входы которого подключены к двум старшим выходам соответствующих двоично-дес тичных декад 1 во всех декадах, кроме младшей, входы загрузки которых соединены с входом загрузки младшей двоично-дес тичной декады 1 и с первой шиной 8 сброса, а выходы заема - с их информационными входами параллельной записи, а дл  младшей двоично-дес тичной декады I - с входом обратного счета.
Входы сброса двоично-дес тичных декад 1 подключены к второй шине 9 сброса. Выходы переноса двоично-дес тичных декад 1, кроме младшей, информационные входы параллельной записи которой подключены к общей шине, третий выход каждой двоично-дес тичной декады, начина  с второй, подключены к входам соответствующего элемента ИЛИ 10, выход которого подключен к счетному входу пр мого счета следующей двоичнотдес тичной декады 1. Шина 11 счета  вл етс  входом младшей двоично- дес тичной декады 1.
Двоично-дес тична  декада 1 содержит элементы НЕ 12-15, элементы 16-22 совпадени , элементы И-НЕ 23-33, элементы ИЛИ 34-37, 1К-триггера 38-41 и  вл етс  серийно выпускаемой микросхемой К555ИЕ6 (К155ИЕ6).
Счетчик импульсов работает следующим образом.
В исходном состо нии двоично-дес тична  декада 1 младщего разр да обнулена, а другие двоично-дес тичные декады 1 установлены в кодовую комбинацию 1111 импульсом, поступающим по первой шине 8 сброса. При этом на выходах элементов И-НЕ 7 присутствуют сигналы логического нул , запирающие транзисторы 5, что приводит к гашению цифровых индикаторов 3 в старших разр дах, а в младшем разр де на индикацию выводитс  цифра нуль, так как на
информационные электроды цифрового индикатора 3 поступают соответствующие сигг налы с выхода дещифратора 2, декодирующего кодовую комбинацию 0000 двоично-дес тичной декады 1, и на его управл ющий
,, электрод поступает необходимый потенциал с щины 6 питани .
С приходом импульсов по щине 11 счета кодовые комбинации двоично-дес тичной декады 1 младшего разр да мен ютс  в соответствии с таблицей, что и отражаетс  на
5 цифровом индикаторе 3.
На вход обратного счета младщей двоично-дес тичной декады 1 с выхода заема всегда поступает сигнал логической единицы. При поступлении импульса переноса с предыдущей двоично-дес тичной декады 1 на
вход пр мого счета следующей двоично-дес тичной декады 1 последн   измен ет свое состо ние с 1111 на 0100, при этом на выходе элемента И-НЕ 7 сигнал измен етс  с нулевого на единичный, что приводит к
5 отпиранию соответствующего транзистора 5 и запуску одновибратора 4. Сигнал с выхода одновибратора 4 поступает на вход обратного счета двоично-дес тичной декады 1 в момент наличи  единичного сигнала на ее входе пр мого счета, что приводит к измене0 нию кодовой комбинации с 0100 на 1000. При изменении кодовой комбинации с 1111 на 0100 и далее на 1000 на выходе переноса двоично-дес тичной декады 1 по вл етс  импульс переноса, который не поступает на вход пр мого счета следующей двоично-де5 с тичной декады 1 через элемент ИЛИ 10, так как с третьего выхода двоично-дес тичной декады 1 на вход элемента ИЛИ 10 поступает сигнал логической единицы.
Следовательно, с приходом импульса счеQ та исходна  кодова  комбинаци  1111 измен етс  в кодовую комбинацию 1000, что приводит к индикации цифры 1 в соответствующем разр де. На выходе одновибратора 4 устанавливаетс  единичный сигнал вновь и двоично-дес тична  декада 1 про5 должает подсчет импульсов с выхода элемента ИЛИ 10 предыдущего разр да в коде 1-2-4-8, что и отражено в таблице. В тех двоично-дес тичных декадах 1, в которых кодова  комбинаци  отлична от 1111, разрешена индикаци  их содержимого и
0 запрещена, если кодова  комбинаци  двоично-дес тичных декад 1 1111.
Следовательно, индикаци  содержимого двоично-дес тичной декады 1, кроме младшей , запрещена до момента прихода импульса с предыдущей двоично-дес тичной декады 1.
Дл  дальнейщей работы счетчика импульсов с цифровой индикацией при высвечивании нулей на цифровых индикаторах 3
необходимо подтвердить кодовую комбинацию 0000 младшей двоично-дес тичной декады 1 и установить кодовую комбинацию 1111 в старших двоично-дес тичных декадах 1 импульсом, поступающим по первой шине 8 сброса.
В некоторых случа х возникает потребность в индикации незначащих нулей. Дл  этого импульсом, поступающим по второй щине 9 сброса, все двоично-дес тичные декады 1 устанавливаютс  в кодовую комбинацию 0000, что приводит к индикации цифры О на всех цифровых индикаторах 3. С приходом первого импульса счета кодова  комбинаци  младшей двоично-дес тичной декады 1 измен етс  с кодовой комбинации 0000 на кодовую комбинацию 1000 при неизменных кодовых комбинаци х 0000 старших двоично-дес тичных декад 1. В дальнейшем с приходом импульсов по шине 11 счета кодова  комбинаци  младшей двоично-дес тичной декады 1 измен етс  в соответствии с таблицей. С приходом дес того импульса- по шине 11 счета кодова  комбинаци  младшей двоично-дес тичной декады 1 0000, а следующей двоично-дес тичной декады 1 1000 при нулевых кодовых комбинаци х стар- щих двоично-дес тичных декад 1, что и отражаетс  на цифровых индикаторах 3. Старшие двоично-дес тичные декады 1 работают аналогично младшей двоично-дес тичной декаде 1 при поступлении импульсов счета с цепи переноса младшей разр дом двоично- дес тичной декады I.
Элемент ИЛИ 10 предназначен дл  устранени  импульса переноса в двоично-дес тичных декадах 1 при изменении их кодовых комбинаций с 1111 на 1000.
Таким образом, обеспечиваетс  расширение функциональных возможностей счетчика импульсов с цифровой индикацией за счет использовани  режимов с гашением ,и индикацией незначащих нулей отсчета.
Продолжение таблицы
10
15
20
25
30
35
0000
1000
1111
1000
45

Claims (1)

  1. Формула изобретени 
    Счетчик импульсов с цифровой индикацией , содержащий двоично-дес тичные декады , дешифраторы и цифровые индикаторы , входы каждого из которых соединены
    с выходами соответствующего дешифратора, входы которого соединены с выходами соответствующей двоично-дес тичной декады, выход переноса младшей двоично-дес тичной декады соединен со счетным входом следую- шей двоично-дес тичной декады, а счетный
    вход первой двоично-дес тичной декады  вл етс  счетным входом счетчика импульсов с цифровой индикацией, отличающийс  тем, что, с целью расширени  функциональных
    возможностей путем обеспечени  выбора режима работы с индикацией или гашением незначащих нулей, в него введены элементы И-НЕ, элементы ИЛИ, группа транзисторов и одновибраторы, выход каждого из которых подключен соответственно к входу обратного счета соответствующей двоично-дес тичной декады во всех разр дах, кроме младщего, а вход - к базе соответствующего транзистора, эмиттер и коллектор которого соединены соответственно с управл ющим электродом цифрового индикатора и с шиной питани , а база соединена также с выходом элемента И-НЕ, входы которого подключены к дву|у1 старшим выходам двоично-дес тичной декады во всех разр дах , кроме младшего, входы загрузки двовхо А (1)1)
    (}5р счН
    пр м I-I
    счн)
    Вход 5 (Щ
    о
    fcj
    ично-дес тичных декад соединены с входом загрузки младшей двоично-дес тичной декады и с первой шиной сброса, а выходы зае- ма - с их информационными входами па- раллел1 ной записи дл  всех декад, кроме младшей, а дл  младшей двоично-дес тичной декады - с входом обратного счета, входы сброса двоично-дес тичных декад подключены к второй шине сброса, выход переноса каждой двоично-дес тичной декады, 0 кроме младшей, информационные входы параллельной записи которой подключены к общей шине, начина  с второй, и ее третий выход подключены к входам соответствующего элемента ИЛИ, выход которого подключен к счетному входу следующей двоично-дес тичной декады.
    5
    Заем (6 с)
    Si
SU864097509A 1986-07-28 1986-07-28 Счетчик импульсов с цифровой индикацией SU1383487A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864097509A SU1383487A1 (ru) 1986-07-28 1986-07-28 Счетчик импульсов с цифровой индикацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864097509A SU1383487A1 (ru) 1986-07-28 1986-07-28 Счетчик импульсов с цифровой индикацией

Publications (1)

Publication Number Publication Date
SU1383487A1 true SU1383487A1 (ru) 1988-03-23

Family

ID=21248982

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864097509A SU1383487A1 (ru) 1986-07-28 1986-07-28 Счетчик импульсов с цифровой индикацией

Country Status (1)

Country Link
SU (1) SU1383487A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2538949C1 (ru) * 2013-10-03 2015-01-10 Борис Михайлович Власов Способ и устройство счета импульсов

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 476689, кл. Н 03 К 23/04, 1972. Tei.tel. Binary-coded decimal counter providing blanking of insignificant zeros. - Electronic Engineering, 1968 November, p. 626-628. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2538949C1 (ru) * 2013-10-03 2015-01-10 Борис Михайлович Власов Способ и устройство счета импульсов

Similar Documents

Publication Publication Date Title
US5361290A (en) Clock generating circuit for use in single chip microcomputer
US3788058A (en) Electronic digital clock apparatus
US4013957A (en) Channel-selecting apparatus for a multichannel transceiver
GB1354231A (en) Electronically controlled time-keeping device
SU1383487A1 (ru) Счетчик импульсов с цифровой индикацией
US4048478A (en) Marking apparatus with electronic counters
US3976867A (en) Calculator timer with simple base-6 correction
SU525249A1 (ru) Многоразр дный декадный счетчик
US3582944A (en) Indicating system of 4-bit coded signal
SU1048577A1 (ru) Опытное устройство с индикацией
SU1368993A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1661664A1 (ru) Устройство дл измерени отношени частот
SU656218A1 (ru) Счетчик с коррекцией ошибок
SU921094A1 (ru) Дес тичный счетчик
US3805029A (en) Digital counter
SU1481845A1 (ru) Устройство дл отображени информации на экране цифрового диспле
SU383085A1 (ru) Пересчетное устройство
SU637821A1 (ru) Устройство дл формировани и хранени вычетов по модулю три
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU898506A1 (ru) Запоминающее устройство
SU1043636A1 (ru) Устройство дл округлени числа
SU360658A1 (ru) УСТРОЙСТВО дл ЦИФРОВОЙ ИНДИКАЦИИ
SU758131A1 (ru) Устройство для индикации 1
SU824443A1 (ru) Многоканальный дес тичный счетчик
SU428421A1 (ru) Устройство для индикации