SU1381418A1 - Цифровой измеритель длительности временных интервалов - Google Patents

Цифровой измеритель длительности временных интервалов Download PDF

Info

Publication number
SU1381418A1
SU1381418A1 SU853965897A SU3965897A SU1381418A1 SU 1381418 A1 SU1381418 A1 SU 1381418A1 SU 853965897 A SU853965897 A SU 853965897A SU 3965897 A SU3965897 A SU 3965897A SU 1381418 A1 SU1381418 A1 SU 1381418A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
bus
outputs
Prior art date
Application number
SU853965897A
Other languages
English (en)
Inventor
Станислав Борисович Демин
Original Assignee
Demin Stanislav B
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Demin Stanislav B filed Critical Demin Stanislav B
Priority to SU853965897K priority Critical patent/SU1381419A1/ru
Priority to SU853965897A priority patent/SU1381418A1/ru
Application granted granted Critical
Publication of SU1381418A1 publication Critical patent/SU1381418A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

(21)3965897/24-21
(22)23.09.85
(46) 15.03.88. Бюл. № 10
(75) С. Б. Демин
(53) 681.317.77(088.8)
(56) Шп ндин В. М. и др. Иифровые
электроизмерительные приборы. - М.:
Энерги , I 974 , с. I37,
Авторское свидетельство СССР
№ 913325,
G 04 F 10/04, 1982.
(54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ЛЛИTF ЛЬ lOC- ТИ ВРЕМКНИЫХ ИНТЕРВАЛОВ (57) Изобретение относитс  к измерительной и вычисли гелыюй технике, в частн(..сти к измерител1знмм преобразо- вател  { временных интервалов в цифровой код, и может быть использовано в цифрорых системах преобразовани  формь: информации. Целью изобретени   вл етс  повы1че ие точности и yc copefiHO процесса }зьт(лн емых из- меррний. Дп  достижени  это цели в устройств о дoпoлнитeльf o введены регистры 3 и 4, сумматор 5, входной блок I, элемент 6 задержки и цифро- ЫО11 компаратор 9. Кроме того, уст- poiicTBO содержит многоканалььгый генератор 2 импульсов, регисгрь 7 и 8, триггер 10 управлени , глину II запуска , входную гаину 12 запроса, входную шину 13 управлени , входную НИНУ 14, выходн то шину 15 данных и выкодную гаину 16 блокировани  записи . Цредложенна  схема построени  устройства обеспечивает асинхронный режи:- Р аботы с внешним т1равл ющим устройством с текущим анализом на повтор емость смежных результатов измерени . 1 ил.
«
74
/J
00
NU
 Л.
00
Изобретение относитс  к измерительной технике и вычислительной технике, а именно к измерительным преобразовател м временных интерва лов в цифровой код, и может бып-. использовано в цифровых системах преобразовани  формы информации.
Цель изобретени  - повышение точности и быстродействи  измерений.
На чертеже представлена структурна  схема устройства.
Цифровой измеритель длительности временных интервалов содержит вход- ной блок 1, многоканальный генератор 2 импульсов, регистры 3 и 4, сумматор 5, элемент 6 задержки, регистры 7 и 8, цифровой компаратор 9 триггер 10 управлени , шину 11 за- пуска устройства, выходную шину 12 запроса, выходную шину 13 управлени , входную шину 14, выходную шину 15 данных и выходную шину 16 блокировани  записи.
Первый вход триггера 10 управлени  подключен к входной шине 13 управлени , выходы многоканального генератора 2 - к соответствующим информационным входам регистра 3, шина II запуска измерител  - к управл ющему входу входного блока 1 и входу запуска генератора 2, выходы которого соединены с информаггион ными входами регистра А, выходы раз р дов регистров 3 и 4 подключены соответственно к первой и второй группам входов сумматора 5, выходы которого подключены к соответстпующиь информационным входам регистра 7, выходы разр дов которого соединены с соответствую аими информацт ониы:-ги входами регистра 8, выходной шингй 15 данных измерител  и группой входов цифрового компарлторп 9. втора  группа входов которого соединена с соответствук11ии П1 вмх(;дпг-:н разр дов регистра 8, а выход - с шиной 16 блокировани  записи измори тел , входна  шина 14 которого С)е динена с сигнальных входом входного блока 1, вход блокировки которого подключен к выходной шигге 12 запроса измерител  и выходу триггера 10, синхровход регистра 3 подключен к первому выходу входного блока, второй выход которого подключен непосредственно к синхровхол1У регистра 4 и через злемент 6 задержки к синхровходам регистров 7 и 8 и второму входу триггера 10,
ycTpoiicTBo работает следующим образом .
I j Первоначальный момент устройст- 4(1 ус а11авлпваатс  в исходное состо  Н .Ц;. Устройство переводитс  в режим рпботь при подаче управл ющего пиф- po)ioro сигнала Разрешение высокого ТТЛ-уровн  по шине 11 на входы управлени  входного блока и генератора 2. По этому цифровому сигналу производитс  подготовка к работе пх(7ппого блока I запуска генератора 2. На его п-разр дном выходе осуществл етс  формирование высокостабильной опорной измерительной сетки частот f,-f, (где п - разр дность генератора 2) соответствующих длительностей Т|-Т,
где Т , (п
3.4 и 7,8 уста- нулевое со 1,2,...) в вертикальном срезе, котсра  представл ет собой текущий двоичный код N;, где i - число так- тои преобразовани . Триггер 0 уп- рлллен)-1  и регигч ры ..,- на1 пиваютс  в исходное
сто Я1П-1е .
1 ыходпой спп ап низкого ТТЛ-уров ч  триггера 10 управлени  блокирует по входу иходно1 блок 1 и формирует .;а 53ЫХСДНОЙ niinie 12 запроса цифро- Tioit .игнал Заг. рос. В ответ на это с-.п-иал по ркодной шипе 13 управлении подаетс  пифроной импульсный сигнал Подтверждение высокого ТТЛ , по которому пе1зеводитс  в е;1И П-;чное состо ние триггер 10 уп- р; Л1лени . Это приводит к сн тию на  .ылогиюй 1пнне 12 запроса сигнала за П|;оса на обсл -живание и разблокиро- .itt входа иходмого блока 1 . С ;г;ого момента импульсные сигналы | .:- менной интсрпал мог ут прохо- j HTb по рхол,н(11{ шипе 14 через входн )к 1 и формировать на его тчлходах ачфровые импульсные сигналы спнхро- .чиз ции высокого ТТЛ-уровн  начала и ;;онца измер ем(5го временного ин- теоь .аа длительное ; Ту .
С приходом положительного фронта цифрового сиг налл временного интервала длительности Т,, поступающего через нходную тину 14 на вход вход- FiOT o блока 1 , н  его первом ьы ходе ф 0р 1ру етс  цифровой импульсь ый сиг HEJi синхронизации высокого ТТЛ-уровн , по которому производитс  запись с регистр 3 текущего цифрового кода
N(,., , формируемого на выходах генератора 2, и хранитс  до прихода следующего положительного фронта из мер емого временного интервала длительности Т .
С приходом отрицательного фронта цифрового сигнала временного интервала длительности Т, на втором выходе входного блока 1 в этом случае формируетс  цифровой импульсный сигнал синхронизации высокого ТТЛ-уровн . По этому сигналу производитс  запись в регистр 4 текущего цифрового кода -2; который выставл етс  в данный момент на выходах генератора 2. В регистр 7 в следующий момент записываетс  текущий цифровой код результата данного такта преобразо- ва1ти , вычисленный в сумматоре 5 устройства:
NX- NCM,, N,,,M + N,;,
(1)
где Nj. - цифровой код преобразовани  на выходах сумматора 5 устройства. Одновременно в регистр 8 переписываетс  цифровой код Ny результата предыдущего такта преобразовани  с выходов регистра 7 устройства. С выходов регистров 7 и 8 цифровые коды N и N поступают на соответствующие входы цифрового компаратора 9, в котором выполн етс  анализ на их равенство, при котором на его выходе равенства сформируетс  цифровой сигнал Блокирование записи высокого ТТЛ-уровн , поступающий на шину 16 блокировани  записи устройства.
С выходов регистра 7 текущий цифровой код N ;t результата преобразовани  поступает на выходную шину 15 , формиру  выходную цифровую информацию Данные. В конце данного та;;та преобразовани  также осуществл етс  перевод триггера 10 управлени  в исходное нулевое состо ние , что приводит к формированию .нп выходной щине 12 запроса устройства цифрового сигнала Запрос и блокирование входа входного блока 1 устройства. На этом цикл преобразовани  заканчиваетс  и устройство подготовлено к очередному циклу преобразовани , который выполн етс  аналогично рассмотренному согласно (I). При этом частота регенерации выходной цифровой информации на интерфейс- нь к naiHax устройства определ етс 
8U184
частотой следовани  цифровых сигналов временных интервалов и бьгстро действием внешнего устройства управ лени .
Наличие элемента 6 задержки в устройстве позвол ет в пределах текущего такта преобразовани  формировать итоговой цифровой информации на выходах устройства. При этом величина задержки элемента 6 задержки выбираетс  из услови  ; где Т4, врем  задержки распрост- ранен   информационного сигнала че10
15
рез цепи регистра 4 и сумматора 5 устройства.
Работа устройства может быть принудительно остановлена при сн тии цифрового сигнала Разрешение на входной шине 14 устройства.

Claims (1)

  1. Формула изобретени 
    Цифровой измеритель длительности временных интервалов, содержащий триггер управлени , первый вход которого соединен с входной шиной управлени  измерител , многоканальный
    генератор импульсов, выходы которого подключены к сгоответствуюп1им информационным входам первого регистра , выходы разр дов которого подключены к соответствующим информационным входам второго регистра, отличающийс  тем, что, с целью повьппени  точности и быстродействи  измерений, в него введены третий и четвертый регистры, сумматор , входной блок, элемент задержки и цифровой компаратор, причем шина запуска измерител  подключена к управл ющему входу входного блока и входу запуска многоканального гене ратора импульсов, сигнальный вход, входного блока соединен с входной шиной измерител , а вход блокировки подключен к выходной шине запроса и выходу триггера управлени , первый
    выход входного блока через элемент задержки подключен к второму входу триггера управлени  и синхровходам третьего и четвертого регистров, выходы разр дов последнего подключены
    к первой группе входов цифрового компаратора, выходы которого соединены с выходной шиной блокировани  записи измерител , а перва  группа входов подключена к выходной шине
    4 1 86
    данных измерител , информационных к первой и второй группам входов входа1ч четвертого регис I pa и РЬ1чолам Koioporo подключены выходы разр дов разр дов третьего регистра, р;нфср 1а- cooi ветс t венно первого и второго ре ционные входы которого соединены с гистров, синхровходы ко7орых соеди- соответствуроти ги выходами сумматора, --ены с н горым выходом входного блока.
SU853965897A 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов SU1381418A1 (ru)

Priority Applications (2)

Application Number Priority Date Filing Date Title
SU853965897K SU1381419A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов
SU853965897A SU1381418A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853965897A SU1381418A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов

Publications (1)

Publication Number Publication Date
SU1381418A1 true SU1381418A1 (ru) 1988-03-15

Family

ID=21201590

Family Applications (2)

Application Number Title Priority Date Filing Date
SU853965897K SU1381419A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов
SU853965897A SU1381418A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов

Family Applications Before (1)

Application Number Title Priority Date Filing Date
SU853965897K SU1381419A1 (ru) 1985-09-23 1985-09-23 Цифровой измеритель длительности временных интервалов

Country Status (1)

Country Link
SU (2) SU1381419A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2562940C1 (ru) * 2014-04-18 2015-09-10 Акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" Способ цифрового измерения временных интервалов

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2562940C1 (ru) * 2014-04-18 2015-09-10 Акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" Способ цифрового измерения временных интервалов

Also Published As

Publication number Publication date
SU1381419A1 (ru) 1988-03-15

Similar Documents

Publication Publication Date Title
US4050747A (en) Digital wheel speed circuit arranged to compensate for dimensional irregularities of sensor rotor member
US4513386A (en) Random binary bit signal generator
US3683285A (en) Method of and apparatus for determining the difference in phase between two periodic electrical signals having essentially the same frequency
SU1381418A1 (ru) Цифровой измеритель длительности временных интервалов
SU1287266A1 (ru) Устройство формировани импульса в середине временного интервала
SU1374430A1 (ru) Преобразователь частоты в код
SU966915A1 (ru) Счетчик импульсов с предварительной установкой
SU1035595A1 (ru) Система синхронизации
SU733102A1 (ru) Цифровой вольтметр
SU604002A1 (ru) Частотно-импульсное вычиттающее устройство
SU1226633A1 (ru) Устройство формировани импульса в середине временного интервала
SU1095089A1 (ru) Цифровой измеритель частоты
SU849091A1 (ru) Частотомер мгновенных значений
SU566405A1 (ru) Измеритель минимальной длительности фронтов импульсов видеосигнала
SU786009A2 (ru) Управл емый делитель частоты
SU1465788A1 (ru) Устройство дл измерени среднего значени тока
SU684712A1 (ru) Фазовый дискриминатор
SU1072070A1 (ru) Устройство дл регистрации однократных электрических импульсов
RU2074512C1 (ru) Формирователь импульсной последовательности
SU771619A1 (ru) Устройство дл допускового контрол
SU1495995A1 (ru) Преобразователь период-код
SU738124A1 (ru) Генератор пилообразного тока с индуктивной нагрузкой
SU860306A1 (ru) Преобразователь временных интервалов в цифровой код
SU702503A1 (ru) Устройство воспроизведени пр моугольных импульсов
SU1403375A1 (ru) Широтно-импульсный преобразователь аналоговых сигналов