SU1377760A1 - Цифровой частотомер - Google Patents

Цифровой частотомер Download PDF

Info

Publication number
SU1377760A1
SU1377760A1 SU864139621A SU4139621A SU1377760A1 SU 1377760 A1 SU1377760 A1 SU 1377760A1 SU 864139621 A SU864139621 A SU 864139621A SU 4139621 A SU4139621 A SU 4139621A SU 1377760 A1 SU1377760 A1 SU 1377760A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control unit
counter
trigger
Prior art date
Application number
SU864139621A
Other languages
English (en)
Inventor
Валерий Петрович Бордыков
Фарит Забихович Мазитов
Евгений Александрович Костромин
Original Assignee
Казанское научно-производственное объединение "Нефтепромавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казанское научно-производственное объединение "Нефтепромавтоматика" filed Critical Казанское научно-производственное объединение "Нефтепромавтоматика"
Priority to SU864139621A priority Critical patent/SU1377760A1/ru
Application granted granted Critical
Publication of SU1377760A1 publication Critical patent/SU1377760A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение может быть использовано в системах обработки информа днии управлени  дл  измерени  низких и инфранизких частот. Цифровой частотомер содержит блок 1 управлени , счетчики 13-16 измерительного интервала, целой части результата измерени , периода и дробной части результата измерени  соответственно, элемент И 20, элемент ИЛИ 23, группу 26 элементов И, блок 27 вычитани  и делитель 30 частоты. Введение счет-

Description

СО
« о
чика 16 дополнительного интервала, триггеров 18 и 19, элементов И 21, 22 и 29, элементов ИЛИ 24 и 25 и соответствующий выбор старших и младших разр дов счетчика 15 периодов позвол ет обеспечивать отнесение значений делител  и делимого в делителе 30 частоты к одному периоду измер емой частоты. Поступление на вход блока 27 вычитани  одного импульса обеспечивает практически всегда равенство результата делени  нулю . Это, в свою очередь, приводит к правильному результату измерени  частоты. Таким образом обеспечиваетс  меньша  динамическа  погрешность измерени  и измерение частот, в большой степени измен ющихс  в процессе измерени . В описании приведен пример реализации блока 1 управлени . 1 з.п. ф-лы, 5 ил.
1
Изобретение относитс  к вычислительной и электроизмерительной технике и может быть использовано в системах обработки информации и управлени  дл  измерени  низких и инфра- низких частот.
Цель изобретени  - уменьшение динамической погрешности измерени  и расширение функциональных возможностей устройства.
На фиг. 1 изображена структурна  схема предлагаемого устройства; на фиг. 2 - структурна  схема счетчика 16 дробной части результата измерени ; на фиг. 3-5 - временные диаграммы работы устройства.
Устройство (фиг. 1) содержит блок 1 управлени , в состав которого вход т блоки 2 и 3 синхронизации, триггеры 4 и 5, элементы И 6-8, элементы ИЛИ 9-11 И формирователь 12 импульсов, счетчик 13 измерительного интервала, счетчик 14 целой части результата измерени , счетчик 15 цери ода, счетчик 16 дробной части результата измерени , счетчик 17 дополнительного интервала, триггеры 18 и i9j элементы И 20-22, элементы ИЛИ 23-25, группу элементов И 26, блок 27 вычитани , содержащий триггер 28 и элемент И 29, делитель 30 частоты и элемент И 31,
Шиной 32 обозначен управл ющий вход устройства Пуск, шиной 33 - вход устройства F (измер ема  частота ), шиной 34 - тактовый вход устройства ТИ, шиной 35 управл ющий выход Конец преобразовани 
(КП) устройства, группой шин 36 обозначена перва  группа выходов устройства , группой шин 37 - втора  группа выходов устройства.
5 Счетчик 16 дробной части результата измерени  (фиг. 2) содержит триггеры 38-40 и элементы И 41 и 42, Шиной 43 обозначен вход счетчика 16, шиной 44 - установочный (обнул ющий)
вход- счетчика 16, группа шин 45  вл етс  первой группой выходов счетчика 16, группа шин 46  вл етс -второй группой шин счетчика 16.
Управл юдай вход Пуск (шина 32) устройства соединен с первым входом блока 2 синхронизации, второй вход которого соединен с вторым входом блока 3 синхронизации, с такто- вым входом устройства.(шина 34), с входом счетчика 13 и с входами элементов И 20-22. Шина 33 соединена с входом блока 3 синхронизации, выход которого соединен с К-входом триггера 5, с входом элемента И 6, с входом элемента И 7 и К-входом триггера 18. Выход блока 2 синхронизации соединен с 1-входом триггера 4, с входом элемента ИЛИ 10, входом элемента ИЛИ 11 и с установочным входом счетчика 14, выходы которого соединены с группой шин 36. Второй К-вход триггера 4 соединен с выходом счетчика 13 и входом элемента И 8, вто-
5 рой вход которого .соединен с выходом триггера 5 и вторым входом, элемента И 6, третий вход которого соединен с выходом триггера 4.
5
0
Инверсный выход триггера 5 соединен с вторым входом элементй И 7, выход которого соединен с входом счетчика 14 и с вторым входом элемента ИЛИ 10. Инверсный выход триггера 4 соединен с вторым 1-входом триггера 5 и входом элемента ИЛИ 9, второй вход которого соединен с выходом элемента И 6 и третьим входом элемента ИЛИ 10. Установочный вход 1 счетчика 13 соединен с выходом элемента ИЛИ 9. Выход элемента И 8 соединен с входом элемента ИЛИ 24 и вторым входом элемента ИЛИ 11, выход которого соединен с входом формировател  12 импульсов. Выход элемента ИЛИ 10 соединен с установочными входами счетчиков 15-17 и делител  30 частоты, выход которого соединен с входом счетчика 16.
Выход формировател  12 импульсов соединен с установочными R-входами триггеров 18 и 19. Выход триггера 4 соединен с вторым 1-входом триггера 18 и вторым входом элемента И 21, выход которого соединен с входом сложени  счетчика 17 и входом элемента ИЛИ 23. Выход триггера 18 соединен с 1-входом триггера 19 и вторым входом элемента И 20, выход ко торого соединен с вторым входом элемента ИЛИ 23, выход которого соединен с входом счетчика 15. Выход счетчика 17 соединен с вторым входом элемента ИЛИ 24 и вторым К-входом триггера 19, выход которого соединен с вторым входом элемента И 22, Выход элемента И 22 соединен с входом вычитани  счетчика 17, с 1-вхо- дом триггера 28 и входом элемента И 29, выход которого соединен с входом делител  30 частоты. Перва  груп па выходов счетчика 16 соединена с входами группы элементов И 26, вторые входы которых соединены с первой группой выходов счетчика 15, втора  группа выходов которого соединена с управл ющими входами делител  30 частоты . Выходы группы элементов И 26 соединены с входами элемента ИЛИ 25, выход которого соединен с пер1вым входом элемента И 31, Второй вход элемента И 31 соединен с входом счетчи- ка 16, а выход соединен с вторым К-входом триггера 28, выход которого соединен с вторым входом элемента И 29. Выход элемента ИЛИ 24 соединен с шиной 35, а втора  группа выходов
счетчика 16 соединена с группой шин 37.
Шина 43 (фиг. 2)  вл етс  входом
счетчика 16 и соединена с счетным входом триггера 38. Триггеры 38-40 соединены последовательно по схеме счетчика. Шина 44  вл етс  установочным входом счетчика 16 и соединена
с установочными входами триггеров 38- 40. Шины 46 соединены соответственно с инверсным выходом триггера 38 и выходами элементов И 41 и 42. Шины 45  вл ютс  второй группой выходов
счетчика 16 и соединены с выходами триггеров 38-40. Инверсные выходы триггеров 39 и 40 соединены с входами элементов И 41 и 42, вторые входы которых соединены с выходом триггера
38, а третий вход элемента И 42 соединен с выходом триггера 39.
В качестве триггера 4 можно применить асинхронный 1-К-триггер, срабатывание которого происходит по заднему фронту (окончанию) входных импульсов . Триггер 5  вл етс  асинхронным 1-К-триггером, вход которого, соединенный с выходом блока 3 синхро- низации,  вл етс  динамическим К-входом , а вход, соединенный с инверсным выходом триггера 4,  вл етс  статическим 8-вКодом, который имеет преимущество по отношению к динамическому К-входу, В качестве блоков 2
и 3 синхронизации можно использовать любой известный блок, выполн ющий функцию прив зки внешнего сигнала к тактовым импульсам ТИ.
Триггер 29  вл етс  асинхронным 1-К-триггером с динамическими I-K- входами, а триггеры 18 и 19, кроме динамических 1-К-входов, имеют еще и статические R-входы, соединенные
с выходом формировател  12. Примером применени  счетчика 17 можно считать микросхему К155ИЕ7, у которой использованы следующие входы-выходы: вход суммировани , вход вычитани , вход
установки в нулевое состо ние и выход Заем. На выход Заем проходиТ:- импульс с входа вычитани  при нахождении счетчика 17 в нулевом состо нии .
На все неиспользуемые входы (при их наличии) поданы нейтральные логические уровни, не вли ющие на работу устройства. В качестве формировател  12 можно использовать любой
формирователь импульсов, в том числе и дифференцирующую цепь.
Устройство работает следующим образом .
Исходное состо ние триггеров 4, 18 и 19 - нулевое. Единичный потенциал с инверсного.выхода триггера 4 потенциально удерживает триггер 5 в единичном состо нии, а счетчик 13 через элемент ИЛИ 9 - в нулевом состо нии .
На шину 33 поступают импульсы . измер емой частоты F, а на шину 34 поступают тактовые импульсы ТИ, частота которых должна быть намного . больше, чем частота повторени  Р,,, например в 100 раз.
Преобразование частоты F (см. фиг. 3 и 4) в ход начинаетс  по сигналу Пуск, поступающему на шину 31 и далее на вход блока 2 синхронизации . На выходе блока 2 синхронизации формируетс  импульс, совпадающий по длительности с ближайшим импульсом тактовой частоты ТИ. Импульс с выхода блока 2 своим задним фронтом переводит триггер 4 в единичное состо ние, которое снимает блокировку со статического входа триггера 5, а также через элемент ИЛИ 9 с установочного входа счетчика 13. Счетчик 13 начинает формирование измерительного (эталонного) интервала времени.
Одновременно, импульс с выхода блока 2 синхронизации устaHaBnHBaeTN счетчик 14 в нулевое состо ние, через элемент ИЛИ 10 устанавливает счетчики 15-17 и делитель 30 частоты в исходные нулевые состо ни , а также через элемент ИЛИ 1 поступает на вход формировател  12 импульсов . Послеу ний по заднему фронту входного импульса формирует импульс небольшой длительности, который потенциально устанавливает (подтверждает ) триггеры 18 и 19 в исходные нулевые состо ни .
Рассмотрим случай, когда Fy О (фиг. 4). Импульс с выхода счетчика 13 в конце эталонного интервала времени поступает на вход элемента И 8 и вход триггера 4. При отсутствии импульсов FX в течение измерительного интервала, т.е. дл  случа , когда FX О, триггер 5 останетс  в исходном единичном состо нии, поэтому этот импульс проходит через эле5
0
5
мент И 8. Через элемент ИЛИ II он поступает на вход формировател  12 импульсов, а через элемент ИЛИ 24 поступает на вьисодную шину 34 устройства Конец преобразовани . По заднему фронту этого импульса триггер 4 переходит в исходное нулевое состо ние. Изменение потенциала на
Q пр мом выходе триггера 4 воздействует на динамический вход триггера 18, но в этот момент времени на статическом его входе присутствует импульс с выхода формировател  12, поэтому триггер 18, а также и триггер 19 остаютс  в исходных нулевых состо ни х . Состо ние счетчиков 14 и 16 не изменились в процессе измерени , т.е. они остались нулевыми. Поступление импульсов ТИ на счетчики 15 и 17 не вли ет, в данном случае, на результат измерени . Выходной код со счетчиков 14 и 16 через группь шин 35 и 36 поступает на выходы .устройства . Необходимо отметить, что поступление большого количества импульсов с выхода элемента И 21 на вход суммировани  счетчика 17 не вызовет по влени  на его выходе Заем ни одного импульса, поэтому сигнал КП на шине 34 по витс  только в конце измерительного интервала.
Рассмотрим случай, когда F О (фиг. 3).
На фиг. 3 отмечены моменты времени . В момент времени t, на выходе блока 2 синхронизации по вл етс  импульс Пуск, синхронизированный импульсами ТИ. В момент времени ti; на выходе блока 3 синхронизации по  вл етс  первый импульс F, синхронизированный импульсами ТИ. В момент времени t по вл етс  второй импульс F.В момент времени t 4 на выходе счетчика 13 измерительного интервала по вл етс  импульс. В момент времени t происходит следующий импульс F (первый после окончани  измерительного интервала). В момент времени t происходит окончание процесса делени 
0 и по вление сигнала КП на шине 35. . В исходном состо нии на входе элемента И 6 присутствует разрешение с выхода триггера 5, поэтому первый после сигнала Пуск импульс F с
5 выхода блока 3, синхронизированный с тактовым импульсом ТИ, через элемент И 6 и элемент ИЛИ 9 производит установку счетчика 13 в нулевое со0
5
0
5
сто ние, синхронизиру  тем самым начало измерени  входным импуль сом Fy . Счетчик 13 начинает новое формирование эталонного измерительного интервала времени. Одновременно импульс с выхода элемента И 6 проходит через элемент ИЛИ Ш и устанавливает счетчики 15-17 и делитель 30 частоты в исходные нулевые состо ни . Одновременно первый импульс F, с выхода блока 3 своим задним фронтом переводит триггер 5 в нулевое состо ние, которое блокирует элемент И 6 и снимает блокировку с элемента И 7. Дальнейшие импульсы F (при их наливши) с выхода блока 3 подтверзкдают нулевые состо ни  триггеров 5 и 18, через элемент И 7 измен ют состо ние счетчика 14 целой части результата измерени  и через элемент ИЛИ 10 периодически устанавливают счетчики 15-17 и делитель 20 частоты в нулевые исходные состо ни . Если в течение нового эталонного интервала времени не было импульсов Fy, то цела  часть результата изме-- рени  (содержимое счетчика 14) будет нулевой.
Счетчик 17 измер ет величину интервала между последним импульсом измер емой частоты F и концом эталонного измерительного интервала времени . Дл  этого при переходе тригге ра 4 в единичное состо ние на вход элемента И 21 подаетс  разрешакщий потенциал и тактовые импульсы ТИ поступают на вход счетчика 17. При поступлении очередного импульса F происходит очередна  установка счетчика 17 в исходное нулевое состо ние и начинаетс  новое измерение и т.д. При переходе 4 в исходное нулевое состо ние триггер 18 переходит в единичное состо  ние, а на вход элемента И 21 поступает запрет, в результате чего в счетчике 17 будет записана величина интервала междупоследним импульсом F и концом эта лонного измерительного интервала.
Одновременно импульсы с выхода элемента И 21 через элемент ИЛИ 23 поступают на вход счетчика 3 периода , поэтому к моменту перехода триггера 18 в единичное состо ние в нем будет записано такое же значение кода , как и в счетч1п е 17, Далее разрешающий потенциал с выхода триггера 18 поступает на вход элемента И 20 и
ТИ через элемент И 20 и элемент ИЛИ 23 продолжают поступать на вход счетчика 15 периода, увеличива  его содержимое. Следующий импульс Fy вызовет переход триггера 18 в нулевое состо ние, который, в свою очередь, переведет триггер 19 в едшпгчное (разрешающее) состо ние. К этому
0 моменту времени в счетчике 15 будет записана величина периода измер емой частоты, npi-niex именно дл  этого периода измер лась величина отрезка между последн Ш 1гнпульсом FX внутри
5 эталонного измеритель юго интервала и концом этого инт.рвала.
Тактовые ишт/т.ьсы ТИ через элемент И 22 кзчипак поступать на вы- читающиз лкод реверсивного счетчика
0 17 и вход блока 27 вычитани . Начинаетс  процесс делени  величины интервала , записанного в счетчике 17, на значение периода, записанного в счетчике 15 (см, фиг. 5).
5 Обозначим количество импульсов, поступающих на вход блока 27 вычитани  и далее на вход триггера 28 и вход элемента И 29, через X,. Каждый импульс, поступающий на второй вход
0 триггера 28 (обозначг м их количество через Х/), переводит задним фронтом триггер.28 в нулевое (запрещающее) состо ние. Следующий за ним импульс из серии XI не проходит через элемент И 29 на выход блока 27 вычитани , а своим задним фронтом переводит т риггер 28 в исходное разрешающее состо ние. Таким образом, каждый импульс из серии X 2 вызывает поглощение ш-тульса из серии X,, по- Ьтому количество импульсов на выходе Ьлока 27 вычитани  будет равно
Хз Х, - Х-г . (1)
Делитель 30 частоты производит деление количества.импульсов Xj на число Y о / 1 , которое подаетс  на управл ющие входы делител  30 частоты со старших разр дов счетчика 15 периода . Разделение разр дов счетчика 15 на старшие и младшие производит-, с  исход  из требуемого диапазона изменени  измер емой частоты, а также исход  из требований к допустимой точности преобразовани . 5 На выходе делител  30 частоты количество импульсов будет равно у - X - Хг
5
0
5
0
(2)
Данные импульсы поступ т на вход счетчика 16,. Счетчик 16 будет изме-. н ть свое состо ние и на шинах 46 будут по вл тьс  импульсы. Элементы И 41 и 42 необходимы дл  того, чтобы импульсы на шинах 46 взаимно не перекрывались . Количество импульсов на шинах 46 будет уменьшатьс  с ростом номера разр да счетчика 16 и будет соответственно равно
Х4
; -;
b.v 8
Х4
и т.д.
На выходе элементов И 26 группы пройдут не- все импульсы с шин 46, а только те, дл  которых существует разрешение с выходов младших разр дов счетчика 15 периода.
Количество импульсов на выходах элементов И 26 группы, или на входах элемента ИЛИ 25 будет равно
Х4
Х4 Уз Х4
Y4
16
и т.д..
где YJ принимают два значени : нуль или единица. На выходе элемента ИЛИ 25 происходит суммирование входных импульсов и общее их количество будет равно
(3)
Данные импульсы через элемент И 31 поступают на вычитающий вход блока 27 вычитани .
Наличие элемента И 31 необходимо дл  дальнейшего уменьшени  длительности импульсов, чтобы они не слива - лись на входе блока 27 вычитани  (см. фиг. 5).
Реша  совместно уравнение (2) и (3), получим
X, Х « -S-
(4)
YO +
Y.-2
Количество импульсов XL, равно значению интервала, записанного в
счетчике 17. При достижении кода счетчика 17 нулевого значени  на его выходе по вл етс  импульс, который задним фронтом переводит триггер 19 в исходное нулевое состо н1ие, заканчива  тем самым процесс делени  и преобразовани  частоты в код. Одновременно этот импульс через элемент ИЛИ 24 поступает на входную шину 35 КП.
Результат делени  величины интервала между последним импульсом измер емой частоты внутри эталонного из- .мерительного интервала на значение периода измер емой частоты будет записан в счетчике 16 дробной части результата измерени  и по шинам 37 поступит на выход устройства. В счетчи- .ке 14 будет записана цела  часть результата измерени .
Процесс делени  изображени  на фиг. 5 дл  случа , когда коэффициент
делени  равен Y О,
Y 5; Y, Y 1
т.е.
Y - 5
5,75.
0
0
5
0
5
На. фиг. 3 изображены диаграммы дл  случа , когда момент времени t4 лежит между t и t, но возможен
случай, когда импульс с выхода счетчика 13 совпадает, с импульсом F (момент времени t совпадает с моментом времени , Данный (последний) импульс F обнул ет счетчик 17 и, начина  с этого момента, на вход суммировани  счетчика 17 не поступит бо лее ни одного импульса, т.е. его состо ние останетс  нулевьм (на входе элемента И 21 будет запрет с выхода триггера 4). На вход счетчика 15 будут поступать импульсы с вькода эле мента И 20 через элемент ИЛИ 23 до следующего импульса Fj,, который переводит триггер 18 в нулевое состо ние. При переходе триггера 19 в единичное состо ние подаетс  разрешение на вход элемента И 22. Первый импульс с выхода элемента И 22, поступа  на вход вычитани  счетчика 17, вызьтает по вление импульса на его выходе Заем который переводит триггер 19 в исход- нее нулевое состо ние, заканчива  процесс делени . На вход блока 27 вычитани  поступит один импульс, поэтому результат делени  практически всегда будет равен нулю, т.е. результат измерени  частоты будет правиль-
,
Рассмотрим принцип разделени  разр дов счетчика 15 на старшие и младшие на конкретном примере. Пусть например, счетчик 15 периода содержи п тнадцать двоичных разр дов, из которых п ть старших разр дов занимает цела  часть коэффициента деле- ни , а дес ть разр дов - дробна , F 10 МГц, где F у - частота повторени  тактовых импульсов.
Дл  правильной работы схемы делени  необходимо, чтобы цела  часть коэффициента, делени  была больше нул , т.е. Y о т/ 1, поэтому минимальное значение периода входной частоты будет составл ть 102,4 мкс или 1024 импульсов тактовой частоты. Отсюда находим
BY. мачс.
0ТС. MU Н
980 Гц.
Максимальное значение периода входной частоты будет при полном заполнении счетчика 15 периода, т,з.
ev. МЫМГ
3276,7 МКС или 32767 тактов
откуда Fg „у„ 30,6 Гц.
Диапазон входных частот будет раF
вен
tx. макс
32, Т.е. равен
Вх. мим
максимальному значению YO.
Здесь Fg „„„ и F.g - максимальное и минимальное значени  измер емой частоты, Tg и Т,
максимальное и минимальное значени  измер емого периода.
Погрешность измерени  будет зависеть от величины измерительного интервала (времени измерени ). Допустим , что врем  измерени  равно 0,1 с, F 30 Гц. Цела  часть результата измерени , записанна  в счетчике 14, будет равна три и занимать два двоичных разр да, а дробна  часть результата измерени , записанна  в счетчике 16, будет занимать дес ть разр дов, т.еф суммарный результат измерени  будет занимать двенадцать двоичных разр дов. Погрешность измерени  не превысит 0,025%.
Дп  F X 500 Гц цела  часть результата измерени  будет занимать
5
0
5
0
5
0
5
0
5
не менее шести двоичных разр дов, а суммарный результат измерени  будет занимать шестнадцать двоичных разр дов , т.е. погрешность измерени  будет существенно меньше. Если уменьшить количество старших разр дов счетчика 15 периода и соответственно увеличить количество младших разр дов , то уменьшитс  допустимый диапазон измер емых частот, но возрастет точность измерени .
При 1 МГц можно измерить с такой же точностью частоты 3,1 - 98 Гц, но врем  измерени  должно составл ть 1 с. Делитель 30 частоты производит деление количества импульсов , поступающих на его вход с выхода элемента И 29, на коэффициент , равный Yg. На временной диаграмме , изображенной на фиг. 5, рассмотрен процесс делени  при YO 5. Делитель 30 частоты подсчитьшает количество входных импульсов и в момент поступлени  каждого п того импульса пропускает его на выход, одновременно приход  в исходное нулевое состо ние . Срабатывание делител  30 частоты должно происходить .до переднему фронту, а количество поступивших импульсов может определ тьс  схемой сравнени . Примером построени  такого , делител  может служить делитель частоты с переменным коэффициентом делени , содержащий счетчик импульсов , элементы сравнени , задающее устройство, элементы И и триггер. Делитель 30 частоты также можно по- . строить на базе счетчика с регулируемым коэффициентом пересчета.
Соединение старших разр дов счетчика 15 периода с управл ющим входом делител  30 частоты на фиг. 1 условно показано одной линией.
Введение счетчика дополнительного интервала, двух триггеров, трех дополнительных элементов И и дополнительного элемента ИЛИ и соответству ющий выбор старших и младших разр дов счетчика I5 позвол ет обеспечивать отнесение значений делител  и делимого в делителе 30 частоты к одному периоду измер емой частоты. Поступление на вход блока 27 вычитани  одного импульса обеспечивает вследствие этого практически всегда равенство результата делени  нулю, что, в свою очередь, приводит к правильному результату измерени  частоты.
13
Следовательно, при сохранении быстродействи  обеспечиваетс  меньша  динам1-гческа  погрешность измерени , кроме того, обеспечиваетс  измерение частот, в большей степени измен ю щихс  в процессе измерени ,

Claims (1)

  1. Формула изобретени 
    13
    1. Цифровой частотомер, содержа™ дий блок управлени , счетчик измври -тельного интервала, счетчик целой части результата измерени , счетчик дробной части результату измерени , блок вычитани , делитель частоты, счетчик периода, группу элементов И, первый элемент ИЛИ и первый элемент .И, причем первый выход блока управлени  соединен с первым входом счетчика целой части результата измерени , выход блока вычитани  соединен с первым входом делител  частоты, выход которого соединен с первым входом счетчика дробной части результа- 25 интервала, п тый выход блока управ-
    -
    та измерени , перва  группа выходов счетчика периода соединена с первыми входами группы элементов И, выхо ды которых соединены с входами первого элемента ИЖ, отличаю щ и и с   тем, чтол с целью уменьшени  динамической погрешности измерени  и расширени  функциональных возможностей час.тотомера, в него дополнительно введены счетчик дополнительного интервала, первый и второй триггеры, второй, третий и четвертьй элементы И, второй и третш элементы ИЛИ, причем второй выход блока управлени  соединен с первым 1 входом первого триггера и первым входом первого элемента И, выход которого сое динен с первым входом второго элемента ИЛИ и с первым входом сложени  счетчика дополнительного интервала, третий выход блока управлени  соеди иен с вторым К- ходом первого тригге ра, выход которого сое,чинен с первым входом второго элемента И и с первь1м 1-входом второго триггера, выход которого соединен с первьп- входом третьего элемента И, второй вход которого соединен с вторыми входами первого и второго элементов И и с тактовым входом устройства, выход второго элемента И соединен с вторым входом второго элемента ИЛИ, выход которого соединен с первым входом счетчика периода, выход третьего . элемента
    7776014
    И соединен с первым входом блока вычи тани  и вторым входом вычитани  счетчика дополнительного интервала, вы- г ход которого соединен с вторым К- входом второго триггера, втора  грутг- па выходов счетчика периода соединена с группой управл ющих входов делител  частоты, перва  группа выхо10 дов счетчика дробной части результата измерени  соединена с вторыми входами группы элементов И, втора  группа выходов счетчика дробной части результата измерени   вл етс 
    15. первой группой выходов устройства, а выход первого элемента ИЛИ соеди-: нен с первым входом четвертого элемента И, второй вход которого соеди нен с первым входом счетчика дробной
    20 .части результата измерени , а выход.- с вторым вычитающим входом блока вычитани , четвертьй выход блока равлени  соединен с вторым входом установки счетчика измерительного
    0
    5
    0
    5
    0
    5
    лени  ™ с вторым входом установки счетчика целой части результата из мерени , выходы которого  вл ютс  второй группой выходов устройства, шестой выход блока управлени  сое- динен с вторыми входами установки счетчиков дополнительного интервала периода, дробной части результата измерени  и делител  частоты, седьмой выход блока управлени  соединен с третьш- и R-входами первого и второго триггеров, восьмой выход блока управлени  соединен с первым входом третьего элемента ИЛИ, второй вход которого подключен к выходу счетчика дополнительного интервала, а вы ход  вл етс  управл кидим выходом устройства , первый вход блока управлени  соединен с тактовым входом устройства и первым входом счетчика измерительного интервала, второй вход блока управлени  соединен с выходом счетчика измерительного интерв ала, третий вход блока управлени  подключен к управл гадему входу устройства, а четвертый вход блока управлени  подключен к входу устройства,
    2, Частотомер по п, 1, о т л и чающийс  тем, что блок уп™ равлени  содержит первый блок синхронизации , первый вход которого  вл етс  третьим входом блока управлени , а второй вход подключен к второму входу второго блока синхрониза
    15 1
    ции и  вл етс  первым входом блока управлени , второй блок синхрониза ции, первый вход которого  вл етс  четвертым входом блока управлени , а выход подключен к .К входам первого триггера, к первым входам первого и второго элементов И и  вл етс  третьим выходом блока управлени , второй триггер, 1-вход которого подключен к выходу первого блока синхронизации , к первым входам первого и второго элементов ИЖ и  вл етс  п тым выходом блока управлени . К-вход - к первому входу третьего элемента И и  вл етс  вторым входом блока управлени , первый выход второго триггера подключен к второму входу второго элемента И и  вл етс  вторым выходом блока управлени , второй инверсный выход второго триггера подключен к 1-входу первого триггера и первому входу третьего элемента ИЛИ, второй
    ff3
    38
    LJ fff/ 39
    LJT
    0
    LJT
    Фи.2
    0
    7760
    5
    0
    16
    вход которого подключен к выходу второго элемента И и второму входу первого элемента ИЛИ, а выход  вл етс  четвертым выходом блока управлени , формирователь импульсов, вход которого соединен с выходом второго элемента ИЛИ, а выход  вл етс  седьмым выходом блока управлени , причем выход первого элемента ИЛИ  вл етс  шестым выходом блока управлени , третий вход первого элемента ИЛИ подключен к выходу первого элемента И и  вл етс  первым выходом блока управлени , второй вход второго элемента ИЛИ соединен с выходом третьего элемента И и  вл етс  восьмым выходом блока управлени , третий вход второго элемента И соединен с первым выходом первого триггера, второй инверсный вход которого подключен к второму входупервого элемента И исоединен с вторьмвходом третьего элемента И.
    6
    5
    s
    l4
    i iztsи isis
    nnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnnn
    nПTL
    70
    П ПП
    77
    J2
    n
    73
    21
    rLCLDJCin П ППППППППППППППППП
    20
    22
    /m
    Фи.З
    Фиг.
    П
    ппппп
    ппппппппп
    JL
    , 5
SU864139621A 1986-10-27 1986-10-27 Цифровой частотомер SU1377760A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864139621A SU1377760A1 (ru) 1986-10-27 1986-10-27 Цифровой частотомер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864139621A SU1377760A1 (ru) 1986-10-27 1986-10-27 Цифровой частотомер

Publications (1)

Publication Number Publication Date
SU1377760A1 true SU1377760A1 (ru) 1988-02-28

Family

ID=21264672

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864139621A SU1377760A1 (ru) 1986-10-27 1986-10-27 Цифровой частотомер

Country Status (1)

Country Link
SU (1) SU1377760A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 941906, кл. G 01 R 23/00, 1980. Авторское свидетельство СССР № 1018036, кл. G 01 R 23/00, 1982. *

Similar Documents

Publication Publication Date Title
US4657406A (en) Timing generating device
JPS57173230A (en) Phase synchronizing circuit
SU1377760A1 (ru) Цифровой частотомер
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
US3860798A (en) Circuit arrangement for the measuring of the maximal value of the distortion of a binary series of steps during an adjustable measuring period
SU1378029A1 (ru) Устройство дл формировани импульсов
SU1126924A1 (ru) Пороговый элемент
SU790344A1 (ru) Умножитель частоты следовани импульсов
SU717756A1 (ru) Устройство дл определени экстремального числа
SU892412A1 (ru) Цифровой измеритель длительности пачки импульсов
SU911535A1 (ru) Устройство дл перебора соединений
SU1372245A1 (ru) Цифровой частотомер
SU1622926A2 (ru) Формирователь временных интервалов
SU966890A1 (ru) Преобразователь код-частота
SU1550503A1 (ru) Устройство дл формировани синхросигналов
SU1275469A1 (ru) Устройство дл определени дисперсии
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU1370749A1 (ru) Устройство дл задержки пр моугольных импульсов переменной амплитуды
SU790272A1 (ru) Цифровой частотный дискриминатор
SU677095A1 (ru) Преобразователь кода числа в частоту следовани импульсов
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU830367A1 (ru) Устройство дл сопр жени электроннойВычиСлиТЕльНОй МАшиНы C диСКРЕТНыМидАТчиКАМи
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1506553A1 (ru) Преобразователь частота-код
SU951402A1 (ru) Устройство дл сдвига информации