SU1374406A1 - Имитатор емкости - Google Patents

Имитатор емкости Download PDF

Info

Publication number
SU1374406A1
SU1374406A1 SU843739722A SU3739722A SU1374406A1 SU 1374406 A1 SU1374406 A1 SU 1374406A1 SU 843739722 A SU843739722 A SU 843739722A SU 3739722 A SU3739722 A SU 3739722A SU 1374406 A1 SU1374406 A1 SU 1374406A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
operational amplifier
simulator
inverter
output
Prior art date
Application number
SU843739722A
Other languages
English (en)
Inventor
Дмитрий Иванович Стариков
Владимир Сергеевич Павлов
Иван Аркадьевич Юдин
Эрик Сергеевич Козлов
Original Assignee
Предприятие П/Я Р-6380
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6380 filed Critical Предприятие П/Я Р-6380
Priority to SU843739722A priority Critical patent/SU1374406A1/ru
Application granted granted Critical
Publication of SU1374406A1 publication Critical patent/SU1374406A1/ru

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Description

.
Ь-п
ptHfl
Ft
lot.
Ш
Изобретение относитс  к радиотех нике и может использоватьс  в качестве имитатора емкости в различных функциональных преобразовател х.
Цель изобретени  - увеличение добротности эквивалентной емкости.
На чертеже представлена принципиальна  электрическа  схема предлагаемого имитатора емкости.
Имитатор емкости содержит конденсатор 1, цифровоаналоговьй преобразователь (ЦДЛ) 2, первый операцион- ный усилитель 3, первый 4 и второй 5 масштабные резисторы, инвертор 6, третий масштабный резистор 7, второй операционньй усилитель 8,четвертый 9 и п тый 10 масштабные резисторы и ше . стой масштабный резистор 11.
Имитатор работает следующим обра- зом.
При подаче на первый вход имитатора емкости напр жени  через конденсатор 1 протекает емкостный ток, так как на втором выводе конденсатора 1 с помощью второго операционного усилител  8 поддерживаетс  нулевой потенциал . В результате на выходе второго операционного усилител  8 по вл етс  напр жение, т.е. происходит преобразование тока в напр жение. Величина четвертого масштабного резистора 9 выбираетс  такой, чтобы выходное напр жение второго операционного усилител  8 не превьш1ало диапазон допустимых значений выход- ного напр жени  дл  данного усилител . На управл нщий вход имитатора емкости поступает цифровой код, кото
0
5
0
5
5
0
рьй определ ет коэффициент передачи ЦАП 2. Требуема  дискретность изменени  коэффициента передачи задаетс  разр дностью ЦАП 2. Инвертор 6 обладает высоким входным сопротивлением, что позвол ет с высокой степенью точности обеспечивать услови  компенсации , повыша  выходное сопротивление источника тока, образованного первым операционным усилителем 3. При этом увеличиваетс  величина добротности эквивалентной емкости. В данном имитаторе емкости дл  достижени  высокой добротности достаточно, обеспечить равенство первого 4 и третьего 7 масштабных резисторов, не предъ вл   высоких требований к точности их абсолютных значений.
Предлагаемый имитатор емкости обеспечивает изменение емкости с дискретностью 1: 1000 в диапазоне от 25 пФ до 1000 мкФ. Характеристика управлени  линейна , что достигаетс  конструкцией ЦАП 2, который может быть вьтолнен на интегральной микросхеме 572 ПА1. Значение нижнего предела эквивалентной емкости определ етс  емкостью монтажа, а верхний предел ограничиваетс  величиной допустимого тока, формируемого управл емым источником тока. В диапазоне до 10 кГц предлагаемый имитатор емкости обеспечивает величину добротности эквивалентной емкости более чем на пор док вьш1е значени  добротности эквивалентной емкости прототипа .

Claims (1)

  1. ИМИТАТОР ЕМКОСТИ,содержащий конденсатор, цифровоаналоговый преобразователь, управляющий вход которого является управляющим входом имитатора емкости, последовательно соединенные первый операционный усилитель в цепи отрицательной обратной связи которого включен первый масштабный резистор, второй масштабный резистор, инвертор и третий масштабный резистор, второй вывод которого соединен с инвертирующим входом первого операционного усилителя,неинвертирующий вход которого соединен с общей шиной, при этом вход инвертора является первым входом имитатора емкости, второй вход которого соединен с общей шиной, отличающийся тем, что, с целью увеличения добротности эквивалентной емкости, введены последовательно соединенные второй операционный усилитель, в цепи отрицательной обратной связи которого включен четвертый масштабный резистор и пятый масштабный резистор, второй вывод которого соединен с инвертирующим входом первого операционного усилителя, при этом неинвертирующий вход второго операционного усилителя сое- а динен с общей шиной, а его выход с опорным входом цифровоаналогового : преобразователя, выход которого через шестой масштабный резистор соединен с инвертирующим входом первого операционного усилителя, причем конденсатор включен между входом инвертора и неинвертирующим входом второго операционного усилителя.
    SU „„ 1374406
SU843739722A 1984-05-11 1984-05-11 Имитатор емкости SU1374406A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843739722A SU1374406A1 (ru) 1984-05-11 1984-05-11 Имитатор емкости

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843739722A SU1374406A1 (ru) 1984-05-11 1984-05-11 Имитатор емкости

Publications (1)

Publication Number Publication Date
SU1374406A1 true SU1374406A1 (ru) 1988-02-15

Family

ID=21118634

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843739722A SU1374406A1 (ru) 1984-05-11 1984-05-11 Имитатор емкости

Country Status (1)

Country Link
SU (1) SU1374406A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3831117, кл. 330-80Р, 1974. Тетельбаум И.М. и др. 400 схем дл АВМ.-М.: .Энерги , 1978, с. 176, рис. 6-7-4а, *

Similar Documents

Publication Publication Date Title
US5668550A (en) Weighted current source for a digital-to-analog converter
US5633637A (en) Digital-to-analog converter circuit
JPH02228818A (ja) 転移可能な電位を有する単一抵抗連を備えたディジタル・アナログ変換器
GB2084826A (en) Full-wave rectifying circuit
US4631522A (en) Method and circuit for compensation of a multiplying digital-to-analog converter
SU1374406A1 (ru) Имитатор емкости
JPS5748826A (en) Circuit for converting input pulse duty ratio into analog voltage
JP2576222B2 (ja) ディジタルーアナログ変換器
RU2763014C1 (ru) Многоканальный источник тока для задания рабочих режимов в двухкубитных и многокубитных системах
JPH0547006B2 (ru)
SU1644384A1 (ru) Цифро-аналоговый преобразователь
SU1649571A1 (ru) Блок кодоуправл емого импеданса
JPS63132510A (ja) プログラマブルゲインコントロ−ルアンプ
JPS57180230A (en) Analog-to-digital conversion circuit
KR930007592Y1 (ko) Da 변환기
SU1201990A1 (ru) Преобразователь переменного напр жени пр моугольной формы в синусоидальное
SU964656A1 (ru) Устройство дл смещени выходного напр жени операционного усилител
SU661780A2 (ru) Цифро-аналоговый квадратичный преобразователь
SU1527693A1 (ru) Преобразователь напр жение-ток
SU1481890A1 (ru) Цифроаналоговый преобразователь
SU1424032A1 (ru) Блок кодоуправл емой проводимости
SU1615629A1 (ru) Преобразователь напр жение-ток
SU1390619A1 (ru) Диодный функциональный преобразователь
SU1198548A1 (ru) Пассивный функциональный преобразователь
SU1277148A1 (ru) Диодно-резистивный нелинейный элемент без опорных напр жений