SU1365090A2 - Устройство дл сопр жени микроЭВМ с общей магистралью - Google Patents

Устройство дл сопр жени микроЭВМ с общей магистралью Download PDF

Info

Publication number
SU1365090A2
SU1365090A2 SU864088987A SU4088987A SU1365090A2 SU 1365090 A2 SU1365090 A2 SU 1365090A2 SU 864088987 A SU864088987 A SU 864088987A SU 4088987 A SU4088987 A SU 4088987A SU 1365090 A2 SU1365090 A2 SU 1365090A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
register
microcomputer
Prior art date
Application number
SU864088987A
Other languages
English (en)
Inventor
Владимир Николаевич Максименко
Олег Яковлевич Голдобин
Original Assignee
Предприятие П/Я Р-6609
Московский Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609, Московский Электротехнический Институт Связи filed Critical Предприятие П/Я Р-6609
Priority to SU864088987A priority Critical patent/SU1365090A2/ru
Application granted granted Critical
Publication of SU1365090A2 publication Critical patent/SU1365090A2/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относгтс  к вычислительной технике и может быть использовано при создании отказоустойчивых высокопроизводительных вычислительных систем. Цель изобретени  - повьппение надежности за счет обеспечени  перераспределени  вычислительных ресурсов. Устройство содержит блок коммутации, блок настройки, регистр состо ни , дешифратор адреса, регистр синхронизации, регистр конвейерного обмена, блок передачи информации , блок прерывани , мультиплексор , дешифратор идентификации отказа, регистр отказа, формирователь сигнала отказа, регистр разрешени  диагностики, три элемента И, два элемента ИЛИ. 6 ил., 1 табл.

Description

оо с: сл
о ;о
NJ
PHciOpeT HHe относитс  к вычис:ти-- тельной технике, может быть использовало при создании отказоустойчивых кысокопроизпоучительных вычислительных систем и  нп етс  усовершенствованием устройства по авт.св. № 1252790,
{1ель изобретени  - повышение надежности за счет обеспечени  перераспределени  вычислительных ресурсов.
На фиг. 1 представлена структура объединени  микроЭВМ в систему с общей шиной, конвейерными информационными диагностическими св з ми; на фиг. 2 - структурна  схема устройства; на фиг. 3 - структурна  схема блока коммутации; на фиг. 4 - структурна  схема блока настройки; на фиг. 5 - структурна  схема блока передачи информации; на фиг. 6 - струк- 2о формационный вход 39 сигнала отказа турна  схема формировател  отказа. блока коммутации, информационные
Однородна  вычислительна  система входы 40 блока коммутации, первый 41 (структура) (фиг. 1) состоит из одно- и второй 42 информационные входы бло- типных микроэвм (микропроцессоров) 1, ка настройки, вход 43 блокировки
25 блока настройки, разрешающий вход 44 блока нчстройки, вход 45 сигнала Настройка блока настройки, первый 46 и второй 47 выходы блока настройки , информационный вход 48, разреша- 30 ющий 49 и установочные 50 и 51 входы и выход 52 блока 22, вход 53 и вы- чод 54 формировател  сигнала отказа, первый 55, второй 56, третий j7, четвертый 58, п тый 59, шестой 60, седьмой б1, BOCbMoiif 62 и дев тый 63 выходы дешифратора 20 адреса, первый 64 и второй 65 инфop aциoн ыe входы, вход 65 записи и вьгход 67 регистра состо ни , первый 68 и второй 69 запросные входы и выход 70 блока прерывани , первый 71, второй 72 информационные входы, вход 73 сброса и вы- код 74 регистра синхронизации.
Блок коммутации может быть выполкоторые через вход-выход (шину) мик- роЭВМ 2 и устройство 3 дл  сопр жени  подключены с п(;мошью информационной шины 4 устройства и управл ющей шины 5 устройства к общей шипе 6 системы. Лиагностичсский вькод 7 и диагностические входы 8-10 устройства дл  сопр жени  образуют диагностические св зи однороди .-jfi -м шислительной сис- темм (структуры), мричем выход 7 1-го устр| )йст Вл C ,,Mi;f H с входом 8 (i + 1)-ro уст;)Йстпа, 9 ()- го устройства и входов 10 (i+3)-ro устройства .чл  сопро же и .
Информационшлй киирейериый
I1 и информл ;ио ;иые конвейерные входы 12-14 ycT poiicTrt; дл  спггр жени  образуют инфоо ап,1 1,1 иные конрейеп}1Ь1( св зи о;;норо; 1Кч 1  и ис;гр г|-пьп(:)Н сис-- темь (структуры), аиало;Ч1ч1 -1 циаг- HoCTnMecioiM св з м, г:ричем выход
IIi-ro устройства соединен с входо:- 12 ( i+1)-го устройс 1 нл , входом 13
(i-1-2)-го устройства i-; входом 14 ()-гo устго1 ств  .чл  сопр жени .
В системе ореспем   .чппар  i - :а  иде.чтифугклииг: o l ь чза.-мих микроЭВМ и программна  pe:-:( r i}i i;-урац.ч  конвейерных criH; Cfi продо.чжени  .- лении.
Устро 1ство ,хчсрж гг (фиг. 2) мучь- типлексор 15, HTopov ИМИ 16, регистр 17 Ko: iie;K pKiifo обмена, блох 18 i- iMN:yTon:i , ( 14 nacTpov - ки, aei;n( . Р . мчрсга, рег исто . ;
40
нен в виде (фиг. 3) элементов И-НЕ 75-84, элементов И 85-89, элементов 11ПИ-Ь Е 90-100, -.лемента ИЛИ 101, Блок настройки мо/хет быть выполчен в Biij (фиг, 4) ;(еши(рратора 102, элемента 2; -ИЛИ-НК 103, элемента ИЛИ 104, П-три тгра 10т, элемента НЕ 106, элемеи- л И (7. Дешифратор 102 имеет р; 108 и 109. Блок передачи ин- ф --:ai,Hi может быть выполнен в виде фиг. 5) Г-триггера 110, элементов ; --Hh 111-113, элемента ИЛИ 114, -триггеров 113 и lib. Формирователь сигнала отка а можо быть выпо 7нен в (. 6) ин -с е г-рог.ун)шего элемента
си налов синхронизации, блок 22 переда И информации, регистр 23 состо ни , блок 24 прерывани , дешифратор 25 идентификации отказа, первый элемент i-UIH 26, регистр 27 отказа, формирователь 28 отказа, первый :злемснт И 29, второй элемент И 30, третий элемент И 31, регистр 32 разрешени  диагностики, группу выходов 33 лтиагностических сигналов блока коммутации, группу выходов 34 управл ющей информации блока коммутации, группу информационных выходов 35
блока коммутации, управл ющий вход 36 сигналов настройки блока коммутации , информационный вход 37 режимных сигналов блока коммутации, вход 38 синхронизации блока коммутации, иннен в виде (фиг. 3) элементов И-НЕ 75-84, элементов И 85-89, элементов 11ПИ-Ь Е 90-100, -.лемента ИЛИ 101, Блок настройки мо/хет быть выполчен в Biij (фиг, 4) ;(еши(рратора 102, элемента 2; -ИЛИ-НК 103, элемента ИЛИ 104, П-три тгра 10т, элемента НЕ 106, элемеи- л И (7. Дешифратор 102 имеет р; 108 и 109. Блок передачи ин- ф --:ai,Hi может быть выполнен в виде фиг. 5) Г-триггера 110, элементов ; --Hh 111-113, элемента ИЛИ 114, -триггеров 113 и lib. Формирователь сигнала отка а можо быть выпо 7нен в (. 6) ин -с е г-рог.ун)шего элемент
117 и порогового элемента 118, Интегрирующий элемент 117 выполнен таким образом, что его посто нна  зар да намного меньше посто нной разр да.
На вход интегрирующего элемента 117 поступают импульсы, на его выходе образуетс  ступенчатое напр жение , увеличение которого производитс каждым входным импульсом. Это напр жение подаетс  на вход порогового элемента 118, где сравниваетс  с -пороговым напр жением. Когда выходное напр жение интегрирующего элемента превысит напр жение на выходе порогового элемента 118, по витс  логическа  единица. Если число входных импульсов в серии меньше определенной величины, то на выходе формировател  28 сигнала отказа устанавливаетс  напр жение логической единицы, В случае прекращени  входных импульсов через врем  задержки, определ емое посто нной разр да интегрирующего элемента, на выходе формировател  28 сигнала отказа устанавливаетс  напр жение логического нул .
В однородной вычислительной системе с общей щиной, построенной с использованием устройства дл  сопр жени , выполн етс  следующий набор системных операций: настройка, синхронизаци , обмен, причем выполн ютс  трансл ционный и конвейерный виды обмена, обобщенный безусловный переход , диагностика отказов и реконфигураци .
Операци  настройки состоит в подключении устройства дл  сопр жени  через блок 18 коммутации к общей шин 6 системы. Дл  настройки устройства дл  сопр жени  необходимо занести информацию в блок 19 настройки. Настроечна  информаци  в блок 19 настройки может поступить из микроЭВМ, св занной с данным устройством дл  сопр жени  по входу-выходу микроэвм 2, или из другой микроэвм по общей шине 6 однородной вычислительной системы.
Настройка собственно устройства дл  сопр жени  производитс  следующим образом. Процессор по входу-выходу микро-ЭВМ 2 по адресу, соответ
ствующему настройке собственно уст- . ройства, передает логическую единицу на вход 41 блока 19 настройки. При этом на вход 4Д блока 19 настройки поступает сигнал логической единипы
5
6
0
5
0
5
0
5
с выхода 56 дешифратора 20 адреса, с выхода элемента 2И-ИЛИ-НЕ 103(фиг. О на D-вход тригг ера 105 поступает логический нуль, а с выхода элементе Ш1И 104 на С-вход триггера 105 - логическа  единица. При этом триггер 105 (его инверсный выход) устанавливаетс  в единичное состо ние. Единица с выхода 47 блока 19 настройки поступает в регистр 23 состо ни , в случае опроса которого микроЭВМ информируетс  о настройке своего устройства дл  сопр жени , и через элемент И 107 поступает на выход 46 блока 19 настройки. Сн тие настройки устройства производитс  аналогично: на вход 41 блока 19 настройки необходимо подать логический нуль, с выхода 46 блока 19 настройки на вход 36 блока 18 коммутации поступает логическа  единица, разрешающа  прохождение данных через блок 18 коммутации на щину 4 и далее в общую шину 6 системы и обратно.
Настройка устройств дл  сопр жени  по общей щине 6 системы производитс  следующим образом. Настраивающа  микроэвм (ею может быть только ЭВМ с настроенным устройством дл  сопр жени ) по адресу, соответствующему системной операции Настройка, передает настроечное слово, в котором кодируетс  адрес и информаци  о настройке настраиваемых ЭВМ системы. При этом по каналу микроЭВМ на вход 40 блока 18 коммутации (первые входы элементов И-НЕ 75 на фиг. 3) поступает настроечное слово, а с выхода 55 дешифратора 28 адреса на вход 37 системных сигналов (цель настройки) и первые входы элементов И-НЕ 76-81 и элемента ИЛИ 101 (фиг. 3) - импульсный сигнал логической единицы, по которому на информационную щину 4 устройства дл  сопро жени  поступает настроечное слово и на управл ющую шину 5 - сигнал Настройка. На все устройства сопр жени  из общей шины 6 (фиг. 1) системы поступает сигнал Настройка, который через элемент ИЛИ-НЕ 94 поступает на управл емый выход 34 блока 18 коммутации, и настроечное слово, которое через элементы ИЛИ-НЕ 95 поступает на информационный выход 35 блока 18 коммутации. Сигнал Настройка поступает на второй вход 45 управлени  блока 19 настройки (управл ющий вход дешифратора
102на фиг. 4), а настроечное слово - на второй информационнный вход 42 блока 19 настройки (информационный вход дешифратора 102 на фиг. 4).
Дешифратор 102 работает следующим образом. Если на его управл ющий вхо поступает сигнал Настройка, а адресна  часть настроечного слова, поступающего на его информационные входы, соответствует адресу данного устройства дл  сопр жени , то сигнал настройки проходит на управл ющий выход 109 дешифратора 102 (импульс логической единицы). При этом на информационном выходе 108 дешифратора 102 по вл етс  либо сигнал логической единицы (настройка), либо сигнал логического нул  (сн тие настройки ) , что определ етс  информационной частью настроечного слова. Сигнал с информационного выхода дешифратора 102 через элемент 2И-ИЛИ-НЕ
103поступает на D-вход триггера 105, а сигнал с управл ющего выхода 109 дешифратора 102 через элемент ИЛИ 104 - на С-вход триггера 105, устанавлива  или очища  его, в зависимости от информации на D-входе.
После настройки всех устройств сопр жени  св занные с ними ЭВМ образуют подсистему и переход т к выполнению парал:1ельной программы. В процессе выполне ;и  подсистемой параллельной программы ЭВМ обмениваютс  информацией. Данное устройство дл  сопр жении позвол ет осуществл ть трансл г.щонный обмен, т.е., когда одна ЭВМ передает, а остальные ЭВМ (вход щие в подсистему) принимают информацию, и конвейерный обмен, когда одновременно кажда  ЭВМ передает информационное слово соседней ЭВМ, т.е. однсшременно передаетс  столько слов, сколько ЭВМ в подсистеме . Конвейерный обмен будет рассмотрен после выполр(ени  диагностики отказов и реконфигурапии.
Операции трансл ционного обмена предшеству - т операци  синхронизации, котора  выполн етс  следующим-образом . ЭВМ, готонл  к обмену, устанавливает разр д синхронизации трансл ционного обмона регистра 21 сигналов cvfHxpOHH3ri iHi-; по входу-выходу 2 микроэвм 1 и при разрешении с выхода 59
дешифраторл 20 переходит на опрос cooTi e-icTnyioiiuTLi разр да регистра 23 сг;сто ни . ( г ых11да регистра 21 на
0
5
0
5
0
5
0
5
0
вход 38 синхронизации блока 18 комму гации (первый вход элемента И 82 на фиг. 3) поступает сигнал частичной синхронизации трансл ционного обмена, который через элементы И-НЕ 82, 79 поступает на соответствующую цепь управл ющей шины 5. Когда регистры 21 всех устройств дл  сопр жени  подсистемы установлены, в блоках 18 коммутации (соответствующие элементы ИЛИ-НЕ 96-98, И 85-87) вырабатываетс  сигнал системой синхронизации , который поступает с выхода 34 блока 18 коммутации и заноситс  в соответствующий разр д регистра 23 состо ни . ЭВМ, проанализировав состо ние этого разр да регистра 23, определ ет, что синхронизаци  выполнена и переходит к операции трансл ционного обмена.
ЭВМ, в программе которой предусмотрено выполнение передачи в системной операции трансл ционного обмена , посылает по входу-выходу 2 мик- роЭВМ в дешифратор 20 код, соответствующий операции передачи, при этом с выхода 55 дешифратора 20 на вход 37 блока 18 коммутации поступает сигнал Передача (первь й и второй входы элементов И-НЕ 77, ИЛИ 101 соответственно), Информационное слово из оперативной пам ти по входу- выходу 2 микроэвм поступает на информационные входы 40 блока 18 коммутации и по информационной шине 4 устройства совместно с сигналом Передача , поступаюш 1м на управл ющую шину 5 устройства, - общую шину 6 системы,
В устройства дл  сопр жени , св занные с ЭВМ, которые выполн ют прием системной операции обмена из общей шины 6 системы (фиг. 1), поступает информаци  по информационной шине 4, сопровождаема  сигналом Передача, поступающим из общей шины системы по управл ющей пшне 5 устройства. Информаци  через блок 18 коммутации, информационный в.1ход 35 поступает на информационный вход 48 блока 22 пере/ьэчи (D-входы триггеров 110, 115 и 116), а сигнал передачи через блок 1S КО - ТУ-ТГЦИИ, выход 34 - на вход 50 блока 22 передачи (нижний вход элемента КПП 114 на фиг. 5), разреша  запись информации в блок 22 передачи , Одноврем нно сигнал Передача, поступа  на вход Ь4 о гистра 23 сое-
то ни , устанавливает соответствующий окончанию приема разр д регистра 23 и, поступа  на вход 73 сброса регистра 21 сигналов синхронизации, очищает его. Из регистра 23 состо ни  информаци  по каналу микроЭВМ считываетс  в ЭВМ, котора , проанализировав разр ды регистра 23, определ ет, что устройством дл  сопр жени  выполнена операци  приема и считывает инфор мацию из блока 22 передачи через его выход 52 и вход-выход 2 микроЭВМ, дл  чего с выхода 58 дешифратора 20 адреса на вход 49 блока 22 передачи (вторые входы элементов И-НЕ 111- 113) поступает сигнал логической единицы .
Операци  обобщенного безусловного перехода (ОБП) состоит в том, что одна из ЭВМ подсистемы вызывает прерывание всех ЭВМ подсистемы.
ЭВМ, в программе которой предусмотрена инициализаци  операции обобщенного безусловного перехода, посылает по каналу микроЭВМ в дешифратор 20 код, соответствующий операции Обобщенный безусловный переход, при этом с выхода 55 дешифратора 20 на вход 37 блока 18 коммутации поступает сигнал ОБП. Информационное слово из оперативной пам ти по входу- выходу 2 микроэвм поступает на вход 40 блока 18 коммутации и по информационной шине 4 устройства совместно с сигналом ОБП, поступающим на управл ющую шину 5 устройства, - в общую шину 6 системы.
В устройство дл  сопр жени  всех ЭВМ подсистемы из общей шины системы поступает информаци  по информационной шине 4, сопровождаема  сигналом ОБП, поступающим из общей шины системы по шине 5 устройства. Информаци  через блок 18 коммутации, информационный выход 35 поступает на информационный вход 48 блока 22 передачи, а сигнал ОБП через блок 18 коммутации, выход 34 - на вход 50 блока 22 пере дачи (верхний вход элемента ИЛИ 114), разреша  запись информации в. блок 22 передачи. Одновременно сигнал ОБП поступает на второй запросный вход 69 блока 24 прерывани . При этом блок 24 прерьшани  посылает через слой вход-выход 70 в канал микроЭВМ сигнал ТПР (требование прерывани ). ЭВМ разрешает прерывание, посылает в блок 24 прерывани  сигнал ППР (предостав
5
0
5
0
5
0
5
0
5
ление прерывани ), При этом блок 24 прерывани  посылает в канал микроЭВМ адрес вектора прерывани , соответствующий операции обобщенного безусловного перехода. МикроЭВМ переходит на выполнение подпрограммы обслуживани  безусловного перехода, при выполнении которого она использует информацию , записанную в блоке 22 передачи и уточнующую действи  микроЭВМ при операции ОБП.
Устройство дл  сопр жени  позвол ет производить аппаратную диагностику отказов в системе. Диагностируютс  два вида отказов: отказ источника питани  микроэвм и вьгход микро- ЭВМ по той или иной причине из программного режима работы в режим св зи с пультовым терминалом. Любой из этих отказов может привести к зависанию системы при выполнении операции синхронизации, так как все микроЭВМ будут ждать частичного услови  син- хронизации отказавшей микроЭВМ.
Диагностика и реконфигураци  системы осуществл етс  следующим образом . В системе нет специальной микроэвм , котора  бы следила за состо нием системы и выполн ла реконфигурацию при отказе той или иной мик- роЭВМ. Эти функции разнесены по всем микроэвм и св занными с ними устройствами дл  сопр жени . Каждое устройство дл  сопр жени  анализирует состо ние трех соседних микроЭВМ с физическими адресами, меньшими (или большими) физического адреса мик- , роЭВМ.
Перед началом работы в регистр 32 разрешени  диагностики заноситс  код, разрешающий по первым входам элементов И 29-31 прохождение по вторым входам элементов И 29-31 сигналов от- казамикроЭВМ в регистр 27отказа. Установка и очистка регистра 32 разрешени  диагностики осуществл етс  микроЭВМ, дл  чего по входу-выходу 2 микроЭВМ на информационный вход регистра 32 поступает соответствующа  информаци  при разрешении, поступающем на вход синхронизации регистра 32 с выхода 62 дешифратора 20 адреса. При переходе микроэвм из программного режима в режим св зи с пультовым терминалом она начинает обращатьс  по его адресу .
При этом с выхода 61 дешифратора 20 адреса на вход 53 формировател  28
сигнала отказа поступает сери  сигналов , на выходе формировател  28 по витс  сигнал, который поступает на вход элемента ИЛИ 26, на выходе которого по вл етс  сигнал, которьй поступает на вход 39 сигнала отказа блока , 18 коммутации (вход элемента ИЛИ-НЕ 92 на фиг. 3) и через блок 18 коммутации (выход элемента ИЛИ-НЕ 90 на фиг. 3) - на первый 8, второй 9 и третий 10 входы сигналов отказа устройств дл  сопр жени , св занных с микроэвм с адресами (i+l), (i+2) и (i+3) соответственно. ОДйовременно сигнал с выхода элемента ИЛИ 26 поступает на вход 43 блокировки блока 19 настройки (вход элемента НЕ 106 на фиг. 3). При этом устройство дл  сопр жени , св занное с неисп1}авной микроэвм, исключаетс  из подсистемы (на входе элемента И 107 устанавливаетс  сигнал логического нул ).
При отказе источника питани  мик- роЭВМ формируетс  сигнал ПИГ, который по входу-выходу 2 микроэвм посВ зависимости от комбинации сигналов на входах 8-10 с выхода дешифратора 25 идентификации отказа на вход (шину) 68 блока 24 прерывани  может поступить один из трех сигналов: одинарного (f,), двойного (f) или тройного (fj) отказов. При этом блок 24 прерывани  посылает через слой вход-выход 70 на вход-выход 2 микроэвм сигнал ТПР (требование пре- рьшани ). ЭВМ разрешает прерывание
тупает на первый вход элемента ИЛИ 26 и проводит те же действи , что и сигнал с выхода формировател  2. В устройство дл  сопр жени  (i-t-1), (i+2), (i+3) микроэвм соответственно на входы 8, 9 и 10 поступает сигнал отказа, который, проход  через блоки 18 коммутации (соответствующие элементы ИЛИ-НЕ 91-93 на фиг. 3) на выход (шину) 33 сигнала отказа блока 18 коммутации, поступает через вторые входы элементов И 29-31 на соответствующие входы регистра 27 отказа . В одно устройство дл  сопр жени  в регистр 27 отказа могут поступить сигналы отказа от одной, двух или трех соседних микроЭВМ (по входам 8-10) с физическими адресами (i-l), (i-2) и (i-3), меньшими физического адреса данной микроЭВМ. С выходов регистра 27 отказа сигналы отказа поступают на вход дешифратора 25 идентификации отказа. Работа дешифратора 25 идентификации отказа описываетс  следующей таблицей.
сигнала ППР (предоставление прерыва- ни ). При этом блок 24 прерывани  посылает з канал вектор прерывани , соответствующий операции диагностики одинарного, двойного или тройного отказа. ЭВМ переходит на выполнение подпрограммы реконфигурации подсистемы . В случае одинарного отказа микроэвм, идентифицировавша  отказ, берет нагрузку отказавшей микроЭВМ на себ  и выполн ет две ветви парал
лельной программы. При двойном отказ выполн ютс  аналогичные действи . Тройной отказ воспринимаетс  микроЭВ как N-кратный отказ ( 3) и мик- роЭВМ, идентифицировавша  тройной отказ, осуществл ет идентификацию всех микроэвм, вход щих в подсистему и проиводит реконфигурацию подсистем путем включени  дополнительных мик- роЭВМ вместо отказавших.
Все ЭВМ подсистемы перед началом работы производ т сброс регистра 27 отказа, дл  чего микроЭВМ посылает п входу-выходу 2 микроэвм в дешифратор 20 адреса код, соответствующий сбросу регистра 27 отказа, при этом с выхода 60 дешифратора 20 на вход сброса регистра 27 отказа поступает сигТ{ал, который очищает регистр 27 отказа. Очистка регистра 27 отказа должна производитьс  вс кий раз при запуске подсистемы в работу. Исключение отказавшей ЭВМ из подсистемы производитс  сн тием настройки соответствующего устройства сопр жени  При этом регистр 32 разрешени  диагностики блока дл  сопр жени , идентифицировавшего отказ, по каналу микроэвм заноситс  код, запрещающий прохождение сигнала отказа через элементы И 29-31 от микроэвм, исключенной из подсистемы.
Конвейерный обмен начинаетс  с синхронизации, причем синхронизаци  выполн етс  по началу и концу обмена Дл  этой цели в регистре синхронизации используютс  два разр да. Синхронизаци  начала конвейерного обмена выполн етс  следующим образом. Все ЭВМ записывают в разр д начала синхронизации конвейерного обмена регистра 21 сигналов синхронизации по входу-выходу 2 микроэвм 1 при разрешении с выхода 57 дешифратора 20 единицу и переход т на опрос соответствующего разр да регистра 23 состо ни . С выхода регистра 21 на вход 38 синхронизации блока 18 коммутации (первый вход элементам 83 на фиг. 3) поступает сигнал начала синхронизации конвейерного обмена, который через элемент И-НЕ 80 поступает на соответствующую цепь управл ющей шины 5.
Когда разр ды регистров начала конвейерного обмена установлены, в блоках 18 коммутации (соответствующие элементы ИЛИ-НЕ 96-100, И 85-89)
5
Q
Q
вырабатываетс  сигнал синхронизации, который поступает с выхода 34 блока 18 коммутации и заноситс  в соответствующий разр д регистра 23 состо ни . ЭВМ, проанализировав состо ние этого разр да регистра 23, определ ет , что синхронизаци  выполнена и все ЭВМ готовы к конвейерному обмену. После этого все ЭВМ по адресу регистра конвейерного обмена выдают информацию по шине 7, котора  по сигналу разрешени  с дешифратора 20 адреса записываетс  в регистр 17 конвейерного обмена и с выхода 11 - на входы 12-14 мультиплексоров 15 соответственно (i+1), (i+2) и (i+3) устройства 3 дл  сопр жени  (фиг. 1).
В зависимости от исправности ЭВМ, управл ющее слово на вьсходе 68 дешифратора 25 идентификации отказа разрешает прохождение информации со входа 12 (от (i-1) ЭВМ), , входа 13 (от (i-2) ЭВМ) или входа 14 (от (i-3) 5 ЭВМ), котора  через второй элемент ИЛИ 16 поступает на вход блока передачи и по разрешающему сигналу 51, поступающему с выхода дешифратора 20, записываетс  в блоке передачи (D-вхо- ды триггеров 110, 115, 116). Из блока передачи слово обмена по шине 2 и сигналу 49 считываетс  в пам ть ЭВМ. Все ЭВМ синхронизируютс  по окончании обмена, дл  чего они записывают в разр д начала синхронизации нуль, а в разр д конца синхронизации конвейерного обмена единицу и переход т к анализу соответствующего раз-, р да регистра 23 состо ни . По вление в этом разр де единицы означает, что все ЭВМ обмен лись информацией.
Синхронизаци  машин по окончании обмена необходима дл  ликвидации различи  в скорост х их работы. Если при конвейерном обмене передаетс  массив информации, то процесс повтор етс .
Управление мультиплексором выходами дешифратора идентификации отказа позвол ет автоматически исключать из конвейерного обмена отказавшие ЭВМ.
В нориальном режиме, когда все ЭВМ исправны, через мультиплексор проходит информаци  от соседней ЭВМ, при одинарном или двойном отказе в мультиплексоре осуществл етс  переключение на прием информации от исправной ЭВМ. Тем самым обеспечива5
0
5
0
5
етс  наложное ного обмена.
выполнение конвейерФормула изобретени
Устройство дл  сопро жени  мик- роЭВМ с общей магистралью по авт.св. № 1252790, отличающеес  тем, что, с целью повышени  надежности за счет обеспечени  перераспределени  вычислительных ресурсов, в него введены мультиплексор, второй элемент ИЛИ, регистр конвейерного обмена, причем первый, второй, трети информационные входы мультиплексора  вл ютс  первым, вторым, третьим информационными входами устройства соответственно дл  подключени  к информационным выходам соседних устройств , выход регистра конвейерного обмена  вл етс  информационным выходом устройства, при этом выход дешифратора идентификации отказа соединен с управл ющим входом мультиплексора, информационный выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с
информационным выходом блока коммутации , выход второго элемента ИЛИ соединен с информационным входом блока передачи Информации, дев тый выход дешифратора адреса соединен с синхровходом регистра конвейерного обмена, информационный вход которого соединен с входом-выходом устройства дл  подключени  к информационному входу-выходу микроэвм.
JZ
n /«

Claims (1)

  1. Формула изобретения
    Устройство для сопрояжения микроЭВМ с общей магистралью по авт.св. № 1252790, отличающееся тем, что, с целью повышения надежности за счет обеспечения перераспределения вычислительных ресурсов, в него введены мультиплексор, второй элемент ИЛИ, регистр конвейерного обмена, причем первый, второй, третий информационные входы мультиплексора являются первым, вторым, третьим информационными входами устройства со ответственно для подключения к информационным выходам соседних уст ройств, выход регистра конвейерного обмена является информационным выходом устройства, при этом выход дешифратора идентификации отказа соединен с управляющим входом мультиплексора, информационный выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с информационным выходом блока коммутации, выход второго элемента ИЛИ соединен с информационным входом блока передачи информации, девятый выход дешифратора адреса соединен с синхровходом регистра конвейерного обмена, информационный вход которого соединен с входом-выходом устройства для подключения к информационному входу-выходу микроЭВМ.
SU864088987A 1986-07-14 1986-07-14 Устройство дл сопр жени микроЭВМ с общей магистралью SU1365090A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864088987A SU1365090A2 (ru) 1986-07-14 1986-07-14 Устройство дл сопр жени микроЭВМ с общей магистралью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864088987A SU1365090A2 (ru) 1986-07-14 1986-07-14 Устройство дл сопр жени микроЭВМ с общей магистралью

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1252790A Addition SU251759A1 (ru) Устройство для определения чувствительности роговицы глаза

Publications (1)

Publication Number Publication Date
SU1365090A2 true SU1365090A2 (ru) 1988-01-07

Family

ID=21245786

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864088987A SU1365090A2 (ru) 1986-07-14 1986-07-14 Устройство дл сопр жени микроЭВМ с общей магистралью

Country Status (1)

Country Link
SU (1) SU1365090A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1252790, кл. G 06 F 13/36, 1985. *

Similar Documents

Publication Publication Date Title
US5251299A (en) System for switching between processors in a multiprocessor system
US5068851A (en) Apparatus and method for documenting faults in computing modules
US3810121A (en) Timing generator circuit for central data processor of digital communication system
EP0415551A2 (en) Protocol for transfer of DMA data
US5754865A (en) Logical address bus architecture for multiple processor systems
EP0415552B1 (en) Protocol for read and write transfers
SU1365090A2 (ru) Устройство дл сопр жени микроЭВМ с общей магистралью
US4471458A (en) Computer interface
EP0416732A2 (en) Targeted resets in a data processor
US4964036A (en) Channel hardware diagnostic apparatus and method
JP2573297B2 (ja) 電力制御用ディジタルコントローラ
SU1252790A1 (ru) Устройство дл сопр жени микроЭВМ с общей магистралью
SU1067493A1 (ru) Устройство дл сопр жени нескольких ЦВМ
US4462029A (en) Command bus
Koczela A three-failure-tolerant computer system
SU1734251A1 (ru) Двухканальна резервированна вычислительна система
JPS60106247A (ja) 送受信回路の診断方式
SU928335A1 (ru) Устройство дл отключени внешних устройств от линий св зи,соедин ющих внешние устройства с ЦВМ
SU1068928A1 (ru) Устройство сопр жени дл однородной вычислительной системы
SU526876A1 (ru) Устройство дл управлени диагностикой каналов
SU1117625A1 (ru) Устройство дл сопр жени однородной вычислительной системы
SU1327116A2 (ru) Устройство дл сопр жени
SU1208557A2 (ru) Устройство дл сопр жени датчиков с электронной вычислительной машиной
SU822192A1 (ru) Устройство дл контрол интерфейса
SU525953A1 (ru) Многопроцессорна вычислительна система с измен емой конфигурацией