SU1358052A1 - Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ - Google Patents
Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ Download PDFInfo
- Publication number
- SU1358052A1 SU1358052A1 SU853872304A SU3872304A SU1358052A1 SU 1358052 A1 SU1358052 A1 SU 1358052A1 SU 853872304 A SU853872304 A SU 853872304A SU 3872304 A SU3872304 A SU 3872304A SU 1358052 A1 SU1358052 A1 SU 1358052A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- voltage
- outputs
- input
- code
- Prior art date
Links
Landscapes
- Power Conversion In General (AREA)
Description
Изобретение относитс к электротехнике , а именно к устройствам дл управлени полупроводниковыми преобразовател ми , и может быть использова-, жени два усилител но в системах электропитани или электроавтоматики дл преобразовани посто нного напр жени в квазисинусоидальное многофазное напр жение, в полупроводниковых преобразовател х ю частоты дл многофазного асинхронного электропривода, в многофазных импульсных стабилизаторах.
Цель изобретени - упрощение устрежимом работы, име
О
j + г, который соот формируемой фазы. К лителей 12, имеющих
1
соответственно
версному и пр мому вх
ройства и улучщение качества выходнр-15 имеющего номер J, который соответству
го напр жени .
На чертеже изображена функциональна схема устройства.
Устройство содержит последовательно соединенные преобразователь напр жение - частота (ПНЧ) 1, первый счетчик 2, первый дешифратор 3, Выходы первого дешифратора 3 соединены G входами первого 4 и второго 5 реверсивных счетчиков двоичного кода. Выходы первого реверсивного счетчика 4 двоичного кода соединены с кодовым входом первого цифроаналогового преобразовател (ЦАП) 6 двоичного кода,выходы второго реверсивного счетчика 5 дво- ичиого кода - с кодовым входом второго ЦАП 7 двоичного кода,Выход ЦАП 6 соединен с первыми входами сумматоров 8 напр жени , имеющих нечетный номер.
m
число которых т, выход ЦАП
7 - с
выми входами сумматоров 8 напр жени , имеющих четный номер, число которых
m 4
Входы напр жени 6 и 7 и вторые входы сумматоров 8 напр жени подсоединены к задатчику напр жени Uj, который св зан с общей точкой устройства.
Выходы сумматоров 8 напр жени подключены к суммирующим точкам А
1
m А , число которых -,
через CQответствующие ключи 9, управл ющие цепи которых подключены к выходам второго дешифратора 10. Число ключей 9, подключенных к каждой суммирующей точке А
,
А., равно
ш
-. Второй дешифратор 10 через второй
счетчик 11 соединен с первым счетчиком 2, К каждой из суммирующих точек А, ... А,, подключены входами напр
жени два усилител
12 с управл емым режимом работы, имеющие номер j и
О
j + г, который соответствует номеру формируемой фазы. Кодовые входы усилителей 12, имеющих номер j и j +
жени два усилител
1
соответственно, подключены к инверсному и пр мому входам триггера 13,
ет номеру суммирующей точки. Общее
ш
25 ЗО
число триггеров 13 равно . Входы
20 тригг еров 13 подключены к выходам .второго деишфратора 10, который имеет
Зт .
-г выходов..
Коэффициенты передачи сумматоров по первому и второму входам определ ютс вьфажени ми
j7i. (j - 1) 1п - 1
J- Bin -
m J n
K.
1 sin
m
sin
K, sin
m
25 ЗО
Усилители с управл емым коэффици н- том усилени имеют коэффициенты пе- 35 редачи, равные +1 при Лог.О на первом входе п-1 при Лог.1 на ко-, довом входе.
Устройство работает следующим образом .
ПНЧ 1 преобразует напр жение Up в последовательность импульсов с частотой ,- пропорциональной сигналу задани
40
45
U и равной f 2mnf gj,,) -, где m - число формируемых фаз, n - число ступеней напр жени дл аппроксимации синусо- частота вы
50
55
й
f иды на участке,-, г
ходного напр жени . С выхода ПНЧ 1 импульсы поступают на вход счетчика 2.
С выхода первого счетчика 2 сигна лы через дешифратор 3 поступают на входы реверсивных счетчиков 4 и 5 двоичного кода, которые вырабатьгеают двоичные коды отдельных участков синусоиды . С выходов счетчиков 4 и 5 двоичные коды поступают на кодовые входы ЦАП 6 и 7. Сформированные ЦАП
31358052
еугольные напр жени сопоступают на первые вхо8 напр жени , имеющих ный номер. На входы на6 и 7 и вторые входы 5 напр жени подаетс нани U ,. величина котоет амплитуду выходного тройства.
сумматоров 8 напр женР1 10 свой участок диапазона ,
щи
Вх хо -ра но ка
Ф
но 2 на и. сл ми пр им вт св до уп тр те ше он
„ . (с/- 1) синусоиды от до
I in
„ . У/7 ,
и. sin -, где а - номер диапазона м m
(сумматора) напр жени , общее число
го которых равно -, аппроксимированной
2F
синусоиды длительностью - и частогг
той mf
flb(C
Указанные участки аппроксимированной синусоиды с выходов сумматоров 8 напр жени подаютс к суммирующим точкам А,
j
число
т
которых равно -, через соответствующие ключи 9 в заданной последовательности , котора обеспечиваетс пор дком подачи управл ющих сигналов с выходов дешифратора 10, число кото3 т 2
тельность обеспечиваетс при помощи счетчика 11, имеющего число состо ний m и состо ние которого определ етс последовательностью импульсов, поступающих с выхода счетчика 2. К каждой из суммирующих точек
i ,
i
подключены два усилител
12с управл емым режимом работы, общее число которых го, имеющие номер
го
J и j + 2 j номер суммирующей точки, который соответствует номеру формируемой фазы, управление режимом работы которых осуществл етс с помощью триггеров 13, общее число котош „рых - и каждый из которых, имеющий
номер j, подключен пр мым и инверсным выходами к кодовым входам усилителей с управл емым режимом работы, имеюm щих соответственно номер j + - и J,
Входы триггеров 13 подключены к выходам дешифратора 10. Перед началом -работы устройства необходимо установить начальные состо ни в счетчиках 2, 4, 5 и 11.
Claims (1)
- Формула изобретениУстройство дл формировани га-фазной системы напр жений с числом фаз 2 ... содержащее преобразователь напр жение-частота, первый счетчик и. первый дешифратор, соединенные последовательно , ключи, триггеры, формирователи в виде щфроаналоговых преобразователей, каждый из которых имеет вход, кодовый вход и выход, второй дешифратор, входы которого св заны через второй счетчик с выходом первого счетчика, а выходы - с управл ющими цеп ми ключей и входами триггеров, отличающеес тем, что, с целью упрощени и улучшени качества выходного напр жени , оно дополнительно снабжено двум ре1Гверсивными счетчиками, тдвухвходовыми сумматорами напр жени с коэффициентами передачи по первому и второму входу, определ емыми вЫражени- ми35Г . ITT . (j - n/7 - n-1 К, sxn i- - sxn i---- -J ---Kj sinmm усилител ми с управл емым коэффи- циентом усилени , каждый из которых имеет вход напр жени , кодовый вход и выход с коэффициентами передачи . равными К +1 при логическом нуле на кодовом входе и К -1 при логической единице на кодовом входе, причем входы первого и второго реверсив- . ных счетчиков соединены с выходами первого дешифратора, а выходы - соответственно с кодовыми входами первого и второго формирователей, выходы торых/соединены с первыми входами сумматоров напр жени соответственно, имеющими нечетный и четный номер, входы формирователей соединены с вторыми входа от сумматоров напр жени , соединенные между собой входы усилителейс управл емым коэффициентом усилени , . . о m .имеющих номер от j и J + J св заны1358052с выходами сумматоров напр жени че- номер j, где j - номер сумматора нарез ключи, а их кодовые входы соеди- пр жени ; п - число ступеней напр - с выходами триггера, имеющего женин на участке f/m; га - число формируемых фаз.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853872304A SU1358052A1 (ru) | 1985-03-22 | 1985-03-22 | Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853872304A SU1358052A1 (ru) | 1985-03-22 | 1985-03-22 | Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1358052A1 true SU1358052A1 (ru) | 1987-12-07 |
Family
ID=21168806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853872304A SU1358052A1 (ru) | 1985-03-22 | 1985-03-22 | Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1358052A1 (ru) |
-
1985
- 1985-03-22 SU SU853872304A patent/SU1358052A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент СМ 3448366, кл. 321-5, 19694 Авторское свидетельство СССР № 546068, кл. Н 02 М 1/08, 1975. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3641566A (en) | Frequency polyphase power supply | |
Babu | Comparative analysis of cascadeded multilevel inverter for phase disposition and phase shift carrier PWM for different load | |
SU1358052A1 (ru) | Устройство дл формировани @ -фазной системы напр жений с числом фаз 2 @ | |
GB1329764A (en) | Electrical converter station for high voltage | |
JPS5996876A (ja) | インバ−タ装置 | |
SU1403271A1 (ru) | Устройство дл формировани @ -фазной системы напр жений | |
SU584415A1 (ru) | Двухтактный инвертор | |
SU1374378A2 (ru) | Устройство дл управлени инвертором | |
JP2558631B2 (ja) | 電圧形多重pwmインバ−タ | |
SU1372551A1 (ru) | Трехфазный инвертор | |
SU403048A1 (ru) | Цифро-аналоговый преобразователь | |
RU1803960C (ru) | Устройство дл управлени шаговым двигателем с дроблением шага | |
SU809437A1 (ru) | Устройство формировани много-СТупЕНчАТОгО КВАзиСиНуСОидАльНОгОТРЕХфАзНОгО НАпР жЕНи | |
SU1700720A1 (ru) | Устройство дл управлени трехфазным мостовым инвертором | |
SU424290A1 (ru) | Устройство для дискретного управления многофазным широтно-импульсным преобразователем постоянного тока | |
SU866663A1 (ru) | Устройство дл формировани @ -фазной системы напр жений | |
SU1422343A1 (ru) | Преобразователь посто нного напр жени в трехфазное квазисинусоидальное напр жение | |
SU792581A1 (ru) | Аналого-цифровой преобразователь | |
SU1305817A1 (ru) | Преобразователь посто нного напр жени в трехфазное квазисинусоидальное напр жение | |
US4195336A (en) | Digital control device for multiphase thyristor-pulse d.c. converter | |
SU923003A1 (ru) | Двухканальный генератор гармонических колебаний | |
SU1220071A1 (ru) | Устройство дл формировани @ -фазного квазисинусоидального напр жени с нечетным числом фаз | |
SU1467710A1 (ru) | Устройство дл управлени преобразователем электрической энергии | |
SU1069150A1 (ru) | Преобразователь кода в напр жение | |
SU1288856A1 (ru) | Устройство дл управлени трехфазным полупроводниковым коммутатором квазисинусоидального напр жени |