SU1356211A1 - Управл емый фазовращатель - Google Patents

Управл емый фазовращатель Download PDF

Info

Publication number
SU1356211A1
SU1356211A1 SU853908634A SU3908634A SU1356211A1 SU 1356211 A1 SU1356211 A1 SU 1356211A1 SU 853908634 A SU853908634 A SU 853908634A SU 3908634 A SU3908634 A SU 3908634A SU 1356211 A1 SU1356211 A1 SU 1356211A1
Authority
SU
USSR - Soviet Union
Prior art keywords
reset
voltage
input
output
input signal
Prior art date
Application number
SU853908634A
Other languages
English (en)
Inventor
Михаил Иванович Кукушкин
Original Assignee
Предприятие П/Я Р-6220
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6220 filed Critical Предприятие П/Я Р-6220
Priority to SU853908634A priority Critical patent/SU1356211A1/ru
Application granted granted Critical
Publication of SU1356211A1 publication Critical patent/SU1356211A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике и обеспечивает повышение стабильности сдвига фазы при изменении частоты входного сигнала. Управл емый фазовращатель содержит усилитель-ограничитель 1, инвертор 2, блоки сброса- 3, 4, два канала обработки сигнала , состо щие из интегратора со сбросом 5(6), компаратора 7(8) и дифференцирующей цепи 9(10), RS-триггеры 11, 12, источник 13 посто нного опорного напр жени , источник 14 управл ющего напр жени  и интегрирующий сумматор 15. Интеграторы 5,6, интегриру  напр жение источника 13, формируют пилообразные напр жени  с периодом входного сигнала. Сдвиг фаз между пилообразными напр жени ми интеграторов 5,6 обеспечиваетс  блоками сброса 3, 4 и равен длительности импульсов входного сигнала. При совпадании напр жений интеграторов 5, 6с посто нным напр жением интегрирующего сумматора 15 соотв. компараторы форьшруют импульсы. По ним RS-триггер 11 формирует импульсы с частотой входного сигнала и фазовьм сдвигом, определ емым выходным напр жением интегрирующего сумматора 15. С помощью введенных RS-триггера 12 и интегрирующего сумматора 15 поддерживаетс  посто нным при изменении частоты входного сигнала фазовый сдвиг, устанавливае- мьй регулированием уровн  напр жени  источника 14. 2 ил. (Л . оо ел О5 to Фие.1

Description

Изобретение относитс  к радиотехнике и .может использоватьс  в устройствах формировани  напр жений пр мот угольной формы, фаза которых регулируетс  в диапазоне 0-360° в широком диапазоне частот входного сигнала.
Цель изобретени  - повьшение стабильности сдвига фазы при изменении частоты входного сигнала.
На- фиг.1 представлена структурна  электрическа  схема управл емого фазовращател ; на фиг.2 - временные диаграммы, по сн ющие его работу.
Управл емьй фазовращатель содержит 15 входного сигнала и фазовым сдвигом.
усилитель-ограничитель 1, инвертор 2, первьй и второй блоки 3 и 4 сброса, и интеграторы 5 и 6 со сбросом, компараторы 7 и 8, дифференцирующие цепи 9 и 10, RS-триггер 11, дополнительный RS-триггер 12, источники 13 и 14 посто нного опорного и управл ющего напр жени  и интегрирукщий сумматор 15.
Управл емьй фазовращатель работает следующим образом.
Поступающее на вход усипител -ог- раничител  1 пр моугольное напр жение (фиг.2а) нормируетс  по амплитуде на его выходе (фиг.26). По передним фронтам пр моугольных импульсов с выхода усилител -ограничител  1 блоком 3 сброса формируетс  импульс сброса (фиг.2в) интегратора 5 со сбросом и одновременно устанавливаетс  в состо ние 1 дополнительньй RS-триггер 12. По передним фронтам проинвертирован- ных инвертором 2 пр моугольных импульсов блоком 4 сброса формируетс  импульс сброса (фиг.2г) интегратора 6 со сбросом. В промежутках между сигналами сброса интеграторы 5 и 6 со сбросом, интегриру  напр жение источника 13 посто нного опорного напр жени , формируют пилообразные напр жени , следующие с периодом входного сигнала, сдвиг фазы между которыми равен длительности импульсов входного сигнала (фиг.). Пилообразные напр жени  поступают на первые входы компараторов 7 и 8, на вторые входы которых подаетс  посто нное напр жение с выхода интегрирующего сумматора 15. В моменты совпадени  уровн  пилообразного напр жени  с уровнем напр жени  на вторых входах компараторов 7 и 8 на их выходах формируютс  импульсы пр моугольной формы (фиг.2ж, з), которые поступают на дифференци- рук цие цепи 9 и 10. Положительные .
импульсы с выхода дифференцирующей цепи 9 (фиг.2и), соответствующие переднему фронту импульса с выхода компаратора 7, устанавливают RS-триггер 11 в состо ние 1, а дополнительньй RS-триггер 12 - в состо ние О. Положительные импульсы с выхода дифференцирующей цепи 10 (фиг.2к), соответствующие переднему фронту импульса с выхода компаратора 8, устанавливают RS-триггер 11 в состо ние О. На выходе RS-триггера 11 формируютс  пр моугольные импульсы со скважностью
определ емым выходным напр жением интегрирующего сумматора 15 (фиг.2м). На выходе дополнительного RS-триггера 12 формируютс  пр моугольные импульсы , следующие с частотой входного сигнала и длительностью, равной фазовому сдвигу между входным и выходным сигнала;ми (фиг.2л) „ Импульсы с выхода дополнительного RS-триггера 12 посту- пают на первьй вход интегрирующего сумматора 15, на второй вход которого подаетс  посто нное напр жение с источника 14 управл ющего напр жени  противоположной пол рности импульсам, поступающим на первый вход.
При регулировании уровн  посто нного напр жени  источника 14 управл ющего напр жени  от минимального, равного .нулю, до максимального, равного амплитуде импульсов на выходе дополнительного RS-триггера, значений фазовьй сдвиг регулируетс  в диапазоне 0-360, причем установленньй фазовьй сдвиг поддерживаетс  посто нным при изменении частоты входного сигнала в диапазоне, которьй определ етс  пороговой чувствительностью компараторов 7 и 8,

Claims (1)

  1. Формула изобретени 
    Управл емый фазовращател, содержащий усилитель-ограничитель, вход которого  вл етс  входом управл емого фазовращател , а выход подключен к входу первого блока сброса и через инвертор - к входу второго блока сброса, два канала обработки сигнала, каждьй из которых вьшолнен в виде последовательно соединенных интегратора со сбросом, компаратора и дифференцирующей цепи, выходы дифференцирующих цепей первого и второго каналов обработки сигнала подключены
    соответственно к R- и S-входам RS- триггера, причем выходы первого и второго блоков сброса -соединены с управл ющими входами интеграторов со сбросом первого и второго каналов обработки сигнала соответственно, входы интеграторов со сбросом подключены к источнику посто нного опорного напр жени , источник управл ющего напр жени , отличающийс  тем, что, с целью повышени  стабильности сдвига фазы при изменении час13
    Редактор И.Рыбченко
    Составитель Ю.Медведев
    Техред А.Кравчук Корректор М.Шароши
    Заказ 5811/54Тираж 900Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д; 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    6211 .
    тоты входного сигнала, в него введены последовательно соединенные дополни- тельньм RS-триггер и интегрирующий сумматор, выход которого подключен к вторым входам компараторов, S- к - R-входы дополнительного RS-триггера подключены соответственно к выходу первого блока сброса и выходу диффе- 10 ренцирующей цепи первого канала обработки сигнала, а источник управл ющего напр л1;ени  подключен к второму входу интегрирующего сумматора.
SU853908634A 1985-06-10 1985-06-10 Управл емый фазовращатель SU1356211A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853908634A SU1356211A1 (ru) 1985-06-10 1985-06-10 Управл емый фазовращатель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853908634A SU1356211A1 (ru) 1985-06-10 1985-06-10 Управл емый фазовращатель

Publications (1)

Publication Number Publication Date
SU1356211A1 true SU1356211A1 (ru) 1987-11-30

Family

ID=21181947

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853908634A SU1356211A1 (ru) 1985-06-10 1985-06-10 Управл емый фазовращатель

Country Status (1)

Country Link
SU (1) SU1356211A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1195419, кл. Н 03 Н 11/20, 1983. *

Similar Documents

Publication Publication Date Title
SU1356211A1 (ru) Управл емый фазовращатель
ATE17420T1 (de) Wechselrichter fuer einen parallel-schwingkreisumrichter.
JPS5612791A (en) Laser driving control system
SU1396260A1 (ru) Формирователь импульсов
SU1195419A1 (ru) Управл емый фазовращатель
SU1396261A1 (ru) Формирователь импульсов
SU647831A1 (ru) Фазосдвигающее устройство дл многоканальной системы фазового управлени вентильным преобразователем
GB1510644A (en) Voltage stabilizers
SU981901A1 (ru) Фазовращатель
SU1358076A1 (ru) Формирователь импульсов
SU1469547A1 (ru) Устройство автоматического регулировани амплитуд @ - фазного сигнала
SU1367115A1 (ru) Способ управлени автономным инвертором напр жени
RU2057346C1 (ru) Устройство для измерения скорости перемещения
SU1166233A1 (ru) Фазосмещающее устройство дл управлени вентильным преобразователем
SU1285562A1 (ru) Фазосдвигающее устройство
JPS6423616A (en) Feedback type pulse width modulator circuit
SU1305825A1 (ru) Усилитель класса Д
SU1260902A1 (ru) Металлообнаружитель
SU1046930A2 (ru) Интегрирующий преобразователь напр жени в интервал времени
SU1239810A1 (ru) Устройство дл управлени мостовым инвертором со слежением за кривой выходного напр жени
SU1256174A1 (ru) Устройство задержки импульсов
SU875399A1 (ru) Делительное устройство
SU1352626A1 (ru) Устройство удвоени частоты
SU1203695A1 (ru) Широтно-импульсный модул тор
SU388270A1 (ru) МНОЖИТЕЛЬНб-ДЁЛИТЕЛЬНОЕ УСТРОЙСТВО