SU1356000A1 - Analog memory - Google Patents

Analog memory Download PDF

Info

Publication number
SU1356000A1
SU1356000A1 SU853960646A SU3960646A SU1356000A1 SU 1356000 A1 SU1356000 A1 SU 1356000A1 SU 853960646 A SU853960646 A SU 853960646A SU 3960646 A SU3960646 A SU 3960646A SU 1356000 A1 SU1356000 A1 SU 1356000A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
voltage
output
key
capacitor
Prior art date
Application number
SU853960646A
Other languages
Russian (ru)
Inventor
Юрий Романович Шолохов
Original Assignee
Предприятие П/Я Р-6510
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6510 filed Critical Предприятие П/Я Р-6510
Priority to SU853960646A priority Critical patent/SU1356000A1/en
Application granted granted Critical
Publication of SU1356000A1 publication Critical patent/SU1356000A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области контрольно-измерительной техники и может быть использовано в аналого- цифровых преобразовател х. Цель изобретени  - повьшение точности аналогового запоминающего устройства. В режиме выборки ключи 3, 4 замкнуты, ключ 5 разомкнут. При этом операционный усилитель (ОУ) 2 включен по схеме повторител  напр жени  и на конденсаторе 1 запоминаетс  сумма входного напр жени  устройства и напр жение смещени  нул  ОУ 2. В режиме хранени  ОУ 2 вместе с резистивным делителем . напр жени  6 представл ет собой инвертирующий усилитель, вход которого подключен к конденсатору 2. В результате на выходе устройства устанавливаетс  запомненное входное напр жение устройства с отрицательным знаком, а напр жение смещени  нул  ОУ 2 как и в прототипе компенсируетс . Устройство характеризуетс  высоким входным сопротивлением в режиме выборки, что позвол ет обеспечить большую по сравнению с прототипом точность при работе с высокоомными источниками входного сигнала. 1 ил. слThe invention relates to the field of instrumentation technology and can be used in analog-digital converters. The purpose of the invention is to increase the accuracy of the analog storage device. In sampling mode, the keys 3, 4 are closed, the key 5 is open. In this case, the operational amplifier (OU) 2 is switched on according to the voltage follower circuit and the sum of the input voltage of the device and the bias voltage of the OU 2 is stored on the capacitor 1. In the OU 2 storage mode, together with a resistive divider. Voltage 6 is an inverting amplifier, the input of which is connected to capacitor 2. As a result, the memorized input voltage of the device with a negative sign is set at the output of the device, and the offset voltage of the OU 2 is compensated as in the prototype. The device is characterized by a high input impedance in the sampling mode, which allows for greater accuracy compared to the prototype when working with high-resistance input sources. 1 il. cl

Description

Изобретение относитс  к Контроль- .но-измерительной технике и может быть использовано в аналого-цифровых преобразовател х .The invention relates to a control-measurement instrumentation and can be used in analog-digital converters.

Целью изобретени   вл етс  повы- шение точности аналогового запоминающего устройства.The aim of the invention is to improve the accuracy of the analog storage device.

На чертеже приведена функциональна  схема предлагаемого устройства.The drawing shows a functional diagram of the proposed device.

Аналоговое запоминающее устройство содержит накопительный элемент на конденсаторе 1, операционньм усилитель 2, ключи 3-5 и резистивный делитель 6 напр жени .The analog storage device contains a cumulative element on a capacitor 1, an operational amplifier 2, switches 3-5 and a resistive voltage divider 6.

Устройство работает следующим об- разом.The device works as follows.

В режиме выборки ключи 3 и 4 замкнуты , ключ 5 разомкнут. При замкнутом ключе 3 оба резистора резистивно- го делител  6 напр жени  оказьшаютс  включенными в параллель между инвертирующим входом и выходом операционного усилител  2, т.е. операционный усилитель 2 включен по схеме повторител  напр жени , и на его выходе ус- танавливаетс  напр жение, равное сумме входного напр жени  устройства и напр жени  смещени  нул  усилител  2. Это напр жение запоминаетс  на конденсаторе 1„ При переходе устрой- ства в режим хранени , когда ключи 3 и 4 размыкаютс , а ключ 5 замыкаетс , операционный усилитель 2 совместно с резистивным делителем 6 представл ет собой инвертирующий усилитель, на вход которого подаетс  напр жение с конденсатора 1„ При равных сопротивлени х резисторов в делителе 6 напр жени  на вькоде операционного усилител  2 в режиме хранени  устанавлива- етс  запомненное на конденсаторе 1 входное напр жение устройства в режиме выборки (с отрицательным знаком),In sampling mode, keys 3 and 4 are closed, key 5 is open. With the key 3 closed, both resistors of the resistive divider 6 are turned on in parallel between the inverting input and the output of the operational amplifier 2, i.e. operational amplifier 2 is switched on according to the voltage follower circuit, and a voltage equal to the sum of the input voltage of the device and the bias voltage of the amplifier 2 is set at its output. This voltage is stored on the capacitor 1 "When the device goes into storage mode when the keys 3 and 4 open and the key 5 closes, the operational amplifier 2 together with the resistive divider 6 is an inverting amplifier, the input of which is energized from the capacitor 1 "With equal resistance of the resistors in the divide e 6 vkode voltage for the operational amplifier 2 in the mode storage ustanavliva- is memorized in the capacitor unit 1, the input voltage to voltage sampling mode (with negative sign)

Редактор А.ЛежнинаEditor A.Lezhnina

Составитель Н.ДикаревCompiled by N.Dikarev

Техред И,Попович Корректор Л.ПилипенкоTehred And, Popovich Proofreader L. Pilipenko

Заказ 5795/43Тираж 588ПодписноеOrder 5795/43 Circulation 588 Subscription

ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee

по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5

Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4Production and printing company, Uzhgorod, st. Project, 4

а напр жение смещени  нул  усилител  2 компенсируетс . Дл  увеличени  времени хранени  в предлагаемом устройстве между резистивным делителем 6 напр жени  и конденсатором 1 может быть включен повторитель напр жени  как в прототипе. Его напр жение смещени  нул  также компенсируетс .and the bias voltage zero of amplifier 2 is compensated. To increase the storage time in the proposed device, a voltage follower can be included between the resistive voltage divider 6 and the capacitor 1 as in the prototype. Its bias zero voltage is also compensated.

В отличие от устройства-прототипа предлагаемое устройство характеризуетс  высоким входным сопротивлением в режиме выборки, что позвол ет обеспечить большую точность при работе с высокоомным источником входного сигнала .Unlike the prototype device, the proposed device is characterized by a high input impedance in the sampling mode, which allows for greater accuracy when working with a high-impedance input source.

Claims (1)

Формула изобретени Invention Formula Аналоговое запоминающее устройст- во, содержащее операционный усилитель , выход которого соединен с входом первого ключа и  вл етс  выходом устройства, накопительный элемент на конденсаторе, одна обкладка которого подключена к шине нулевого потенциала устройства, друга  обкладка - к выходу первого ключа,.второй ключ, вход которого  вл етс  входом устройства, а выход соединен с входом третьего ключа, резистивный делитель напр жени , средн   точка которого соединена с инвертирующим входом операционного усилител , отличающеес  тем, что, с целью повьщ1ени  точности устройства, в нем неинвертирующий вход операционного усилител  соединен с входом третьего ключа, выход которого подключен к шине нулевого потенциала , первый и второй вьшоды резис- тивного делител  напр жени  соединены соответственно с входом и выходом первого ключа.An analog storage device containing an operational amplifier, the output of which is connected to the input of the first key and is the output of the device, a storage element on a capacitor, one lining of which is connected to the zero potential bus of the device, the other lining to the output of the first key, second key, the input of which is the input of the device, and the output is connected to the input of the third key, a resistive voltage divider, the midpoint of which is connected to the inverting input of the operational amplifier, characterized in that povsch1eni purpose precision devices therein non-inverting input of the operational amplifier is connected to the input of the third switch, the output of which is connected to zero potential bus, first and second vshody tive resistive voltage divider are connected respectively to the input and output of the first key.
SU853960646A 1985-10-04 1985-10-04 Analog memory SU1356000A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853960646A SU1356000A1 (en) 1985-10-04 1985-10-04 Analog memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853960646A SU1356000A1 (en) 1985-10-04 1985-10-04 Analog memory

Publications (1)

Publication Number Publication Date
SU1356000A1 true SU1356000A1 (en) 1987-11-30

Family

ID=21199830

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853960646A SU1356000A1 (en) 1985-10-04 1985-10-04 Analog memory

Country Status (1)

Country Link
SU (1) SU1356000A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 834769, кл. G 11 С 27/00, 1981. Патент US № 4302689, кл. 307-353, апублик. 1982. *

Similar Documents

Publication Publication Date Title
KR910021044A (en) Analog / digital converter
SU1356000A1 (en) Analog memory
SU1548813A1 (en) Analog memory device unit
SU699569A1 (en) Analogue storage
RU1774378C (en) Analog memory
SU482815A1 (en) Analog storage device
SU1484163A1 (en) Analog storage
SU601632A1 (en) Converter of small resistance variations into time intervals
SU1474845A1 (en) Voltage=to-time-interval converter
SU725222A1 (en) Multi-digit controllable resistance box
SU729643A1 (en) Analogue storage cell
SU830585A1 (en) Analogue storage
SU1635222A1 (en) Analog memory
SU911625A1 (en) Dynamic storage devicne
SU807326A1 (en) Analogue integrator
SU599283A1 (en) Analogue storage
SU611256A1 (en) Analogue storage
SU1352509A1 (en) Multiplier
SU587508A1 (en) Analogue storage
SU586500A1 (en) Analogue storage
SU1495984A1 (en) Pulse shaper
SU855736A1 (en) Analogue storage
SU991513A1 (en) Analog memory
SU1012434A1 (en) Code-to-analogue converter
SU1101848A1 (en) Logarithmic analog-to-digital converter