SU1354212A1 - Устройство дл выделени модул (его варианты) - Google Patents
Устройство дл выделени модул (его варианты) Download PDFInfo
- Publication number
- SU1354212A1 SU1354212A1 SU833644515A SU3644515A SU1354212A1 SU 1354212 A1 SU1354212 A1 SU 1354212A1 SU 833644515 A SU833644515 A SU 833644515A SU 3644515 A SU3644515 A SU 3644515A SU 1354212 A1 SU1354212 A1 SU 1354212A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- scale
- operational amplifier
- inverting
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к аналоговой вычислительной технике и может найти применение в устройствах автоматики и вычислительной техники, предназначенных дл функционального преобразовани электрических сигналов переменного тока. Цель изобретени - повышение точности и чувствительности устройства. По первому варианту выполнени устройство содержит операционный усилитель 1, масштабные резисторы 2-4, выпр мительный диодно-резисторный мост 5, включающий выпр мительные диоды 6 и 7 и масштабные резисторы 8 и 9, сумматор 10, сглаживающий фильтр 11, инвертирующий усилитель 12. По второму варианту устройство дополнительно содержит интегратор и масштабный блок. При работе устройства по второму варианту выполнени за счет интегрировани усредненного во времени сигнала достигаетс более полна коррекци режима работы устройства. 2 с.п. ф-лы, 2 ил. (Л с со ел 4 to to
Description
Изобретение относитс к аналогово вычислительной технике и может найти применение в устройствах автоматики и вычислительной техники, предназначенных дл функционального преобразовани электрических сигналов переменного тока.
Цель изобретени - повьш ение точности и чувствительности устройства,
На фиг.1 представлена функциональна схема устройства дл выделени модул по первому варианту; на фиг,2 то же, по второму варианту,
Устройство дл выделени модул по первому варианту содержит операционный усилитель 1 (фиг.1), масштабные резисторы 2-4, выпр мительный диодно-резисторный мост 5, включающий выпр мительные диоды 6 и 7 и масштабные резисторы 8. и 9, а также сумматор 10, сглаживающий фильтр 11, инвертирующий усилитель 12, вход 13 устройства и парафазные выходы 14 и 15 устройства.
Устройство дл выделени модул по второму варианту дополнительно содержит интегратор 16 и масштабный блок 17 (фиг.2).
Одна из входных клемм 1.3 устройства (люба ) используетс в качестве информационного входа устройства , а втора соедин етс с общей шиной. Выходной сигнал устройства снимаетс с одного из парафазных выходов 14 или 15 относительно общей шины.
Входной электрический сигнал переменного тока, приложенный к входу 13 устройства (фиг,1), через резистор 2 поступает на инвертирующий вход операционного усилител 1 и через делитель напр жени , образованньй масштабными резисторами 3 и 4, - на неинвертирующий вход операционного уси- 45 можно установить такой коэффициент
лител 1, На неинвертирующем входе операционного усилител 1 напр жение равно напр жению входного сигнала, деленному на коэффициент делени делител , образованного масштабными резисторами 3 и 4, причем сигнал на неинвертирующем входе находитс в фазе с входным сигналом По принципу действи операционно j усилител с дифференциальным известно-, что в установившемс режиме сигналы на его инвертирующем и неинвертирующем входах равны, т,е, напр жение на инвертирующем входе равно напр
5
жению на неинвертирующем входе и находитс в фазе с входным сигналом. Коэффициент передачи операционного с усилител 1 по инвертирующему входу определ етс соотношением сопротивлений резисторов 8 (9) и 2, а коэффициент передачи операционного усилител 1 по нейнвертирующему входу определ етс соотношением, сопротивлений резисторов 3 и 4, причем коэффициент передачи по инвертирующему входу установлен болыпим, чем по неинвертирующему ,
Во врем действи отрицательной полуволны входного сигнала напр жение на выходе операционного усилител 1 имеет положительную пол рность. Этот сигнал через открытьш выпр ми0 тельный диод 6 поступает на выход 14 устройства, причем амплитуда выходного сигнала на выходе 14 устройства равна амплитуде выходного сигнала . операционного усилител 1 минус амп-
5 литуду сигнала на инвертирующем входе операционного усилител 1, Во.врем действи положительной полуволны входного сигнала напр жение на выходе операционного усилител 1 имеет отри0 цательную пол рность, при этом диод 6 заперт, а напр жение на выходе 14 равно сигналу на инвертирующем входе операционного усилител 1, которое в данный момент имеет положительную
5 пол рность.
Выходной сигнал на выходе 15 устройства формируетс аналогичным образом . Отличие состоит в том, что сигнал на выходе 15 находитс в проти0 вофазе по отношению к сигналу на выходе 14, т,е, соответствует модулю входного сигнала со знаком минус, Выбором соотношений сопротивлений резисторов 8 (9) и 2, а также 3 и 4
передачи, чтобы напр жение на выходе 14 (15) в любой момент времени было пропорционально модулю входного сигнала ,
Одновременно с рассмотренными процессами выходные противофазные сигналы с выходов 14 и 15 суммируютс сумматором 10, а затем усредн ютс во времени сглаживающим фильтром 11,
Далее в соответствии с первым ва- риантом выполнени устройства (фиг,1) усредненный во времени сигнал через инвертирующий усилитель 12 поступает на корректирующий вход операционного
усилител 1, чем достигаетс коррекци выходного сигнала устройства,что исключает наличие посто нной составл ющей , вызванной смещением нул операционного усилител 1 или неидентичностью параметров вьтр митель- ных диодов 6 и 7.
По второму варианту выполнени устройства (фиг,2) усредненный во времени сигнал интегрируетс интегратором 16 и через масштабный блок 17 поступает на корректирующий вход операционного усилител 1, причем за счет интегрировани усредненного во времени сигнала достигаетс более полна коррекци режима работы устройства;
Claims (2)
1. Устройство дл выделени модул , содержащее операционный усилитель , инвертирующий вход которого через первый масштабный резистор соединен с первым входом устройства, а неинвертирующий вход вл етс вторым входом устройства, выпр мительный диодно-резисторный мост, содержащий первый и второй выпр мительные диоды , второй и третий масштабные резисторы , причем анод первого и катод второго выпр мительных диодов объединены и подключены к выходу операционного усилител , катод первого выпр мительного диода и первый вьгаод второго масштабного резистора объединены и пoдключeны J первому пара- фазному выходу устройства, анод второго выпр мительного диода и первый вывод третьего масштабного резистора объединены и подключены к второму парафазному выходу устройства, вторые выводы второго и третьего масштабных резисторов объединены и подключены к инвертирующему входу операционного усилител , сумматор, входы которого подключены соответственно к первому и второму парафазным выходам устройства, инвертирунщий усилитель, отличающеес тем, что, с целью повышени точности и чувствительности устройства, в
него введен сглаживающий фильтр, включенный между выходом сумматора и входом инвертирующего усилител , выход инвертирующего усилител подключен , к корректирующему входу операционного усилител , шина нулевого потенциала подключена к первому или второму входу устройства, при этом второй (первый) вход устройства вл етс информационным.
2. Устройство дл выделени модул , содержащее операционный усилитель , инвертирующий вход.которого через первый масштабный резистор соединен с первым входом устройства, а неинвертирующий вход вл етс вторым входом устройства, выпр мительный
диодно-резисторный мост, содержащий первый и второй вьтр мительные диоды, второй и третий масштабные резисторы, причем анод первого и катод второго выпр мительных диодов объединены и
подключ ены к выходу операционного
усилител , катод первого вьщр митель- ного диода и первый вывод второго масштабного резистора объединены и подключены к первому парафазному
выходу устройства, анод второго выпр мительного диода и первый вывод третьего масштабного резистора объединены и подключены к второму парафазному выходу устройства, вторые выводы второго и третьего масштабных резисторов объединены и подключены к инвертирующему входу операционного усилител , сумматор, входы которого подключены соответственно к первому и второму парафазным выходам устройства, отличающеес тем, что, с целью повышени точности и чувствительности, в него введены сглаживающий фильтр, интегратор и масштабный блок, выход сумматора подключен через сглаживающий фильтр и последовательно соединенные интегратор и масштабный блок к корректирующему входу операционного усилител , шина нулевого потенциала подключена
к первому (второму) входам устройства , при этом второй (первый) вход устройства вл етс информационным.
13
fpu,z.2
Редактор Н.Тупица
Составитель Н.Фирсов Техред Л.Олийнык
Заказ 5696/45 Тираж 671Подписное
ВНИИПЙ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д, 4/5
Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
Корректор И.Муска
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833644515A SU1354212A1 (ru) | 1983-09-20 | 1983-09-20 | Устройство дл выделени модул (его варианты) |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833644515A SU1354212A1 (ru) | 1983-09-20 | 1983-09-20 | Устройство дл выделени модул (его варианты) |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1354212A1 true SU1354212A1 (ru) | 1987-11-23 |
Family
ID=21082618
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833644515A SU1354212A1 (ru) | 1983-09-20 | 1983-09-20 | Устройство дл выделени модул (его варианты) |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1354212A1 (ru) |
-
1983
- 1983-09-20 SU SU833644515A patent/SU1354212A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 415667, кл. G 06 G 7/12, 1974 Авторское свидетельство СССР № 691873., кл. С 06 G 7/12, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1354212A1 (ru) | Устройство дл выделени модул (его варианты) | |
EP0047843B1 (en) | Current control circuit arrangements | |
SU1405078A1 (ru) | Функциональный преобразователь | |
JPS6146566A (ja) | 絶対値回路 | |
SU1336047A1 (ru) | Аналоговый интегратор переменного напр жени | |
US4396889A (en) | Nonadjusting battery life detector | |
JPS5786767A (en) | Detection circuit for rate of higher harmonic component | |
JPS63133069A (ja) | 直流差電圧の測定装置 | |
SU1317365A1 (ru) | Преобразователь переменного напр жени в посто нное | |
SU1518871A1 (ru) | Двухполупериодный выпр митель | |
SU1456909A1 (ru) | Устройство дл измерени составл ющих комплексных сопротивлений | |
US4904925A (en) | Apparatus for recovering an alternating variable of a controlled semiconductor | |
SU1384969A1 (ru) | Устройство дл измерени усили | |
SU1171981A1 (ru) | Линейный преобразователь напр жение-ток | |
SU1250966A1 (ru) | Пребразователь действующего значени переменного напр жени в посто нное напр жение | |
SU809453A1 (ru) | Преобразователь переменногоНАпР жЕНи B пОСТО ННОЕ | |
SU1273822A1 (ru) | Измерительный преобразователь переменного напр жени в пульсирующее | |
JPS62266470A (ja) | ピ−ク値検出回路 | |
SU1275302A1 (ru) | Среднеквадратический преобразователь | |
SU1285599A1 (ru) | Преобразователь напр жени в интервал времени | |
SU1184067A1 (ru) | Двухполупериодный выпр митель | |
SU1404961A1 (ru) | Преобразователь напр жение-ток с заземленной нагрузкой | |
SU961121A1 (ru) | Широтно-импульсный усилитель | |
SU1374253A2 (ru) | Устройство дл умножени напр жений | |
RU1780048C (ru) | Устройство дл определени коэффициента несимметрии трехфазного напр жени |