SU1352396A1 - Преобразователь фаза-код - Google Patents

Преобразователь фаза-код Download PDF

Info

Publication number
SU1352396A1
SU1352396A1 SU853842303A SU3842303A SU1352396A1 SU 1352396 A1 SU1352396 A1 SU 1352396A1 SU 853842303 A SU853842303 A SU 853842303A SU 3842303 A SU3842303 A SU 3842303A SU 1352396 A1 SU1352396 A1 SU 1352396A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
delay
Prior art date
Application number
SU853842303A
Other languages
English (en)
Inventor
Михаил Васильевич Долганов
Original Assignee
Предприятие П/Я Г-4115
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4115 filed Critical Предприятие П/Я Г-4115
Priority to SU853842303K priority Critical patent/SU1352397A1/ru
Priority to SU853842303A priority patent/SU1352396A1/ru
Application granted granted Critical
Publication of SU1352396A1 publication Critical patent/SU1352396A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Description

элемент 10 задержки с вторым входом первого элемента И 8 и третьим входо п того элемента И 16, выход первого элемента И 8 соединен с первым входо седьмого элемента И 17 н вторым вхо дом второго элемента ИЛИ 13.
Второй вход устройства через последовательно включенные второй формирователь 2 , второй пере- ключатель 4, второй формирователь 6 запускающих импульсов, второй элемен И 9 подключен к шестому элементу И 18 и третьему элементу ИЛИ 26, Выход форми(|овател  6 запускающих импуль- сов дополнительно соединен с вторым входом первого триггера 7, инверсный выход которого через второй элемент 11 задержки соединен с вторым входом второго элемента И 9, выход которого соединен с вторым входом третьего элемента ИЛИ 26 и первым входом щес того элемента И 18. Выход второго элемента ИЛИ 13 соединен с первым входом третьего триггера 22, второй вход которого соединен с выходом шестого элемента И 18, второй вход которого- через четвертый элемент 20 задержки соединен с инверсным выходом четвертого триггера 23, пр мой выход которого соединен с управл ющи входом первого переключател  3 и третьим входом четвертого элемента И 15, выход которого через первый элемент ИЛИ 12 соединен со счетным входом счетчика 27, Выход второго триггера 21 через второй: вход третьего э лемента И 14 соединен с входом первого элемента ИЛИ 12, третий вход которого соединен с выходом п того элемента И 16, Первые входы третьего 14, четвертого 15 и п того 16 элементов И соединены с выходом врем задающего блока 25, Шина 28 предварительной установки соединена с первыми входами второго 13 и третьего 26 элементов ИЛИ, Первый выход генератора 24 импульсов соединен с первым входом врем задающего блока 25, вторыми входами третьего 14 и четвертого 15 элементов И и через второй триггер 21 с четвертым входом третье;о элемента И 14, второй выход генера 1 ора 24 импульсов соединен с вторым входом п того элемента И 16, второй вход врем задающего блока 25 соединен с кнопкой Пуск,
Устройство работает следующим образом .
5 0 5 0 Q Q
5
Разность фаз выходных сигналов с помощью формирователей 1 и 2 меандра , переключател ей 3 и 4, формирователей 5 и 6 запускак цих импульсов и триггера 7 преобразуетс  в интервал времени, который с помощью генератора 24 импульсов квантуетс  и формируетс  в код счетчиком 27, Перед началом измерений счетчик 27 устанавливаетс  в исходное состо ние, а врем , за которое поступающие иютульсы формируютс  в код, определ етс  врем задаю- щим блоком 25. С помощью переключа- телей 3 и 4 можно создать калирбован- ный фазовый сдвиг входных сигналов 1: 180 и на вьпсодах триггера 7, определ ющих точное преобразование фаза- врем , выдел ютс  пр моугольные импульсы , длительность которых пропорциональна искомой разности фаз ДСр и Ц i 180°, Генератор 24 импульсов, частота которого должна быть пропорциональна мере фазового сдвига, выдает две импульсные последовательности , сдвинутые по фазе на 180°, Перва  из них поступает через третий и четвертый элементы И 14 и 15 на первые два входа первого элемента ШШ 12, а втора  через второй триггер 21 и третий элемент И 14 - на третий вход первого элемента ИЛИ 12, Благодар  тому, что второй триггер 21 работает в счетном режиме, частота импульсов, поступающих на вход третьего элемента И 14, оказываетс  вдвое ниже, это свойство используетс  дл  ввода поправки, равной 180 , т.е, в любом случае общее число импульсов, поступающих на вход счетчика 27, равно дер-|- 180° + 180 UCj + 360. При этом, если выбрать общую емкость счетчика 27 равной
О
числу импульсов, соответствующих 360 , то на его выходах накопленный код всегда будет соответствовать измер емому фазовому сдвигу.
Преимуществом предложенного уст- ройства  вл етс  то, что во врем  измерени  Т,дд колебани  мгновенных значений фазы могут быть в пределах от -180,,,О,,,, до 180 , сбои в триггере 7 отсутствуют, и показани  счетчика 27 всегда соответствуют средним значени м фазового сдвига за выбранное врем  усреднени .
Это достигаетс  тем, что на каж- дьй приход щий с выходов формирователей 5 и 6 импульс триггера 7 измен ет свое состо ние, но импульсы нв, входы первого 8 п второго 9 элементов И не проход т, если врем  задерж ки элементов 10 и П выбрано большим чем длительность сформированных формировател ми 5 и 6 запускающих импульсов ,
Таким образом, применение изобретени  позвол ет повысить помехозащищенность преобразовател  фаза-код.

Claims (1)

  1. Формула изобретени 
    Преобразователь фаза-код, содержащий два канала, входы которых  вл ютс  входами устройства, каждый из которых состоит из последовательно включенньгх формировател  меандра, переключател , формировател  запускающих импульсов и элемента И, первый триггер, входы которого соединен соответственно с выходами формирователей запускающих импульсов, пр мой выход первого триггера соединен через первый элемент задержки с вторым входом первого элемента И, а инверсный выход первого триггера соединен через второй элемент задержки с вторым входом второго элемента И, генератор импульсов, первый выход которого св зан через последовательно соединеннь е второй триггер, третий элемент И с первым входом элемента ИЛИ врем задающий блок, выход которого соединен с вторым входом третьет-о элемента И и первым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, третий триггер, инверсный выход которого соединен с управл ющим входом второго переключател  и третьим входом третьего элемента И, четвертый вход которого соединен с входом второго триггера, четвертый триггер.
    Схоединенный пр мым выходом с управл ющим входом первого перекл чател , второй вход четвертого элемента И св зан с первым выходом герератора импульсов, второй элемент ИЛИ, п тый и шестой элементы И и счетчик, отличающийс  тем, что, с целью повышений помехозащищенности, в него введены третий элемент ИЛИ, седьмой элемент И, третий и четвертый элементы задержки, при этом пр мой выход первого триггера через последовательно включенные п тый элемент И, третий вход первот О элемента ИЛИ соединен со счетным входом счетчика, информационные выходы которого  вл ютс  выходами устройства, первый выход генератора импульсов соединен с первым входом врем задаю- щего блока, выход которого св зан с вторым входом п того элемента И, третий вход которого соединен с вторым выходом генератора импульсов, шина предварительной установки подключена к первым входам второго и третьего элементов ИЛИ, выходы которых соединены соответственно с первым и вторым входами третьего и четвертого триггеров, выход первого элемента И .соединен с вторым входом второго элемента ИЛИ и через седьмой элемент И с вторым входом четвертого триггера, выход которого св зан с третьим входом четвертого элемента И выход второго элемента И соединен с вторым входом третьего элемента ИЛИ и через шестой элемент И с вторым входом третьего триггера, инверсный выход которого через третий эле мент задержки соединен с вторым входом седьмого элемента И, инвернсый выход четвертого триггера через четвертый элемент задержки соединен с вторым входом шестого элемента И.
    ytm.O
    Составитель И.Семина Редактор Е.Геринска  Техред М.Моргентал Корректор М.Максймившнец .
    Заказ 667Тираж 415Подписное
    ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., Д. 4/5
    Производственно-издательский комбинат Патент, г. Ужгород ул. Гагарина, 101
SU853842303A 1985-01-09 1985-01-09 Преобразователь фаза-код SU1352396A1 (ru)

Priority Applications (2)

Application Number Priority Date Filing Date Title
SU853842303K SU1352397A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код
SU853842303A SU1352396A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853842303A SU1352396A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код

Publications (1)

Publication Number Publication Date
SU1352396A1 true SU1352396A1 (ru) 1987-11-15

Family

ID=21158050

Family Applications (2)

Application Number Title Priority Date Filing Date
SU853842303K SU1352397A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код
SU853842303A SU1352396A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код

Family Applications Before (1)

Application Number Title Priority Date Filing Date
SU853842303K SU1352397A1 (ru) 1985-01-09 1985-01-09 Преобразователь фаза-код

Country Status (1)

Country Link
SU (2) SU1352397A1 (ru)

Also Published As

Publication number Publication date
SU1352397A1 (ru) 1987-11-15

Similar Documents

Publication Publication Date Title
SU1352396A1 (ru) Преобразователь фаза-код
SU1274128A1 (ru) Частотно-импульсный функциональный генератор
SU780201A1 (ru) Преобразователь числа импульсов
SU1374430A1 (ru) Преобразователь частоты в код
SU1249691A1 (ru) Фазовый дискриминатор
SU1275765A1 (ru) Устройство дл определени погрешности фазовращателей
SU1415225A1 (ru) Анализатор спектра по функци м Уолша
SU1239618A1 (ru) Способ измерени частоты следовани импульсов за фиксированный интеграл времени
SU1238225A1 (ru) Синхронный детектор
SU762159A1 (ru) Многоканальный преобразователь напряжение-код 1
SU1244600A1 (ru) Измеритель частоты заполнени радиоимпульсов
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1264135A1 (ru) Двухканальный врем импульсный преобразователь
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU531286A1 (ru) Управл емый делитель частоты
SU748281A1 (ru) Цифровой фазометр
SU1483620A1 (ru) Устройство дл генерации сигналов заданной скважности при переменной входной частоте
SU680159A2 (ru) Формирователь временного интервала
SU819968A1 (ru) Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи
SU1653145A1 (ru) Устройство задержки
SU1462481A1 (ru) Преобразователь частоты в напр жение
SU985944A1 (ru) Счетчик-таймер
SU1308933A1 (ru) Цифровое фазосдвигающее устройство
SU1508232A1 (ru) Импульсно-цифровой вычислительный узел
SU901827A1 (ru) Электромагнитный расходомер с частотным выходом