SU1352395A1 - Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок - Google Patents

Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок Download PDF

Info

Publication number
SU1352395A1
SU1352395A1 SU833647100A SU3647100A SU1352395A1 SU 1352395 A1 SU1352395 A1 SU 1352395A1 SU 833647100 A SU833647100 A SU 833647100A SU 3647100 A SU3647100 A SU 3647100A SU 1352395 A1 SU1352395 A1 SU 1352395A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
counter
group
Prior art date
Application number
SU833647100A
Other languages
English (en)
Inventor
Николай Иванович Мосейко
Виталий Евгеньевич Сорокин
Original Assignee
Предприятие П/Я А-1758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1758 filed Critical Предприятие П/Я А-1758
Priority to SU833647100A priority Critical patent/SU1352395A1/ru
Application granted granted Critical
Publication of SU1352395A1 publication Critical patent/SU1352395A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к области вычислительной и информационно-измерительной техники и может быть использовано в автоматизированных системах сбора -и обработки данных с интерферометров термо дерных установок. Целью изобретени   вл етс  расширение частотного диап-азона и повышение информативности . Устройство содержит М преобразователей фаза - код (ПФК), М модулей буферной пам ти и таймер, которые подключены к магистрали крей- та КАМАК. Каждый из модулей буферной пам ти св зан по информационному входу с информационным выходом соответствующего ПФК, первый управл ющий вход которого и управл ющий выход подключены к управл ющим выходу и входу модул  буферной пам ти. Вторые управл ющие входы всех ЦФК соединены с тактовым выходом таймера. Каждый ПФК состоит из дискриминатора нул , вход которого  вл етс  измерительным входом ПФК, счетчика времени, опорного генератора, узла управлени , делител  переключател  частоты, коммутатора, счетчика фазы и буферного регистра. Информационным выходом ПФК  вл ютс  выходы счетчика времени и буферного регистра. Выполнение счетчика фазы в виде отдельных групп, взаимосв зь которых между собой, а также с остальными блоками ПФК осуществл етс  через разделенный на такое же количество групп коммутатор, позвол ет по командам, поступающим по магистрали крейта КАМАК, оперативно увеличивать разр дность счетчика времени за счет использовани  одной или нескольких групп счетчика фазы. 2 з.п ф-лы, 5 ил. оэ СП 5 со со СП

Description

1
Изобретение относитс  к области вычислительной и информационно-изме- Ьителышй техники и может быть использовано в автоматизированных системах сбора и обработки данных с интерферометров термо дерных установок
Цель изобретени  - расширение частотного диапазона и новышение информативности .
На фиг.1 нредставлена блок-схема устройств.а; на фиг.2 - схема преобра зо-вател  фаза - код; на фиг.З - схе- a счетчика фазы и коммутатора; на фиг.4 - схема узла управлени ; на фиг о 5 - схема таймера.
Устройство дл  измерени  фазовых сдвигов сигналов от мггогоканальных интерферометров термо дерных установок (фиг.1) содержит преобразователи 20 минатора 5 нул  (i I.N). Остальные
1.1-1.М фаза - код, модули 2,1-2.М буферной пам ти и таймер 3, подключенные к стандартной магистрали 4 крейта КАМАКс Первый преобразователь .1 фаза код измерительным входом соедга-ген с выходом опорного канала интерферометра, а остальные преобразователи 1.2-1.М фаза -.код аналогичными входами соединены с выходами
N входов первой группы информационных входов нервой группы 16 коммутатора 11 соединены с выходом переноса .счетчика 6 времени. В каждой из других .2 групп 17 и 18 коммутатора I остальные N входов первой группы информационных входов соединены с выходом переноса предьщущей группы 13 и 14 счетчика 9 фазы. Первые i входов вто- измерительных каналов интерферометра. 30 рой группы информационных входов в Каждый из модулей 2.1-2.М буферной каждой i-й группе 16-18 коммутатора 1 1 соединены с формирователем сигнала логического нул  (например, с общей шиной устройства), а остальные 35 входы второй группы информацонных входов каждой из групп 16 - 18 ком-, мутатора 1I соединены с первым выходом узла 12 управлени  (выход . Сброс СВ). Третий и четвертый вы- 40 ходы узла 12 управлени  (выходы блокировки и управлени ) подключены со- Калсд1 ш преобразователь фаза - код (фиг.2) содержит дискриминатор 3 нул , счетчик 6 времени, опорный генератор 7, делитель-переключатель 8 частоты., счетчик 9 фазы, буферный регистр 10, коммутатор 11 и узел 12 управлени . Вход дискриминатора 5 ну-, л   вл етс  измерительным входом
50
пам ти соединен информационным входом управл ющими входом и выходом с информационным выходом, управл ющим выходом и первым управл юпдим входом соответствующего преобразовател  фаза - код. Тактовый выход таймера 3 подключен к второму управл ющему входу (входу запуска цикла) каждого преобразовател  фаза - код.
ответственно к входам стробировани  и управлени  каждой группы 16 - 18 коммутатора II. Вторые входы сброса 45 каждой из групп 13 - 15 счетчика 9 фазы соединены с п тым выходом узла 12 управлени  (выход Общий сброс), а первые входы сброса и счетные входы каждой группы 13-15 св заны соот-. ветственно с вторым и первым выходами соответствующей группы 16 - 18 коммутатора 11.
Узел 12 управлени  содерж,ит (фиг. 4) дешифратор 19 команд КАМАК, ре-:
преобразовател  фаза - код, а информационные выходы буферного регистра 10 и счетчика 6 времени - информационным выходом преобразовател  фаза - код. Информационные входы буферного регистра 10 соединены с соответствую- 55 гистр 20 состо ни , первый триггер щими выходами счетчика 9 фазы. Выход 21 (триггер сигнала блокировки), опорного генератора 7 соединен с второй триггер 22 (триггер сигнала информационным входом делител -пере- запуска цикла), третий триггер 23 ключател  8 частоты, первый (основ- (триггер сигнала окончани  цикла).
52395
ной
выход которого подключен к счетному входу счетчика 6 времени. Счетчик 9 фазы и коммутатор 11
с каждого нреобразовател  фаза - код разделены на N групп и содержат соответственно (при N 3, фиг.З) первую - третью группы 13-15 счетчика 9 фазы и первую - третью группы
10 16 - 18 коммутатора 11, Кажда  группа 16 - 18 коммутатора 11 содержит входы стробировани , первый и второй выходы, соответствующие им две группы информационных входов (по N+1входов
15 в каждой группе) и общие входы управлени .
Каждый i-й вход первой группы информационных входов i-й группы коммутатора 11 соединен & выходом дискриN входов первой группы информационных входов нервой группы 16 коммутатора 11 соединены с выходом переноса .счетчика 6 времени. В каждой из других групп 17 и 18 коммутатора I остальные N входов первой группы информационных входов соединены с выходом переноса предьщущей группы 13 и 14 счетчика 9 фазы. Первые i входов вто- 0 рой группы информационных входов в каждой i-й группе 16-18 коммутатора 1 1 соединены с формирователем сигнала логического нул  (например, с общей шиной устройства), а остальные 5 входы второй группы информацонных входов каждой из групп 16 - 18 ком-, мутатора 1I соединены с первым выходом узла 12 управлени  (выход . Сброс СВ). Третий и четвертый вы- 0 ходы узла 12 управлени  (выходы блокировки и управлени ) подключены со-
0
ответственно к входам стробировани  и управлени  каждой группы 16 - 18 коммутатора II. Вторые входы сброса 5 каждой из групп 13 - 15 счетчика 9 фазы соединены с п тым выходом узла 12 управлени  (выход Общий сброс), а первые входы сброса и счетные входы каждой группы 13-15 св заны соот-. ветственно с вторым и первым выходами соответствующей группы 16 - 18 коммутатора 11.
Узел 12 управлени  содерж,ит (фиг. 4) дешифратор 19 команд КАМАК, ре-:
5 гистр 20 состо ни , первый триггер 21 (триггер сигнала блокировки), второй триггер 22 (триггер сигнала запуска цикла), третий триггер 23 (триггер сигнала окончани  цикла).
счетчик 24 внутренних таймирующих сигналов, четвертый триггер 25 (триггер сигналов синхронизации преобразовател  фаза - код с модулем буферной пам ти).
Входы и выходы сопр жени  дешифратора 19 команд КАМАК и информационные входы регистра 20 состо ни   вл ютс  входами и выходами сопр жени  преобразовател  фаза - код с магистралью 4 крейта КАМАК. Выход и второй вход сброса триггера 25  вл ютс  соответственно вторым выходом и пер вым входом узла 12 управлени  и используютс  в качестве управл ющего выхода и первого управл ющего входа преобразовател  фаза - код. В приведенном примере конкретного выполнени  узла 12 управлени  его первый вход соединен также с его первым выходом (выход Сброс СВ).
Таймер 3 содержит (фиг.5) подключенные к магистрали 4 крейта КАМАК программно-управл емые генераторы 26 и 27 и счетчики 28 и 29. Первые выходы генераторов объединены и  вл ютс  тактовым выходом таймера, второй выход генератора 26 подключен к входу счетчика 28, а второй выход генератора 27 - к входу счетчика 29. Выход счетчика 28 подключен к . входу Стоп генератора 26 и входу Пуск генератора 27, а выход счетчика 29 - к входу Стоп генератора 27 и входу Пуск генератора 26.
Устройство работает следующим образом.
Перед началом измерительного цикла все части устройства устанавливаютс  в исходное состо ние. Управление осуществл етс  командами, передаваемыми по стандартной магистрали 4 крейта КАМАК.
В калсдом преобразователе фаза - код по сигналу (ZYC)S2, формируемому дешифратором I9 в ответ на один из сигналов общего управлени  магистрали 4 крейта КАМАК Z или С (со строб- сигналом S2), происходит сброс регистра 20, триггеров 21 и 25 и счетчика 9 фазы. При этом с выхода триггера 21 снимаетс  сигнал, вызьшающий сброс и блокировку триггеров 22 и 23
и счетчика 24, а также блокировку вы- 55 управл ющих входов и выходов пре- ходов коммутатора 11. Сброшенный и образователей 1.I-I.M фаза - код заблокированный триггер 22 в свою выходов генераторов 26 и 27 таймера очередь, блокирует первый (основной)/ 3. В каждом преобразователе фаза - - выход делител -переключател  8, а код разблокировка входов коммутатору.
10
15
20
2395
триггер 23 - счетчик 24 и триггер 25, которые в таком состо нии не формируют внутренние таймирующие сигналы и синхросигнал Запрос на втором выходе узла 12 управлени  . (цикла записи слова преобразовател  фаза - код в модуль буферной пам ти) т.е. в этом состо нии в преобразователе фаза - код не работают счетчики 6 и 9 и не запускаютс  циклы преобразовани  и записи текущих значений фазы (с частотой тактовых импульсов таймера 3).
Затем по сигналу М(0)Г( 16)81, формируемому дешифратором 19 узла 12 управлени  в ответ на соответствующую команду КАМАК, происходит запись в регистр 20 состо ни  слова, передаваемого по шинам w записи магистрали 4 крейта КАМАК. При этом с выходов регистра 20 снимаютс  управл ющие сигналы, поступающие на четвертый и седьмой выходы узла 12 25 управлени  (вькоды Управление). Сигналы с седьмого выхода узла 12 управлени  принимаютс  делителем-переключателем 8 частоты и обеспечивают установление требуемой частоты тактовых импульсов счетчика 6 времени . Сигналы с четвертого выхода узла 12 управлени  поступают на управл ющие входы коммутатора 11 и обеспечивают соответствующзто коммутацию его информационных входов дл  установлени  требуемой разр дности счетчиков 6 времени и 9 фазы.
Б таймере 3 перед началом измерительного цикла происходит предустановка частоты тактовых импульсов каждого из генераторов 26 и 27. Причем устанавливаемые частоты генераторов отличаютс  друг от друга, а выходы генераторов блокируютс . Кроме того, в таймере 3 выполн етс  предустановка счетчиков 28 и 29. Счетчики 28 и 29 устанавливаютс  дл  контрол  отработки заданного числа тактовых импульсов (за определенный интервал времени) генераторами 26 и 27 соответственно.
Измерительный цикл в устройстве начинаетс  с приходом команд КАМАК, вызьтающих разблокировку измерительных
30
35
40
45
50
11, триггеров 21-23 и счетчика 24 осуществл етс  (см.фиг,4) по команде управлени  КАМАК NA(15)F(26). Аналогично запускаютс  генераторы 26 и 27 таймера 3.
После разблокировки коммутатора I1 счетчик 9 фазы каждого преобразовател  фаза - код начинает непрерьшньй отсчет фазы сигналов интерферометра (кратной 2). С приходом очередного тактового импульса от таймера 3 на вторые управл ющие-входы преобразователей 1.1-1.М в них одновременно запускаютс  циклы преобразовани  и запи- з измерений, который начинаетс  с при-/
си в модули 2,1-2,М буферной пам ти текущих значений кодов фазы с кодами времени их регистрации относительно тактового импульса таймера 3,
Цикл преобразовани  в преобразовател х .фаза - код начинаетс  установкой триггера 22 тактовым импульсом от таймера 3. При этом на выходе триггера 22 (восьмой выход узла 12
20
ходом следующего тактового импульса от таймера 3,
Регистраци  текущих значений фаз сигналов измерительных каналов и опорного канала интерферометра (с од новременной регистрацией времени каж дого отсчета) происходит с периодиче ской сменой частоты таймера 3, Приче общее число регистрируемых значений
управлени ) формируетс  сигнал, вызы- 25 (точек отсчета) одним измерительным
вающий разблокировку основного выхода делител -переключател  8 частоты, в результате чего начинает работу счетчик 6 времени, Следутощий за этим импульс от дискриминатора 5 нул  регистрируетс  счетчиком 9 фазы и взводит триггер 23, сигнал с выхода которого вызывает сброс триггера 22 и запуск счетчика 24, Сброшенный триггер 22 блокирует основной выход де- лител -переключател  8 частоты, что вызывает остановку счетчика 6 времени Сигналами с первого и второго выходов счетчика 24, работающего от т-акто вых импульсов, поступающих с дополни- тельного выхода делител -переключател  8, производитс  перезапись текущего значени  счетчика 9 фазы в буфер- ньш регистр 10 и установка триггера
25, а сигналом с его третьего выхода 45 адресных счетчиков в модул х буферной
сброс триггера 23, В свою очередь, сброшенный триггер 23 вызывает сброс и блокировку счетчика 24,
С момента установки триггера 25 и выдачи им сигнала Запрос на упра л ющий выход преобразов.ател  фаза - код начинаетс  цикл записи текущего значени.  кода фазы и кода времени его регистрации преобразователем фаза - код относительно очередного :тактового импульса таймера 3 в соответствующий модуль буферной пам ти. Причем текущий код фазы содержитс  IB буферном регистре 10, а соответст
2395б
вующий ему код времени - в счетчике 6 времени. Цикл записи кодов фазы и времени завершаетс  увеличением адресного счетчика модул  буферной пам ти и выдачей сигнала Ответ, который nocTjmaeT иа первый управл ющий вход соответствующего преоб- разовател  фаза - код и вызывает в нем сброс триггера 25 и счетчика 6 времени,
В этом состо нии преобразователи 1 J-1,M фаза - код и модули 2,1-2,М буферной пам ти готовы к новому циклу
0
0
ходом следующего тактового импульса от таймера 3,
Регистраци  текущих значений фаз сигналов измерительных каналов и опорного канала интерферометра (с одновременной регистрацией времени каждого отсчета) происходит с периодической сменой частоты таймера 3, Причем общее число регистрируемых значений
каналом устройства равно
V P(Ni + N),
- объем буферной пам ти;
- число включений каждого из
генераторов 26 и 27 таймера
за цикл измерений;
- число отсчетов, выполненных
с частотой работы генераторов 26 и 27 соответственно во врем  их очередного включени  ,
Измерительный цикл устройства за- - вершаетс  по сигналу LAM, передаваемому , по соответствующей шине магистрали 4 крейта КАМАК при переполнении ад- ресдого счетчика одного из модулей 2,-2.М буферной пам ти. Переполнение
пам ти происходит практически одновременно после последнего тактового импульса таймера 3, Длительность измерительного цикла устройства равн етс 
P(N,- T; + Nj-T,,),
где Т, и
Т. , периоды сигналов, гене50
рируемых соответственно генераторами 26 и 27, Цикл измерений завершаетс  (см,фиг,4) блокировкой входов и выхо- gg дов преобразователей 1,1-1.М и выхода таймера 3 по команде КАМАК M(15)F (.24),
Считьюание данных, записанных в модули 2,1-2.М буферной пам ти, осуществл етс  по стандартной магистрали 4 крейта КАМАК с использованием соответствующих команд чтени .
Фаза If (t) сигнала опорного кана- ла интерферометра в любой момент времени очередного цикла преобразовани  устройства определ етс  выражением
25r-f.t,
где fp - частота сигналов опорного
канала интерферометра; t - врем  относительно очередного тактового импульса таймера 3. Фаза Vf,(t) сигнала п-го измерительного канала интерферометра (кратна  2 Г) может быть определена только в момент t,, прихода импульса от дискриминатора 5 нул  соответствующего преобразовател  фаза - код во врем  измерительного цикла устройства. В св зи с этим текущее значение фазового сдвига Lf (t ) сигнала п-го канала интерферометра определ етс  следующим образом: / )y,{tj ( - c/,(t,) 2(Nt -и о)
т„
2T() + ( )Jb,
{)
где N
N
N
текущее значение кода счетчика 9 фазы преобразовател  фаза - код п-го измерительного канала; текущее значение кода счетчика 9 фазы преобразовател 
счетчика времени; fp - промежуточна  частота сигналов интерферометра; Т - период сигнала измерительного канала интерферометра. Таким образом, максимальна  величина fg , определ юща  точность отсчетов /1(/ (t) согласно формуле (1), и максимальна  величина Т определ ют значение т. Наибольшее значение m должно составл ть около 10 бит дл  регистрации данных с лазерных интерферометров , обеспечивающих на выходе сигналы с периодом Tj около 100 мкс.
35
N: При этом абсолютна  погрешность отсчетов устройства не превышает. 2 nTj/T 0,36°, если fg 10 МГц, т.е. соответствует классу точности известных типов лазерных интерферо- 1.1 фаза - код опорного ка- ю метров.
нала;Дл  работы устройства во всем частекущее значение кода счет- тотном диапазоне от 10 КГц до 2 МГц чика 6 времени преобразова- сигналов промежуточной частоты нз- тел  фаза - код п-го изме- вестных типов интерферометров с мини- рительного канала; 45 мольной разр дностью информационных текущее значение кода счет- слов преобразователей 1.1-1.М, записываемых в модули 2.1-2.М буферной
чика 6 времени преобразовател  1.1 фаза - код опорного канала;
Т.- период тактовых импульсов счетчика 6 времени преобразователей фаза - код; Т - период сигналов опорного
канала интерферометра. Счетчики 9 фазы разр дностью п обеспечивают определение разности фаз сигналов в следующих пределах:
О i ,)if(t) 27Г(2 - 1) . (2)
50
пам ти, в каждом преобразователе фаза - код устройства с помощью коммутатора 11 имеетс  возможность устанавливать соответствующую разр дность счетчика 6 времени и счетчика 9 фазы. Причем при увеличении разр дности m счетчика временн можно 55 уменьшить разр дность п счетчика фазы.
На фиг.З показан вариант коммута- ;тора 11, позвол ющий установить разр дность счетчика 9 фазы равной 8,6
Так как значение /di/Ct) пр мо пропорционально длине волны интерферометра то оно достигает максимальной величины при использовании СВЧ-интерфе- рометра, имеющих наибольшую длину волны. Дл  СВЧ-интерферометров миллиметрового и субмиллиметрового диапазонов Ч мчкс -- Поэтому максимальное значение п разр дности счетчика 9 фазы устройства согласно формуле (2) должно быть равно 8 битам. Разр дность m счетчика 6 времени может быть найдена из выражени 
f5.
ЛМ п 2
от
I 7/
fB-{Tj
МО tC )
(3)
где fg - частота тактовых импульсов
счетчика времени; fp - промежуточна  частота сигналов интерферометра; Т - период сигнала измерительного канала интерферометра. Таким образом, максимальна  величина fg , определ юща  точность отсчетов /1(/ (t) согласно формуле (1), и максимальна  величина Т определ ют значение т. Наибольшее значение m должно составл ть около 10 бит дл  регистрации данных с лазерных интерферометров , обеспечивающих на выходе сигналы с периодом Tj около 100 мкс.
50
пам ти, в каждом преобразователе фаза - код устройства с помощью коммутатора 11 имеетс  возможность устанавливать соответствующую разр дность счетчика 6 времени и счетчика 9 фазы. Причем при увеличении разр дности m счетчика временн можно 55 уменьшить разр дность п счетчика фазы.
На фиг.З показан вариант коммута- ;тора 11, позвол ющий установить разр дность счетчика 9 фазы равной 8,6
и 4, причем, при уменьшении разр дно- сти счетчика 9 фазы соответственно увеличиваетс  разр дность счетчика 6 времени.

Claims (3)

  1. Формула изобретени 
    i.Устройство дл  измерени  фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок , содержащее М преобразователей
    фаза - код, М мoдyJJeй буферной пам ти и таймер, которые входами и выходами сопр жени  подключены к магистрали д крейта КАМАК, каждый из модулей буферной пам ти информационным входом управл ющими выходом и входом соединен с информационным выходом,первым управл ющим входом и управл ющим выхо- д второй группе информационных входов дом соответствзтощего преобразовате- каждой группы коммутатора , - с перкоммутатора - с первым выходом узла управлени , в первой группе коммутатора остальные входы первой группы информационных входов соединены с выходом переноса счетчика времени, а в каждой из последующих групп коммутатора осталы-гые входы первой группы информационных входов подключены к выходу переноса предьщущей группы счетчика фазы, входы стробировани  и входы управлени  каждой группы комму татора соединены соответственно с - третьим и четвертым выходом узла управлени , а выход, соответствующий первой группе информационных входов каждой группы коммутатора - со счетным входом соответствующей группы счетчика фазы, выход, соответствующий
    л  фаза - код, содержащего дискриминатор нул , вход которого  вл етс  измерительным входом преобразовател  счетчик времени, опорньн генератор и узел управлени , св занный первым выходом с входом сброса счетчика времени , -второй выход и первый вход узла управлени   вл ютс  соответственно управл ющим выходом и первым управл ющим входом преобразовател , о тличающее-с  тем, что, с целью расширени  частотного диапазона устройства, тактовый выход таймера подключен к вторым управл ющим входам преобразователей фаза.- код, в каждый из которых дополнительно введены счетчик фазы, коммутатор, буферный регистр и делитель-переключатель частоты, св занный информацион- р лени , причем информационным выходом ным входом с выходом генератора опор- преобразовател  фаза - код  вл ютс  ной частоты, а первым выходом - со счетным входом счетчика времени, привыходы счетчика времени и буферного регистра.
    чем коммутатор и счетчик фазы разделены на N групп, кажда  группа комму- ц.ю щ е е с   тем, что узел управлени 
    татора содержит входы управлени , входы стробировани , две группы по Ы+1 информационных -входов и два выхода , соответствующих двум группам информационных входов, причем в i-й группе коммутатора i-й вход первой группы информационных входов соединен с выходом дискриминатора нул , а входы с первого по i-й второй груп; пы информационных входов каждой i-й группы коммутатора соединены с формирователем сигнала логического нул , остальные входы второй группы информационных входов каждой из групп
    второй группе информационных входов каждой группы коммутатора , - с перкоммутатора - с первым выходом узла управлени , в первой группе коммутатора остальные входы первой группы информационных входов соединены с выходом переноса счетчика времени, а в каждой из последующих групп коммутатора осталы-гые входы первой группы информационных входов подключены к выходу переноса предьщущей группы счетчика фазы, входы стробировани  и входы управлени  каждой группы коммутатора соединены соответственно с - третьим и четвертым выходом узла управлени , а выход, соответствующий первой группе информационных входов каждой группы коммутатора - со счетным входом соответствующей группы счетчика фазы, выход, соответствующий
    вым входом сброса соответствующей группы счетчика фазы, вторые входы сброса групп счетчика фазы объедине5 ны и соединены с п тым выходом узла управлени , а информационный выход счетчика фазы соединен с информационным входом буферного регистра, вход управлени  записью которого подключен
    0 к шестому выходу узла управлени , второй вход узла управлени   вл етс  вторьм управл ющим входом преобразовател  фазд - код, третий вход узла управлени  подключен к выходу дискри- минатора нул , а седьмой и восьмой йыходы - к первому и второму управл ющим входам делител -переключател  частоты, в.торой выход которого соединен с четвертым входом узла управлени , причем информационным выходом преобразовател  фаза - код  вл ютс 
    выходы счетчика времени и буферного регистра.
  2. 2. Устройство по п.Г, о т л и ч а-
    0
    каждого преобразовател  содержит четыре триггера, счетчик, регистр состо ни  и дешифратор команд КАМАК, причем входы и выходы сопр жени  де-. шифратора соединены с шинами управлени  входов и выходов сопр жени  узла управлени  с магистралью крейта КАМАК, первый выход дешифратора соединен с первым входом сброса первого триггера и входом сброса регистра состо ни , вход управлени  записью которого соединен с вторым выходом, дешифратора, информационный вход регистра состо ни  св зан с шинами
    11
    записи ((и) входа сопр жени  узла управлени , а первый и второй выходы регистра состо ни   вл ютс  четвертым и седьмым выходами узла управлени , третий и четвертый выходы дешифратора соединены с входами сброса и установки первого триггера, выход которого  вл етс  третьим выходом узла управлени  и подключен к первьм входам сброса второго и третьего триггеров, вход стробировани  второго триггера  вл етс  вторым входом узла управлени , инверсный выход - восьмым выходом узла управлени  и подклю- чен к своему информационному входу, а пр мой выход св зан с информационным входом третьего триггера, вход стробиро.вани  которого  вл етс  треть
    135
    им входом узла управлени , а выход
    соединен с вторым входом сброса второго триггера и инверсным входом сброса счетчика, счетный вход которого  вл етс  четвертьш входом узла управлени , первый выход - шестым выходом узла управлени  и подключен к входу стробировани  четвертого триггера, информационный вход которого соединен с вторым выходом счетчика, третий выход счетчика св зан с вторым входом
    Сигко/1 ofjop. , ffotfo/ra о те фе/ ол4ет/за
    Сигмолы измерительных ffoffcr/roff t/ me/ e/yfff4fmfle
    15 10
    25
    ЗО
    2395
    сброса третьего триггера, причем п тый выход дешифратора  вл етс  п тым выходом узла зтравлени  и соединен с первым входом сброса четвертого триггера , выход которого  вл етс  вторым выходом узла управлени , а второй вход сброса соединен с первыми входом и выходом узла управлени ,
  3. 3. Устройство по П.1, отличающеес  тем, что, с целью повышени  информативности за счет повышени  частоты запуска преобразовател  фаза - код на интервалах быстрого изменени  измер емых параметров, таймер содержит подключенные к магистрали крейта КАМАК две пары программно- предустанавливаемых генераторов и счетчиков, причем первые вькоды генераторов объединены и подключены к вторым управл ющим входам преобразователей , вторбй выход каждого генератора подключен к входу счетчика, образующего с ним пару, выход каждого . счетчика подключен к входу Стоп генератора, работающего с ним в одной паре, и входу Пуск генератора другой пары, причем каждый генератор и счетчик имеют отдельные входы сопр жени  с магистралью крейта КАМАК.
    20
    -,
    i
    «)
    г
    ;
    I
    VJ
    V A/t
    S
    л
    К- н
    llfr 1
    щ
    V
    I
    «м
    «VJ
    ,93 S(.,
    с Vyo ffffOlfg
    V. y
    loagy nffhtfOH
    (/S 4:)/fUJOf «
    0
    ГУ
    ,40WJ
    t
    M
    rtf
    OJ
    QO
    :t,.
    SO
    s
    сч,
    л
    h
    ii
    Составитель А.Дорошенко Редактор Л.Веселовска  Техред Л.Олийнык Корректор А.Т ско
    Заказ 5562/44
    Тираж 730Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4
    Л .«
    :
    «
    1,
    /
SU833647100A 1983-09-28 1983-09-28 Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок SU1352395A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833647100A SU1352395A1 (ru) 1983-09-28 1983-09-28 Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833647100A SU1352395A1 (ru) 1983-09-28 1983-09-28 Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок

Publications (1)

Publication Number Publication Date
SU1352395A1 true SU1352395A1 (ru) 1987-11-15

Family

ID=21083537

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833647100A SU1352395A1 (ru) 1983-09-28 1983-09-28 Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок

Country Status (1)

Country Link
SU (1) SU1352395A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент С111А № 3913028, кл. 331-1А, опублик. 1975. А 1друшкевич Н.Г. и др. Цифровые модули в стандарте КАМАК. ИАЭ-3846/16, М., 1983. Korten М., Soltwisch Н. Data acquisition and processing system for the HCN interferometer. Diagnostic at the TEXTOR experiment. Proc. 1 1-th Symposiшn on Fusion Technology (SOFT), Oxford, 1980. *

Similar Documents

Publication Publication Date Title
EP0823678B1 (en) Integrated circuit implementing a time measuring device capable of precisely measuring a small time intervall
JPS6051026A (ja) カウンタ
SU1352395A1 (ru) Устройство дл измерени фазовых сдвигов сигналов от многоканальных интерферометров термо дерных установок
US5090034A (en) Dual channel ionization counter
SU1443175A1 (ru) Преобразователь перемещени в код
SU1131326A1 (ru) Цифровой фазометр
SU1018036A1 (ru) Цифровой частотомер
US4352009A (en) Variable ratio totalizer
SU1255985A1 (ru) Устройство дл измерени временных интервалов /его варианты/
RU2012027C1 (ru) Способ многоканального измерения моментов времени регистрации событий и устройство "квантохрон" для его осуществления
SU1320770A1 (ru) Цифровой фазометр мгновенных значений
SU1679211A1 (ru) Счетчик фотонов
SU828171A1 (ru) Цифровой измеритель временныхиНТЕРВАлОВ
SU1720028A1 (ru) Многоканальный фазометр
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
RU1794756C (ru) Устройство приема информации на подвижной состав
SU1538060A1 (ru) Устройство дл измерени температуры
SU808955A1 (ru) Цифровой измеритель скважностипР МОугОльНыХ иМпульСОВ
SU957109A2 (ru) Устройство дл измерени относительных значений разности скоростей
SU549754A1 (ru) Преобразователь частота-код
SU1238194A1 (ru) Умножитель частоты
SU1291923A2 (ru) Преобразователь временных интервалов в цифровой код
SU1374430A1 (ru) Преобразователь частоты в код
RU1786445C (ru) Цифровой измеритель периода
SU960653A1 (ru) Устройство дл измерени флуктуаций частотных сигналов