SU1345321A1 - Устройство дл формировани серий импульсов - Google Patents

Устройство дл формировани серий импульсов Download PDF

Info

Publication number
SU1345321A1
SU1345321A1 SU864054546A SU4054546A SU1345321A1 SU 1345321 A1 SU1345321 A1 SU 1345321A1 SU 864054546 A SU864054546 A SU 864054546A SU 4054546 A SU4054546 A SU 4054546A SU 1345321 A1 SU1345321 A1 SU 1345321A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
switch
counting
counting trigger
Prior art date
Application number
SU864054546A
Other languages
English (en)
Inventor
Виктор Сергеевич Точилин
Владимир Викторович Гуськов
Алексей Юрьевич Чечекин
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU864054546A priority Critical patent/SU1345321A1/ru
Application granted granted Critical
Publication of SU1345321A1 publication Critical patent/SU1345321A1/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики с им- пульсным управлением и позвол ет повысить надежность его работы. Устройство содержит генератор 1 тактовых импульсов, элемент 2 совпадени , двоичный счетчик 3, счетные триггеры 5 и 9, датчики 6 и 7 кодов и коммутатор 8. Дл  достижени  цели в устройство введены элемент 4 совпадени  и инвертор 10 и образованы новые функциональные св зи.3 ил. фаг.1

Description

Изобретение относитс  к импульсной технике и может быть использовано в системах и устройствах автоматики с импульсным управлением.
Целью изобретени   вл етс  повышение надежности работы устройства.
На фиг.1 приведена структурна  электрическа  схема устройства дл  формировани  серий импульсов; на фиг.2 - электрическа  функциональна  схема выполнени  коммутатора; на фиг.З - временные диаграммы, по сн ющие работу устройства.
Устройство дл  формировани  серий импульсов содержит (фиг.1) генератор
1тактовых импульсов, первый -элемент
2совпадени , двоичный счетчик 3, второй элемент 4 совпадени , первый счетный триггер 5, первый датчик 6 кодов, второй датчик 7 кодов, комму- татор 8, второй счетный триггер 9, инвертор 10.
Выход генератора 1 тактовых импуль сов соединен с первым входом первого элемента 2 совпадени  и входом инвертора 10, выход которого соединен со счетным входом двоичного счетчика 3, второй вход первого элемента 2 совпа- дени  соединен с первым выходом второго счетного триггера 9, а выход  вл етс  выходом устройства; перва  группа входов коммутатора 8 соединена с выходами первого датчика 6, втора  группа входов соединена с выходами второго датчика 7, третий вход комму- татора 8 соединен с вторым входом первого элемента 2 совпадени  и первым выходом Второго счетного триггера 9, четвертый вход коммутатора 8 соединен с вторым выходом второго счетного триггера 9, счетный вход которого соединен с выходом первого счетного триггера 5; первый вход второго эле- мента 4 совпадени  соединен с выходом инвертора 10, второй вход - с выходом первого счетного триггера 5, а выход второго элемента совпадени  - с вторым входом первого счетного триггера 5, первый вход которого соединен с вы ходом старшего разр да двоичного счет чика 3, п тый вход коммутатора 8 соединен с выходом первого счетного триггера 5, а выходы коммутатора 8 соединены с установоч11ь ми разр дными входами двоичного счетчика 3.
Коммутатор 8 (фиг.2) содержит два элемента И 11 и п элементов 2И - ИЛИ
12, выходы которых  вл ютс  выходами коммутатора 8, первые входы элементов 2И - ИЛИ 12 составл ют первую группу входов коммутатора 8, вторые входы элементов 2И - ИЛИ 12 составл ют вторую группу входов коммутатора , вторые входы элементов 2И - ШШ 12 , соединены между собой и с выходом первого элемента И 11, вторы входы элементов 2И - ИЛИ 12 соединены между собой и с выходом второго элемента И 11, первые входы элементов И 11  вл ютс  третьим и четвертым входами коммутатора 8, вторые входы элементов И 1 объединены и  вл ютс  п тым входом коммутатора 8.
Устройство дл  формировани  серий импульсов работает следующим образом
Генератор 1 тактовых импульсов формирует стабильную последовательность тактовых импульсов (фиг.За), котора  поступает на вход инвертора 10 и на первый вход элемента 2 совпадени  .
Инвертированные тактовые импульсы с выхода инвертора 10 (фиг.36) поступают на вход двоичного счетчика и первый вход элемента 4 совпадени . На выходе триггера 5 присутствует низкий потенциал. Двоичный счетчик 3 подсчитывает импульсы, поступающие с генератора 1. Наличие серии импульсов или паузы между сери ми на выходе устройства определ етс  в каждый момент времени состо нием счетного триггера 9. Если счетный триггер 9 находитс  в единичном состо нии (фиг.Зе), то высокий потенциал с его выхода разрешает прохождение импульсов через элемент 2 совпадени  (фиг.Зж). Счетчик 3 считает импульсы генератора 1 до заполнени . Следующий после заполнени  счетчика 3 импульс переключает все разр дные триггеры счетчика 3, в том числе тригер старшего разр да, в нулевое состо ние (фиг.Зв). Переключение триггера старшего разр да счетчика 3 единичного состо ни  в нулевое вызывает срабатывание триггера 5. На выходе триггера 5 по вл етс  высокий Потенциал (фиг.Зг), который поступает на п тый вход коммутатора 8 и вместе с сигналом высокого уровн  с выхода Q триггера 9, который поступает на третий вход коммутатора 8, разрешает подключени  выходов датчика 6 кодов к установочным входам разр дных триггеров счетчика 3.
В счетчик 3 при этом записываетс  инверсный код длительности паузы, который задаетс  датчиком 6 кодов. По окончании тактового импульса на выходе инвертора 10 по вл етс  высокий потенциал, который вместе с сигналом высокого уровн  с выхода триггера 5 вызывает по вление высокого потенциала на выходе элемента 4 совпадени  (). Высокий потенциал с выхода элемента 4 совпадени  переключает триггер 5 в нулевое состо ние . На выходе триггера 5 по вл етс  сигнал низкого уровн , который отключает выходы датчика 6 кодов от установочных входов счетчика и переключает счетный триггер 9 в нулевое состо ние.
Низкий потенциал с пр мого выхода Q счетного триггера 9 закрывает элемент 2 совпадер5 1 , что соответствует окончанию серии импульсов и началу паузы между сери ми. После этого двоичный счетчик 3 начинает считать, импульсы, поступающие с генератора 1 импульсов,
Счетчик 3 считает импульсы генератора 1 до заполнени . Следующий после заполнени  счетчика 3 импульс генератора I переключает счетчик 3 в нулевое состо ние. Переключение старшего разр да счетчика 3 из единичного состо ни  в нулевое вызывает срабатывание счетного триггера 5, На выходе триггера 5 по вл етс  высокий потенциал , который поступает на п тый вход коммутатора 8 и вместе с сигналом высокого уровн  с инверсного выхода Q триггера 9, поступающего на четвертый вход коммутатора 8, разрешает подключение выходов датчика 7 кодов установочным входам разр дных тригге ров счетчика 3,
В счетчик 3 при этом записываетс  инверсный код длительности серии импульсов , который задаетс  датчиком 7 кодов. По окончании тактового импульса на выходе инвертора 10 по вл етс  высокий потенциал, который вместе с сигналом высокого уровн  с выхода триггера 5 вызывает по вление высокого потенциала на выходе элемента 4 совпадени . Высокий потенциал с выхода элемента 4 совпадени 
поступает на вход сброса триггера 5 и переключает его в нулевое состо ние . На выходе триггера 5 по вл етс  g сигнал низкого уровн , который отключает выходы датчика 7 кодов от установочных входов счетчика 3 и переключает счетный триггер 9 в единичное состо ние . Элемент 2 совпадени  откры0 ваетс  и начинает пропускать импульсы с выхода генератора 1, что соответствует окончанию паузы между сери ми и началу следующей серии импульсов. Далее работа устройства повтор етс .
5

Claims (1)

  1. Формула изобре.тени 
    Устройство дл  формировани  серий импульсов, содержащее двоичный счет0 чик, генератор тактовых импульсов, выход которого соединен с первым входом первого элемента совпадени , второй вход которого соединен с первым выходом второго счетного тригге5 ра, а выход  вл етс  выходом устройства , коммутатор, перва  группа входов которого соединена с выходами первого датчика кодов, втора  группа входов соединена с выходами второго
    0 датчика кодов, третий вход коммутатора соединен с вторым входом первого элемента совпадени  и первым выходом второго счетного триггера, четвертый вход коммутатора соединен с вторым
    5 выходом второго счетного триггера, счетный вход которого соединен с выходом первого счетного триггера, отличающеес  тем, что, с целью повышени  надежности работы,
    0 в него введены инвертор и второй элемент совпадени , первый вход которого соединен со счетным входом двоичного счетчика и выходом инвертора, вход которого соединен с выходом ге5 нератора тактовых импульсов, второй вход второго элемента совпадени  соединен с входом второго счетного триггера и выходом первого счетного триггера, первый вход которого сое0 динен с .выходом старшего разр да двоичного счетчика, установочные разр дные входы которого соединены с выходами коммутатора, п тый вход которого соединен с выходом первого
    5 счетного триггера, второй вход которого соединен с выходом второго эле-, мента совпадени .
    фиг.2
    ...
    гп
    а,
    е,
    п
    Редактор Н.Слобод Ник
    сриг.З
    Составитель. В.Чижов
    Техред М.Дидык Корректор-И.Муска
    Заказ 4931/54Тираж 900 Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    П
    П
    п.
SU864054546A 1986-04-10 1986-04-10 Устройство дл формировани серий импульсов SU1345321A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864054546A SU1345321A1 (ru) 1986-04-10 1986-04-10 Устройство дл формировани серий импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864054546A SU1345321A1 (ru) 1986-04-10 1986-04-10 Устройство дл формировани серий импульсов

Publications (1)

Publication Number Publication Date
SU1345321A1 true SU1345321A1 (ru) 1987-10-15

Family

ID=21232950

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864054546A SU1345321A1 (ru) 1986-04-10 1986-04-10 Устройство дл формировани серий импульсов

Country Status (1)

Country Link
SU (1) SU1345321A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 817933, кл. Н 03 К 3/64, 1978. Авторское свидетельство СССР № I 157661, кл. Н 03 К 3/64, 1983. *

Similar Documents

Publication Publication Date Title
SU1345321A1 (ru) Устройство дл формировани серий импульсов
SU1157661A1 (ru) Устройство дл формировани серий импульсов
SU1348991A1 (ru) Преобразователь серий импульсов в пр моугольный импульс
SU1008893A1 (ru) Генератор последовательностей импульсов
SU917359A1 (ru) Распределитель-счетчик импульсов
SU1461230A1 (ru) Устройство дл контрол параметров объекта
SU1506528A1 (ru) Формирователь длительности импульсов
SU1298708A1 (ru) Устройство дл допускового контрол временных интервалов
SU771891A2 (ru) Дискретный согласованный фильтр
SU1287268A1 (ru) Селектор импульсной последовательности
SU1338061A1 (ru) Синхронный делитель частоты на 10
SU1307587A1 (ru) Делитель частоты с переменным коэффициентом делени
SU888164A1 (ru) Устройство дл передачи информации
SU1734226A1 (ru) Устройство синхронизации М-последовательности
SU1420649A1 (ru) Устройство дл формировани серий импульсов
SU1045368A1 (ru) Формирователь длительности импульсов
SU1430953A1 (ru) Генератор случайных сочетаний
SU1195430A2 (ru) Устройство дл формировани временных интервалов
SU450175A1 (ru) Устройство дл контрол дешифраторов
SU906014A1 (ru) Устройство дл фазового пуска приемника
SU913608A1 (ru) Устройство для формирования кода морзе 1 *
SU1390798A1 (ru) Многостабильный счетный триггер
SU1651358A1 (ru) Датчик случайного потока
SU467455A1 (ru) Устройство дл формировани пачек импульсов
SU1684918A1 (ru) Имитатор помех