SU1345197A1 - Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке - Google Patents
Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке Download PDFInfo
- Publication number
- SU1345197A1 SU1345197A1 SU864074415A SU4074415A SU1345197A1 SU 1345197 A1 SU1345197 A1 SU 1345197A1 SU 864074415 A SU864074415 A SU 864074415A SU 4074415 A SU4074415 A SU 4074415A SU 1345197 A1 SU1345197 A1 SU 1345197A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- modulo
- inputs
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл контрол достоверное- . ти поступающей информации. Целью изобретени вл етс расширег ие функциональных возможностей за счет контрол окончани переходного процесса при поступлении сигналов с различными логическими уровн ми. Отличительной особенностью устройства вл етс то, что оно позвол ет контролировать принимаемую информацию на предмет наличи в ней помех, обусловленных физическими свойствами линий, приемных и передающих элементов, а также наличием электромагнитных возмущений . Поставленна цель достигаетс за счет введени элемента ИЛИ и за счет выполнени формировател на зле- менте сложени по модулю два, зле- менте ИЛИ, элементе И, элементе задержки . 3 ил. УЭ (Л со 4; ел со vi
Description
113
Изобретение относитс к.вычислительной технике и может быть использовано дл контрол достоверности поступаемой информации.
Цель изобретени - расширение функциональных возможностей устройства за счет контрол окончани переходного процесса при поступлении сигналов с различными логическими уровн ми,
На фиг, 1 представлена блок-схема устройства; на фиг. 2 - блок-схема формировател импульсов; на фиг. 3 -- временна диаграмма, по сн юща работу устройства.
Устройство содержит формирователи 1 импульсов, элемент ИЛИ 2, одновиб- ратор 3, информационные входы 4 устройства , выходы 5 формирователей 1 и выход 6 устройства.
Формирователь 1 импульсов содержит элемент 7 сложени по модулю два, элемент ИЛИ 8, элемент И 9 и элемент 10 задержки.
Устройство работает следующим образом ,
В исходном состо нии на входах 4 устройства находитс уровень О, который поступает на входы элемента 7 сложени по модулю два и элемента И 9, с выхода которого О поступает через элемент 10 задержки на вход элемента ИЛИ 8 и элемента 7 сложени по модулю два, с выхода которого О поступает на выход 5 формировател и на вход элемента ИЛИ 8, с выхода которого О поступает на вход элемента И 9. Таким образом, в исходном состо нии с выходов 5 формирователей 1 на входы элемента ИЛИ 2 поступают
О
с выхода которого на вход одновибратора 3 поступает О, в результате чего одновибратор 3 остаетс в невозбужденном состо нии и на выходе устройства уровень О.
При по влении на любом из входов 4 устройства 1 она поступает на соответствующие входы элемента И 9 и элемента 7 сложени по модулю два, с выхода которого 1 поступает на выход 5 соответствующего формировател 1 и на вход элемента ИЛИ 8, с выхода которого она поступает на вход элемента И 9, в результате чего на выходе элемента И 9 тоже по вл етс 1, котора через элемент 10 задержки поступает на входы элемента ИЛИ 8 и элемента 7 сложени по модулю два, в результате чего на выходе эле
72
мента 7 по вл етс О, л-.оторый поступает на выход 5 соответствующего формировател 1 и на вход элемента
ИЛИ 8.
Таким образом, при смене на входе 4 соответствующего формировател 1 логического уровн с О на 1 на его выходе 5 по вл етс импульс положительной пол рности с длительностью , определ емой в основном параметрами элемента 10 задержки, которые выбираютс с учетом характеристик элементов формировател . Этот импульс
положительной пол рности поступает на соответствующий вход элемента ИЛИ 2, с выхода которого поступает на вход одновибратора 3 и переводит его в возбужденное состо ние, а на выходе 6 устройства по витс 1.
При смене состо ни любого из входов 4 с 1 на О он поступает на первый вход элемента 7 соответствующего формировател , в результате
чего на его входе по витс 1, котора поступает на выход 5 данного формировател и на вход элемента ИЛИ 8, а по вление О на входе элемента И 9 вызывает по вление на его выходе О, который через элемент 10 задержки поступает на второй вход элемента ИЛИ 8 и на второй вход элемента 7,что. вызывает по вление на его выходе О, которьй поступает на вход элемента ИЛИ 8 и на выход 5 формировател .
Таким образом, при смене на входе 4 формировател логического уровн с 1 на О на его выходе по витс . импульс положительной пол рности с длительностью, определ емой в основ-
ном параметрами элемента 10 задержки. Этот импульс положительной пол рности поступает на соответствующий вход элемента ИЛИ 2, с выхода которого он поступает на вход одновибратора 3 и пепереводит его в возбужденное состо в ние, если он не был возбужден, или подтвердит его возбужденное состо - . ние в противном случае. На выходе 6 устройства по витс 1.
На фиг. 3 по сн етс работа устройства при помощи временных диаграмм , где I, II - изменение сигнала на двух входах 4; III - выходы соот- ветствующих формирователей; IV - выход устройства; у - уровень смены логического состо ни ; Tf, - период помехи; Tgp - врем возбужденного состо ни одновибратора.
3
Заштрихованной областью оС значено достоверное значение информации.
В зависимости от конкретных условий период , выбираетс индивидуально или типовым дл данной линии. Очевидно, что Тд Т.
Claims (1)
- Формула изобретениУстройство дл контрол окончани переходного процесса в асинхронном логическом блоке, содержащее п формирователей импульсов (где п - число контролируемых последовательностей) и одновибратор, выход которого вл етс вьжодом окончани переходного процесса устройства, отличающеес тем, что, с целью расширени функциональных возможностей за счет контрол окончани переходного процесса при поступлении сигналов с различными логическими уровн ми, вIг- L ..5197101520устройство введен элемент ИЛИ, причем входы формирователей импульсов . вл ютс информационными входами устройства , выходы формирователей импульсов соединены с входами элемента ИЛИ, выход которого соединен с входом одновибратора, причем формирователь импульсов содержит элемент сложени по модулю два, элемент ИЛИ, элемент И и элемент задержки, причем вход формировател импульсов соединен с первым входом элемента сложени по модулю два и с первым входом элемента И, выход которого соединен с входом элемента задержки, выход которого соединен с первым входом элемента ИЛИ и с вторым входом элемента сложени по модулю два, выход которого соединен с вторым входом элемента ИЛИ и вл етс выходом формирова- .тел , выход элемента ИЛИ соединен с вторым входом элемента И.J.Jqsuff.lфиг 2Редактор М. Келеме.шСоставитель Н, ТороповаТехредм.ДидыкКорректоре. ЧерниЗаказ 4920/47Тираж 670ПодписноеВНИИПИ Государственного комитета СССР.по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Пронзводстненно-по.чиграфическое нроднри тие, г. Ужгород, ул. Проектна , 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864074415A SU1345197A1 (ru) | 1986-06-06 | 1986-06-06 | Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864074415A SU1345197A1 (ru) | 1986-06-06 | 1986-06-06 | Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1345197A1 true SU1345197A1 (ru) | 1987-10-15 |
Family
ID=21240281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864074415A SU1345197A1 (ru) | 1986-06-06 | 1986-06-06 | Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1345197A1 (ru) |
-
1986
- 1986-06-06 SU SU864074415A patent/SU1345197A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 658361, кл. G 06 F 11/00, 1976. Авторское свидетельство СССР № 434599, кл. Н 03 К 19/00, 1972. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1345197A1 (ru) | Устройство дл контрол окончани переходного процесса в асинхронном логическом блоке | |
SU1300526A1 (ru) | Устройство дл приема телесигналов | |
SU1297215A1 (ru) | Селектор импульсов | |
SU450308A1 (ru) | Фазовый дискриминатор | |
SU1718368A1 (ru) | Формирователь импульсов | |
SU1099395A1 (ru) | Приемник команд согласовани скоростей | |
SU1481734A1 (ru) | Датчик времени | |
SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU999072A1 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU1714630A1 (ru) | Устройство дл формировани тестовых воздействий | |
SU1338023A1 (ru) | Формирователь импульсов | |
SU1667227A2 (ru) | Устройство дл формировани серий импульсов | |
SU1228247A1 (ru) | Устройство дл задержки сигнала | |
SU1008893A1 (ru) | Генератор последовательностей импульсов | |
SU1117841A1 (ru) | Устройство защиты от импульсных помех при синхронном приеме импульсных сигналов | |
SU1347162A1 (ru) | Генератор импульсной последовательности | |
SU437203A1 (ru) | Формирователь импульсов | |
SU1279075A1 (ru) | Анализатор состо ни канала св зи | |
SU1485409A1 (ru) | Декодер манчестерского кода | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU1378035A1 (ru) | Селектор импульсов по частоте следовани | |
SU1087747A2 (ru) | Устройство контрол пламени | |
SU1226620A1 (ru) | Генератор импульсов | |
SU1262501A1 (ru) | Сигнатурный анализатор | |
SU1298938A1 (ru) | Устройство дл выделени тактового синхросигнала |