SU1338066A1 - Управл емый делитель частоты следовани импульсов - Google Patents
Управл емый делитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1338066A1 SU1338066A1 SU864050331A SU4050331A SU1338066A1 SU 1338066 A1 SU1338066 A1 SU 1338066A1 SU 864050331 A SU864050331 A SU 864050331A SU 4050331 A SU4050331 A SU 4050331A SU 1338066 A1 SU1338066 A1 SU 1338066A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- bus
- pulse
- Prior art date
Links
Abstract
Изобретение может быть использовано в устройствах автоматики и служит дл повышени надежности работы двигател . Устройство содержит элемент ШТИ 1, элементы 2 и 3 совпадени , триггер 4 и счетчик 6 импульсов. Введение триггера 5 и шины 8 исходного состо ни исключает сбойные ситуации при смене кода коэффициента делени , а также обеспечивает возможность удержани устройства в исходном состо нии . 1 ил. со со 00 о о: О)
Description
Изобретение относитс к импульсно технике и может быть использовано в устройствах автоматики, телемеханики и вычислительной техники.
)
Цель изобретени - повышение надежности работы нутем исключени сбойных ситуаций при смене кода коэффициента делени , а также создание возможности удержани устройства в исход-10 ном состо нии.
На чертеже приведена электрическа функциональна схема управл емого делител частоты следовани импульсов.
Устройство содержит элемент ШМ 1 , 15 тогда перед сн тием сигнала с шины
первый 2 и второй 3 элементы совпадени , первый 4 и второй 5 триггеры, счетчик 6 импульсов, выход заема которого соединен с входом запуска первого триггера 4, вход сброса которого соединен с входной шиной 7 и с тактовым входом второго триггера 5, входы запуска и сброса которого соединены с выходами соответственно первого и второго элементов совпадени 2 и 3, шина 8 исходного состо ни соединена с первым входом элемента Ш1Н 1, второй вход которог о соединен с выходом второго триггера 4 и с выходной шиной 9, выход второго триггера 5 соеди нен со счетным (вычитающим) входом счетчика 6 импульсов, первый (младший ) разр д шины 10 кода коэффициента делени соединен с первым входом первого элемента 2 совпадени и с первым (инверсным) входом второго элемента 3 совпадени , вторые входы которых соединены с выходом элемента ИЛИ 1 и с входом предварительной установки счетчика 6 импульсов, информационные входы которого соединены с соответствующими разр дами, начина с второго, шины кода коэффицие та делени .
Управл емый делитель частоты следовани импульсов работает следующим образом.
В исходном состо нии на шину 7 поступают входные импульсы, на шине 10 имеетс код коэффициента делени , на шине 8 - сигнал единичного уровн Триггер 5 находитс в состо нии, соответствующем значению младшего разр да кода коэффициента делени на шине 10, в счетчик 6 записан код коэффициента делени , наход щийс на остальных, начина с второго, разр дах шины 10; работа счетчика 6 запрещена , так как на его входе предвари
тельно11 установки имеетс сигнал единичного уровн с П1 1хода элемента 1, триггер 4 находитс в нулевом состо нии. После включени питани триггер 4, если он оказалс в единичном состо нии, устанавливаетс в нулевое состо ние первой же паузой входных импульсов с шины 7.
При сн тии с шины 8 сигнала (подаче сигнала нулевого уровн ) исчезает сигнал и на выходе элемента 1 и разрешаетс работа счетчика 6. Допустим , что коэффициент делени ,
9 триггер 5 находитс в единичном состо нии, а в счетчике 6 записано число 1 (т.е. в счетном блоке, состо щем из триггера 5 и счетчика 6, записан двоичный код 11 - код числа 3). При поступлении первого после сн ти сигнала с шины 8 переднего фронта входного импульса с шины 7 триггер 5 устанавливаетс в нулевое состо ние, в счетчике 6 остаетс записанным код числа 1, так
как на его счетном входе был перепад 1-0. По переднему фронту второго входного импульса триггер 5 устанавливаетс в единичное состо ние и, поскольку на счетном входе счетчика 6 образовалс перепад 0-1, из содержимого счетчика 6 вычитаетс 1, в нем оказываетс код числа О. На выходе заема счетчика 6 сигнал не по вл етс , так как на его счетном входе имеетс единичный уровень с выхода триггера 5. По переднему фронту третьего входного импульса триггер 5 устанавливаетс в нулевое состо ние, исчезает сигнал (по вл етс сигнал нулевого уровн ) на выходе заема счетчика 6, который устанавливает в единичное состо ние триггер 4; на шине 9 начинает формироватьс выходной Импульс.
Одновременно сигнал с выхода триггера 4 через элемент поступает на вторые входы элементов 2 и 3 на вход предварительной установки счетчика 6, который устанавливаетс в исходное состо ние, как и триггер 5. При по влении паузы после третьего тактового импульса триггер 4 устанавливаетс в нулевое состо ние.
Далее цикл работы устройства п вто р етс .
Claims (1)
- Формула изобретениУправл емый делитель частоты следовани импульсов, содержащий счетчик импульсов, вход предварительной уста- новки которого соединен с выходом элемента ИЛИ, два элемента совпадени , первый вход первого из которых соединен с первым разр дом шины кода коэффициента делени , и первый триггер, вход сброса которого соединен с входной шиной, выход - с выходной шиной, отличающийс тем, что, с целью повышени надежности работы, в него введены второй триггер и шина исходного состо ни , котора соединен с первым входом элемента ИЛИ, второй вход которого соедиРедактор А.Маковска-v« -.Заказ 4145/46Составитель А.СоколовТехред И.Попович Корректор А.Т скоТираж 901ПодписноеВНИШШ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4нен с выходом первого триггера, вход залуска которого соединен с выходом заема счетчика импульсов, информационные входы которого соединены с соответствующими разр дами, начина с второго, шины кода коэффициента делени , счетный вход с выходом второго триггера, тактовый вход которого соединен с входной шиной, вход сброса - с выходом второго элемента совпадени , первый вход которого соединен с первым входом первого элемента совпадени , второй вход которого соединен с йтврьм входом второго элемента совпадени н. с выходом элемента ИЛИ, выход - с входом запуска второго триггера .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864050331A SU1338066A1 (ru) | 1986-04-07 | 1986-04-07 | Управл емый делитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864050331A SU1338066A1 (ru) | 1986-04-07 | 1986-04-07 | Управл емый делитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1338066A1 true SU1338066A1 (ru) | 1987-09-15 |
Family
ID=21231334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864050331A SU1338066A1 (ru) | 1986-04-07 | 1986-04-07 | Управл емый делитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1338066A1 (ru) |
-
1986
- 1986-04-07 SU SU864050331A patent/SU1338066A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1213542, кл. Н 03 К 23/66, 08.08.84. Авторское свидетельство СССР 1 1 15238, кл. Н 03 К 23/66, 04. 10.82. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1338066A1 (ru) | Управл емый делитель частоты следовани импульсов | |
ATE35468T1 (de) | Verfahren zur elektronischen identifikation. | |
SU980089A1 (ru) | Устройство дл сравнени чисел | |
SU1338027A2 (ru) | Устройство выделени одиночного @ -го импульса | |
SU1265858A1 (ru) | Буферное запоминающее устройство | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
SU1522383A1 (ru) | Цифровой генератор импульсов | |
SU1226627A1 (ru) | Устройство дл устранени вли ни дребезга контакта | |
SU1228115A1 (ru) | Устройство дл ограничени отношений между данными пон ти ми | |
SU1594548A1 (ru) | Устройство дл контрол обращений процессора к пам ти | |
SU1654826A1 (ru) | Устройство дл контрол последовательностей сигналов | |
SU1201855A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1396250A1 (ru) | Устройство дл формировани импульсов | |
SU866725A1 (ru) | Реле времени | |
SU1543434A1 (ru) | Кодовый замок | |
SU1443171A1 (ru) | Делитель частоты следовани импульсов | |
SU1483622A2 (ru) | Коммутатор | |
SU970367A1 (ru) | Микропрограммное управл ющее устройство | |
SU389625A1 (ru) | Устройство для формирования временного интервала | |
SU1005031A1 (ru) | Устройство дл сравнени чисел | |
SU1503065A1 (ru) | Формирователь одиночного импульса | |
SU1335969A1 (ru) | Устройство дл сопр жени ЭВМ с дискретными датчиками | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU1338028A2 (ru) | Устройство выделени одиночного @ -го импульса | |
SU1280610A1 (ru) | Устройство дл сравнени чисел |