SU1325474A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU1325474A1
SU1325474A1 SU864061245A SU4061245A SU1325474A1 SU 1325474 A1 SU1325474 A1 SU 1325474A1 SU 864061245 A SU864061245 A SU 864061245A SU 4061245 A SU4061245 A SU 4061245A SU 1325474 A1 SU1325474 A1 SU 1325474A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse generator
controlled frequency
Prior art date
Application number
SU864061245A
Other languages
English (en)
Inventor
Владимир Владимирович Блатов
Original Assignee
Предприятие П/Я А-7672
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7672 filed Critical Предприятие П/Я А-7672
Priority to SU864061245A priority Critical patent/SU1325474A1/ru
Application granted granted Critical
Publication of SU1325474A1 publication Critical patent/SU1325474A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в аналого-цифровых вычислительных машинах дл  выполнени  операции х/(х+у). Цель изобретени  - уменьшение погрешности вычислени . Суть изобретени  заключаетс  в том, что величины, пропорциональные х и у, формируютс  с помощью элементов И 2, 5, общего генератора 1 импульсов, триггера 4, фильтра 7 и двух управл емых делителей частоты 3, 6. Благодар  этому достигаетс  абсолютна  эквивалентность напр жений в каналах и их строга  линейна  зависимость от X и у при любых пределах изменени  х н у. 2 ил. I S 8д/Х о; ее N5 СЛ

Description

Изобретение относитс  к вычислительной технике и может быть использовано в аналого-цифровых вычислительных машинах дл  выполнени  операции х/(х+у).
Цель изобретени  - уменьшение погрешности вычислени .
На фиг. I представлена функциональна  схема вычислительного устройства; на фиг. 2 - временные диаграммы сигналов
Вычислительное устройство содержит генератор I импульсов, элемент И 2 и первый управл емый делитель 3 частоты (УДЧ), триггер 4, дополнительный элемент И 5, второй УДЧ 6, фильтр 7 нижних частот, вход первого операнда у и вход второго опе- ранда X. Период следовани  импульсов ге- :нератора 1 должен быть значительно меньше длительности самого короткого импульса на выходе триггера 4.
На фиг. 2 приведены следующие сигналы: а - на выходе генератора 1 импульсов; б и г - соответственно на пр мом и инверсном выходах триггера 4; в и d - соответственно на выходах элементов 2 и 5.
Устройство работает следующим образом.
Импульсы с выхода генератора 1 поступают одновременно на элементы 2 и 5, на вторые входы которых подаетс  противофазное напр жение с выходов триггера 4. Поэтому импульсы генетатора 1 поступают либо на вход УДЧ 6, либо на вход УДЧ 3. Коэффициент делени  УДЧ задаетс  сигналами х и у на их информационных входах. После прохождени  х импульсов на вход УДЧ б триггер 4 устанавливаетс  в нулевое состо ние и переключает сигналы генератора 1 на вход УДЧ 3. Через у импульсов выходной сигнал УДЧ 3 опрокидывает триггер 4 и процесс повтор етс . В результате длительность импульса на выходе триггера 4 равна kx, а длительность паузы ky.
Фильтр 7 нижних частот выдел ет среднее значение выходного сигнала. В резуль- тате на выходе устройства формируетс  напр жение
ивых УО
х+у
где Vo - амплитуда выходных импульсов триггера 4.

Claims (1)

  1. Формула изобретени 
    Вычислительное устройство, содержащее
    генератор импульсов, элемент И и фильтр нижних частот, выход которого  вл етс  выходом устройства, а выход генератора импульсов соединен с первым входом элемента И, отличающеес  тем, что, с целью уменьшени  погрешности вычислени , в устройство
    введены два управл емых делител  частоты , триггер и дополнительный элемент И, первый вход которого соединен с выходом генератора импульсов, выход элемента И соединен со счетным входом первого управл емого делител  частоты, информационный вход которого соединен с входом первого операнда устройства, вход второго операнда которого соединен с информационным входом второго управл емого делител  частоты , счетный вход которого соединен с выходом дополнительного элемента И, второй вход которого соединен с входом фильтра нижних частот и пр мым выходом триггера , инверсный выход которого соединен с вторым входом элемента И, выходы первого и второго управл емых делителей частоты
    соединены с S- и R-входа.ми триггера соответственно .
SU864061245A 1986-04-28 1986-04-28 Вычислительное устройство SU1325474A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864061245A SU1325474A1 (ru) 1986-04-28 1986-04-28 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864061245A SU1325474A1 (ru) 1986-04-28 1986-04-28 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1325474A1 true SU1325474A1 (ru) 1987-07-23

Family

ID=21235400

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864061245A SU1325474A1 (ru) 1986-04-28 1986-04-28 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1325474A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 615477, кл. G 06 F 7/60, 1977. Авторское свидетельство СССР № 1262528, кл. G 06 G 7/12, 01.04.85. *

Similar Documents

Publication Publication Date Title
US4584566A (en) Analog to digital converter
US3942172A (en) Bipolar mark-space analogue-to-digital converter
SU1325474A1 (ru) Вычислительное устройство
US4247898A (en) Apparatus for computing the change in bearing of an object
SU1128380A1 (ru) Кодирующее устройство
SU438091A1 (ru) Фазовый дискриминатор
SU561169A2 (ru) Задающее устройство дл цифрового след щего привода
SU1388860A1 (ru) Устройство дл умножени частоты на коэффициент
SU830463A1 (ru) Преобразователь фаза-интервалВРЕМЕНи
SU545994A1 (ru) Интегратор
SU750384A1 (ru) Устройство дл преобразовани сдвига фазы в цифровой код
SU412678A1 (ru)
SU875398A1 (ru) Устройство дл умножени
SU1361582A1 (ru) Множительно-делительное устройство
SU983560A1 (ru) Устройство дл измерени перепадов амплитуды переменного напр жени
SU658585A1 (ru) Преобразователь угла поворота вала в код
SU902251A1 (ru) Врем -импульсный преобразователь отношени величин
SU711586A1 (ru) Дифференцирующее устройство
US3210753A (en) Analog to digital converter
SU410253A1 (ru)
GB1100081A (en) Phase shift coding system
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU1280404A1 (ru) Функциональный преобразователь
SU516173A1 (ru) Удвоитель частоты
SU773917A1 (ru) Генератор ступенчатого сигнала