SU1292129A1 - Способ управлени транзисторным ключом - Google Patents
Способ управлени транзисторным ключом Download PDFInfo
- Publication number
- SU1292129A1 SU1292129A1 SU843783090A SU3783090A SU1292129A1 SU 1292129 A1 SU1292129 A1 SU 1292129A1 SU 843783090 A SU843783090 A SU 843783090A SU 3783090 A SU3783090 A SU 3783090A SU 1292129 A1 SU1292129 A1 SU 1292129A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- base
- delay time
- base current
- time
- Prior art date
Links
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
Изобретение относитс к преобразовательной технике и может быть использо0 вано в широтно-импульсных регул торах с разомкнутой цепью обратной св зи. Целью изобретени , вл етс повышение точности путем стабилизации времени задержки запирани силового транзистора. При поступлении от генератора 9 очередного отпирающего импульса ток базы транзистора 21 ограничиваетс транзистором 20, что приводит к уменьшению базового тока транзистора 1. Это уменьшает избыточный зар д в его базе и врем задержки его запирани . По истечении некоторого времени устанавливаетс такой ток базы транзисторного ключа 1, что врем задержки его запирани стабилизируетс . Длительность задержки может быть установлена переменным резистором в базе транзистора 19. 1 ил. (Л lN3 СО Ю N5 Х
Description
Изобретение относитс к преобразовательной технике, конкретнее к способам управлени транзисторными ключами в устройствах , относ щихс к классу высокочастотных широтно-импульсных регул торов с разомкнутой цепью обратной св зи, и может найти применение при разработке вторичных источников электропитани с промежуточным высокочастотным преобразованием энергии.
Цель изобретени - повышение точности в разомкнутых схемах широтно-импульсного регулировани путем стабилизации времени задержки запирани силового транзистора.
На чертеже приведена схема устройства, реализующего способ .управлени .
Схема содержит транзисторный ключ 1 с датчиком силового тока 2, включенные между выводами 3 и 4, предназначенными дл подключени к источнику питани и нагрузке . Входы 5 и 6 блока 7 измерени дли- тельности задержки запирани силового транзистора 1 св заны соответственно с выходом датчика 2 и с выходом регул тора тока базы 8 транзисторного ключа 1. На чертеже показан задающий генератор 9 и диод 10 в цепи управлени ключа 1. В состав блока 7 вход т транзисторы 11 -14 с резисторами, задающими режим (не обозначены ), конденсатор 15, резисторы 16 и 17. Вывод 18 предназначен дл подключени источника питани блока 7. Показаны тран- зисторы 19-22 регул тора 8.
Устройство работает следующим образом.
В исходном состо нии сигнал от задающего генератора 9 отсутствует, а все источники питани подключены к схеме. В боль- щинстве элементов ток не протекает за ис- ключением контура: вывод 18, коллекторный резистор транзистора 14, переход база- эмиттер транзистора 13, резисторы 16 и 17, обща щина. Соотношение сопротивлений резисторов таково, что напр жение на конденсаторе 15 не может в этом режиме под- н- тьс до значени , достаточного дл отпирани транзистора 19. В силу этого транзистор 20 закрыт. При поступлении первого отпирающего импульса от задающего генератора 9 отпираютс транзисторы 22, 21, 1, 14, 11 и 12. Транзистор 14 снижает потенциал базы транзистора 13 до нулевого потенциала общей щины 4, поэтому транзистор 10 закрыт. По окончании отпирающего сигнала задающего генератора 9 запираютс транзисторы 22 и 21. Потенциал базы тран- зистора 1 продолжает оставатьс высоким ввиду наличи избыточных носителей зар да, накопленных в течение предыдущего интервала открытого состо ни . Это приводит к запиранию диода 10 и транзистора 14, а последнее - к отпиранию транзистора 13. В течение последующего времени, пока происходит рассасывание избыточного зар да в базе транзистора 1, транзисторы 12 и 13
открыты. При этом происходит зар д конденсатора 15 током, протекающим по цепи: вывод 18, переходы коллектор-эмиттер транзисторов 12 и 13, резистор 16, конденсатор 15, обща шина 4. После того, как транзистор 1 закроетс , закроютс транзисторы 11 и 12, после чего интенсивный зар д конденсатора 15 практически заканчиваетс . Транзисторы 12 и 13 открыты одновременно тогда, когда управл ющий импульс на выходе регул тора 8 уже прекратилс , но ток в силовой цепи ключа 1 еще протекает вследствие задержки его запирани . При этом конденсатор 15 зар жаетс до напр жени , уровень которого определ етс названным временным интервалом, напр жением источника питани на выводе 18 блока 7 и посто нной времени элементов 15 и 16. При посто нных двух последних факторах -напр - жение на конденсаторе 15 пропорционально измер емому времени задержки запитани силового транзистора I.
В течение последующей паузы в работе ключа 1 конденсатор 15 частично разр жаетс на резистор 17 и на входное сопротивление регул тора 8, что оказывает отпирающее воздействие на транзисторы 19 и 20, т. е. запирающее на транзистор 21.
При поступлении от генератора 9 следующего отпирающего импульса ток базы транзистора 21 ограничиваетс транзистором 20, что приводит к уменьшению базового тока транзистора 1. Это уменьшает избыточный зар д в его базе, т. е. и врем задержки его запирани . По истечении некоторого времени устанавливаетс такой ток базы ключа 1, что врем задержки его запитани стабилизируетс . Длительность задержки может быть установлена переменным резистором в базе транзистора 19. Пусть вследствие изменени каких-либо внешних факторов (нагрузки, температуры и т. д.) параметры транзистора 1 (и в первую очередь его коэффициент усилени ) изменились таким образом, что задержка выключени возросла. Напр жение на конденсаторе 15 также возрастает, транзисторы 19 и 20 отпираютс глубже, при этом ток базы транзистора 1 уменьшаетс до тех пор, пока длительность задержки его выключени не вернетс к заданному значению. Резистор 17 обеспечивает устойчивое регулирование при изменении параметров транзистора 1, когда задержка его выключени имеет тенденцию к уменьшению.
Claims (1)
- Формула изобретениI Способ управлени транзисторным кЛю- чом в разомкнутых схемах широтно-импульсного регулировани , заключающийс в том, что при изменении параметров транзистора и нагрузки регулируют ток базы, отличаюj1292129щийс тем, что, с целью повышени точности регулирование тока базы производ т запи- регулировани путем стабилизации времени рающим напр жением, пропорциональным задержки запирани силового транзистора, упом нутой длительности задержки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843783090A SU1292129A1 (ru) | 1984-06-21 | 1984-06-21 | Способ управлени транзисторным ключом |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843783090A SU1292129A1 (ru) | 1984-06-21 | 1984-06-21 | Способ управлени транзисторным ключом |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1292129A1 true SU1292129A1 (ru) | 1987-02-23 |
Family
ID=21135642
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843783090A SU1292129A1 (ru) | 1984-06-21 | 1984-06-21 | Способ управлени транзисторным ключом |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1292129A1 (ru) |
-
1984
- 1984-06-21 SU SU843783090A patent/SU1292129A1/ru active
Non-Patent Citations (1)
Title |
---|
Проблемы преобразовательной техники. Тезисы докладов III Всесоюзной научно- технической конференции.-Киев: Изд. АН УССР, 1983, ч. V, с. 128, с. 129. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5179511A (en) | Self-regulating class E resonant power converter maintaining operation in a minimal loss region | |
US3523239A (en) | Voltage regulated step-up apparatus | |
US6930539B2 (en) | Reference voltage circuit and method of generating a reference voltage | |
US6703810B2 (en) | Digital controlled charge current regulator | |
US5936446A (en) | PWM variable voltage load driver with peak voltage limitation | |
JP2000509958A (ja) | 制御ループ内に遅延不感タイミングを有する切換モード電源 | |
US4789818A (en) | DC voltage converter | |
SU1292129A1 (ru) | Способ управлени транзисторным ключом | |
JPS6126304B2 (ru) | ||
KR100736056B1 (ko) | 제어 발진기 시스템 및 방법 | |
GB2284283A (en) | Circuit utilising the resistance of a switching transistor for load current measurement | |
US20210328499A1 (en) | Systems and methods of adjusting slope compensation | |
US6559624B1 (en) | Voltage converter capable of outputting a stable output voltage | |
US5705948A (en) | Self clocking, variable frequency boost circuit | |
SU1249663A1 (ru) | Устройство дл управлени транзисторным преобразователем | |
SU1312549A1 (ru) | Импульсно-непрерывный стабилизированный источник с инвертированием напр жени | |
SU1246073A2 (ru) | Импульсный стабилизатор посто нного напр жени | |
JPH04255459A (ja) | スイッチングレギュレータ | |
RU2088999C1 (ru) | Реле времени | |
SU1534678A1 (ru) | Устройство дл управлени стабилизирующим преобразователем посто нного напр жени | |
SU1605217A1 (ru) | Стабилизированный источник вторичного электропитани | |
RU1786477C (ru) | Импульсный понижающий стабилизатор посто нного напр жени | |
JPH0638779Y2 (ja) | パワ−ステアリング制御装置 | |
SU1239696A1 (ru) | Ключевой стабилизатор напр жени посто нного тока | |
SU1201978A1 (ru) | Преобразователь посто нного напр жени в посто нное |