SU1287096A2 - Устройство сравнени - Google Patents

Устройство сравнени Download PDF

Info

Publication number
SU1287096A2
SU1287096A2 SU853955348A SU3955348A SU1287096A2 SU 1287096 A2 SU1287096 A2 SU 1287096A2 SU 853955348 A SU853955348 A SU 853955348A SU 3955348 A SU3955348 A SU 3955348A SU 1287096 A2 SU1287096 A2 SU 1287096A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
comparison
input
code
trigger
Prior art date
Application number
SU853955348A
Other languages
English (en)
Inventor
Николай Афанасьевич Горяйнов
Евгений Борисович Шлифер
Юрий Владимирович Рираховский
Виктор Валентинович Остнек
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU853955348A priority Critical patent/SU1287096A2/ru
Application granted granted Critical
Publication of SU1287096A2 publication Critical patent/SU1287096A2/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

Изобретение относитс  к области цифровой измерительной техники, может быть использовано в устройствах автоматического контрол  напр жени  и  вл етс  усовершенствованием устройства по авт.св. СССР № 1171749. Целью изобретени   вл етс  повышение-помехоустойчивости и расширение функциональных возможностей устройства . Устройство сравнени  работает непрерывными циклами сравнени , в каждом из которых контролируемое напр жение сравниваетс  с нижним и верхним допусками, представленными цифровьми кодами. Если контролируемое напр жение находитс  в пределах допусков, то результат сравнени  формируетс  исходным уровнем Норма на выходе устройства. Если контролируемое напр жение выходит за нижний или верхний допуск, то результат сравнени  формируетс  в виде импульсов с частотой циклов сравнени . При по влении этих импульсов запускаетс  счетчик времени. При отсутствии импульса в любом, хот  бы ч одном цикле сравнени , счетчик времени сбрасываетс  в нуль. Если же подтверждение импульсов результата сравнени  происходит в каждом цикле сравнени , то счетчик времени накапливает код Nf . Текущее значение этого кода с выхода разр дов счетчика времени сравниваетс  с помощью элемента сравнени  кодов с заданным кодом N времени, В момент равенства N, N измен етс  логическое сос-гг- то ние выхода элеме нта сравнени  кодов , а при очередном цикле сравнени  .на выходе устройства формируетс  уровень Не норма, 1 з,п.ф-лы, 3 ил. о S О) ю сх о со О)

Description

ю
Изобретение относитс  к цифровой измерительной технике, может быть использовано в устройствах автоматического контрол  напр жени  и  вл етс  усовершенствованием устройства, описанного по авт.св. № 1171749,
Целью изобретени   вл етс  повышение помехоустойчивости и расширение функциональных возможностей устройства .
На фиг.1 представлена блок-схема устройства сравнени ; на фиг,2 и 3 - диаграммы его работы.
Устройство содержит генератор 1 линейно измен ющегос  напр жени , блок 2 сравнени  импульсных последо-. вательностей, компаратор 3, регистр 4, коммутатор 5, счетчик 6, элементы 7.- 9 сравнени  кодов, триггеры 10 - 13, элементы И 14 - 16, элементы ИЛИ 17 и 18, генератор 19 тактовых импульсов, суммирующий счетчик 20 цифроаналоговый преобразователь
0
5
0
мер, 1 при установке блока 2 в исходное состо ние; первый информационный вход, наличие очередного импульса на котором обеспечивает состо ние блока 2 по выходу, противоположное исходному; второй информационный вход, наличие импульсной последовательности на котором (не менее двух импульсов ) обеспечивает исходное состо ние блока 2 по выходу при условии отсутстви  импульсов на первом информационном входе; вход блокировки, наличие сигнала активного уровн  на котором, например I, обеспечивает состо ние блока 2 по выходу, противоположное исходному; вход сброса, наличие сигнала активного уровн , на котором, например I, однозначно обеспечивает исходное состо ние блока 2 по выходу.
Блок 2 сравнени  импульсных послег довательностей может, быть выполнен, например, на осцове В-триггеров 22
21, триггеры 22 и 23, элемент ИЛИ 24, 25 образующих двухразр дный ре- входы 25 - 30 выходы 31-37 устрой-- гистр сдвига. Вход D-триггера 23 сое- ства.
30
динен с выходом триггера 22, на вход D которого заведен сигнал неизменного уровн , например const 1.
Входы R обоих триггеров 22 и 23 управл ютс  с выхода элемента ИЛИ 24. Выходом блока 2  вл етс  выход триггера 23, первым информационным входом г объединенные входы С триггеров
,22 и 23, вторым информационным вхонератора 1 в исходное состо ние; эг„,,„, „,
Ji дом - первый вход элемента ИЛИ 24,
Генератор 1 линейно измен ющегос  напр жени  имеет первый выход, на котором формируетс  аналоговое линейно измен ющеес  напр жение; второй выход, на котором сигнал прит; нимает, например, значение логической единицы () при установке гетретий выход, представл ющий собой группу выходов, на которых формируетс  цифровой код, пропорциональный мгновенному значению аналогового напр жени  первого выхода; четвертый вы-40 ход, на котором формируютс  тактовые импульсы.
Генератор 1 может быть вьшолнен, например, на основе цифроаналогового
входом блокировки - второй вход элемента РШИ 24, а входом сброса объединенные входы S триггеров 22 и.23.
Суммирующий счетчик 6 имеет сч ет- ный входр на который поступают импульсы тактовой частоты; вход сброса , на котором сигнал активного уровпреобразовател  21, которым управл - 45 н например 1, обеспечивает обну- ет суммирующий счетчик 20 импульсов, ленив счетчика; вход управлени , на выходы разр дов которого подключены котором сигнал активного уровн , ко входам разр дов ДАЛ 21, На счет- например 1, бло сирует процесс сче- ный вход суммирующего счетчика 20 пос- те. входных импульсов, а также группу тупают импульсы выхода тактового ге- 50 цифровых выходов, на которых форми- нератора 19, Первым выходом генератора 1  вл етс  выход ЦЙП 21, вторым выходом - выход импульсов переполнени  счетчика, третьим выходом - выходы разр дов счетчика 20, а четвертым 55 выход, .состо ние которого фиксиру- выходом - выход тактового генератора, етс  сигналом, например, при раБлок 2 сравнени  импульсных после довательностей имеет выход, сигнал на котором принимает значение, наприруетс  цифровой код, пропорциональный текущему значению времени t| счета входных тактовых импульсов.
Элемент 9 сравнени  кодов имеет
венстве кодов на обоих группах цифровых входов; на одну из которых, св заннзпо с входом 29 устройства.
входом блокировки - второй вход элемента РШИ 24, а входом сброса объединенные входы S триггеров 22 и.23.
Суммирующий счетчик 6 имеет сч ет- ный входр на который поступают импульсы тактовой частоты; вход сброса , на котором сигнал активного уровн например 1, обеспечивает обну- ленив счетчика; вход управлени , на котором сигнал активного уровн , например 1, бло сирует процесс сче- те. входных импульсов, а также группу цифровых выходов, на которых форми- выход, .состо ние которого фиксиру- етс  сигналом, например, при раруетс  цифровой код, пропорциональный текущему значению времени t| счета входных тактовых импульсов.
Элемент 9 сравнени  кодов имеет
н например 1, обеспечивает обну- ленив счетчика; вход управлени , на котором сигнал активного уровн , например 1, бло сирует процесс сче- те. входных импульсов, а также группу цифровых выходов, на которых форми- выход, .состо ние которого фиксиру- етс  сигналом, например, при равенстве кодов на обоих группах цифровых входов; на одну из которых, св заннзпо с входом 29 устройства.
поступает код N, пропорциональный заданному интервалу времени t, в течение которого ..контролируетс  достоверность результата сравнени , а на другую группу - код N,, пропорци- ональный текущему значению отсчитываемого интервала времени.
Устройство работает следующим образом.
По включении питани  триггеры 10- 13, 22 и 23, счетчики 6 и 20 устанавливаютс  в произвольное полохсение Запускаетс  генератор 19 импульсов. Со входа 30 управлени  устройства подаетс  импульс установочного сбро- са на вход R триггера 13 и на вход сброса блока 2 сравнени  импульсных последовательностей, св - |занного с входами S триггеров 22 и 23. Последние переход т в состо ние 1, а триггер 13 - в нулевое. В момент формировани  состо ни  1 триггера 23 на выходе блока 2 по вл етс  сигнал 1, который подаетс  на вход сброса счетчика 6, обес- печива  в группе цифровых выходов этого счетчика нулевой код О. Указанный код поступает на первую группу входов элемента 9 сравнени  кодов На вторую группу входов эле- мента 9 сравнени  кодов с группы 29 входов устройства поступает код, пропорциональный времени, в интервале которого нейтрализуютс  резултаты сравнени  от действи  помех, причем . В результате сравнен исходных значений кодов N, О и N|. О на выходе элемента 9 сравнени  кодов устанавливаетс  О, который поступает на информационный D- вход триггера 13 (подготавливаетс  запись О в триггер 13), на вход управлени  счетчиком 6 подготавливетс  работа счетчика 6 и на вход блокировки блока 2 сравнени , импуль ных последовательностей, св занного со вторым входом элемента ИЛИ 24 (подготавливаетс  работа блока 2 по первому информационному входу, св занному с первым входом элемента ИЛИ 24).
Импульсы с генератора 19 поступа на вход счетчика 20 и последовательно накапливаютс  в нем. В момент- t
переполнени  счетчика 20 на втором выходе генератора 1 линейно измен  ющегос  напр жени  по вл етс  импульс . Этот импульс поступает
ia второй информационный вход блока 2 сравнени  импульсных последовательностей , подтвержда  состо ние 1 триггеров 22 и 23 и наличие сигнала 1 на выходе блока 2 (сохран етс  исходное состо ние счетчика 6 и элемента 9 сравнени  кодов).
Одновременно импульс устанавливает в исходное положение триггеры 10 - 12. В результате на входе с триггера 13 и на входах коммутатот ра 5, подключенных к соответствующим выходам триггеров 10 - 13, ус та- навливаютс  уровни  О, Эти же уровни О поступают на соответствующие входы элементов И 14 - 16, что предопредел ет установку уровней О на выходах элементов И 14 - 16jBcex входах и выходах элементов ИЛИ 17 и 18 и выходах 32 - 37 устройства. Кроме того, уровень О с выхода элемента ИЛИ 17 поступает на первый информационный вход блока 2 сравнени  импульсных последовательностей , св занный со вторым входом элемента ИЛИ 24.
С момента t переполнени  на первом выходе генератора 1 напр жени  и 1.1 (фиг.2 и 3) становитс  равным нулю. С этого исходного положени  начинаетс  рабочий цикл устройства. Импульсы с выхода генератора 19 поступают на вход счетчика 20 и последвательно накапливаютс  в нем. При этом на первом выходе генератора 1 (выходе ДАЛ 21) формируетс  ступенчатое линейно измен ющеес  напр жение U.j , а на его третьем выходе - кодированный цифровой эквивалент линейно измен ющегос  напр жени . Напр жение поступает на один.вход компаратора 3, на второй вход которого со входа 25 устройства поступает контролируемое напр  - жение Ux, Цифровой эквивалент напр  жени  и с третьего выхода генератора 1 поступает на первые группы входов элементов 7 и 8 сравнени  кодов и на информационные входы регистра 4, На вторую группу входов элемента 8 со входа 27 устройства поступает код N нижнего допуска, на вторую группу входов элемента 7 со входа 26 устройства поступает ко Nj верхнего допуска, причем N Ng ,
С выхода компаратора 3 вьщаетс  импульс Uj в момент tx, когда напр жение U,, достигает величины напр жени  Uy :
и,
t H
Uc й- Ц а i .i-i
.
2
где п - число разр дов счетчика 20; UQ- опорное напр жение ЦДЛ; i - номер разр да двоичного числа;
. а. -знак ( цифра двоичной системы счислени , который принимает значени  О или 1j t,i NX Zr код, пропорциональ н й величине напр жени  U « Импульс 1)3 с выхода компаратора 3 переключает триггер 1, св занный со
I входом с триггера
состо ни  О III tt
}.3, сигнал IL. из
и
и
переходит в состо ние , По фронту переключени  сигнала в момент tv в триггере 13 запи25
сываетс  логический уровень сигнала на его информационном входе D.
В момент tj , когда на третьем выходе генератора 1 код достигает значени  кода Nj , с. выхода элемента 8 сравнени  кодов выдаетс  импульс 30 Ug , который переключает триггер 12,
В момент t , когда на третьем выходе генератора 1 код достигает значени  кода N , с выхода элемента 7 сравнени  кодов выдаетс  импульс и , который переключает триггер 10,
Таким образом, в процессе рабоче-с го цикла каждый из триггеров 10 - 12 срабатьюает по одному разу.
В конце рабочего цикла на втором выходе генератора I по вл етс  очередной импульс переполнени  счетчика 20 и устройство сравнени , устанавлива  в исходное состо ние тригге ры 0 - 12, далее повтор ет процесс формировани  рабочих циклов.
При этом импульсы с.периодичностью рабочих циклов непрерывно поступают на второй информационный вход блока 2 (входы С триггеров 22 и 23). , Состо ние первого информационного входа блсэка 2 (первого входа элемента ИЛИ 24) определ етс  состо нием выхода элемента ИЛИ 17 и зависит от iJe- зультата сравнени , формируемого уст- 55 t первого ш-шульса U. в качестве
указанных импульсов U.. с выхода элемента ИЛИ 17 после прохождени  его через первый информационный вхо блока 2, элемент ИЛИ 24 на R-входы триггеров 22 и 23, переводит оба эт триггера в нулевые .состо ни , обеспечива  сигнал выходе блока 2 и входе сброса счетчика 6, который с этого момента начинает за полн тьс  импульсами тактовой частоты с четвертого выхода генератора
J (генератора J9 импульсов). По око чании текущего рабочего хщкла очере ной (сдвинутый относительно U) им35 пульс и.переполнени  счетчика 20 поступает через второй информационный вход блока 2 на С-входы триггеров 22 и 23 и переключает, триггер 2 в исходное состо ние 1, подготавл
6 вал на D-входе триггера 23 сигнал На выходе блока 2 сохран етс  сигна а счетчик 6 продолжает накап ливать тактовые импульсы формиру  га своих выходах код М,, пропорцио45 нальный текущему значению интервала времени t:; с момента по влени  перв го импульса U., . Дальнейша  работа устройства определ етс  циклической очередностью по влени  следующих- им пульсов; только на .втором или на
50
втором и первом информационных вхо- .дах блока 2,
.В случае формировани ., как описа
ройством сравнени  на выходах 33-37 в зависимости от соотношени  контролируемого напр жени  U, , преобразуемого в КОД N - , и опорных напр жений
результата кратковременного ( от пом хи J ухода напр жени  11, за нижний допуск (см,фиг.2, цикл 2) этот импульс будет единственным в импульсUon
N.
t и Uon , нижнего и
t
задаваемых кодами N и верхнего допусков соответственно , в полном соответствии с алгоритмом , приведенным в описании основного изобретени . Циклически повтор емый результат сравнени  дл  случа  удерживани  напр жени  U в пре- - дел ах допусков (UQ,, U,( U
on )
xaрактеризуетс  отсутствием импульсов О U,j-j на выходе элемента ИЛИ 17, а дл  случа  ухода напр жени  Ux за допуск (и Uor) или Uy ) наличием на выходе того же элемента ИЛИ 17 последовательности (пачки) непрерыв- ных импульсов , (сМефиг,3), каждый из которых соответствует результату сравнени  одного рабочего ..цикла, а . общее число импульсов в пачке. определ ет длительность ухода напр жени 
20
Uy за допуск. По вление первого из
t первого ш-шульса U. в качестве
указанных импульсов U.. с выхода элемента ИЛИ 17 после прохождени  его через первый информационный вход блока 2, элемент ИЛИ 24 на R-входы триггеров 22 и 23, переводит оба эти триггера в нулевые .состо ни , обеспечива  сигнал выходе блока 2 и входе сброса счетчика 6, который с этого момента начинает за- , полн тьс  импульсами тактовой частоты с четвертого выхода генератора
J (генератора J9 импульсов). По окончании текущего рабочего хщкла очередной (сдвинутый относительно U) импульс и.переполнени  счетчика 20 поступает через второй информацион , ный вход блока 2 на С-входы триггеров 22 и 23 и переключает, триггер 22 в исходное состо ние 1, подготавливал на D-входе триггера 23 сигнал I V На выходе блока 2 сохран етс  сигнал а счетчик 6 продолжает накапливать тактовые импульсы формиру  га своих выходах код М,, пропорциональный текущему значению интервала времени t:; с момента по влени  перво го импульса U., . Дальнейша  работа устройства определ етс  циклической очередностью по влени  следующих- импульсов; только на .втором или на
t первого ш-шульса U. в качестве
втором и первом информационных вхо- .дах блока 2,
.В случае формировани ., как описа t первого ш-шульса U. в качестве
результата кратковременного ( от поме хи J ухода напр жени  11, за нижний допуск (см,фиг.2, цикл 2) этот импульс будет единственным в импульс7
ной последовательности на первом информационном входе блока 2, вслед за которым на втором информационном входе блока 2 последовательно по вл ютс  два очередных импульса . переполнени  счетчика 20. Действие одного из них (на фиг,2 соответствует концу цикла 2) описано выше, а второго (на фиг,2) соответствует концу цик (по вление первого импульса U следующего за ним импульса U. не отличаетс  от описанного, а во всех последующих циклах процесс в точности повтор етс , поддержива  неизменным сигнал О на выходе элемента 2 (выходе триггера 23). Счетчик 6, запущенный с момента по влени  перла -3 - вызывает срабатьшание подго- tO вого импульса U. ,непрерьшно накап20
товленного триггера 23, возникшее состо ние которого обеспечивает сигнал 1 на выходе блока 2 и входе сброса счетчика 6, последний сбра- сьшаетс  и удерживаетс  в исходном нулевом состо нии.
Аналогично работает устройство и в случае воздействи  помехи с результирующим напр жением U за верхний допуск (фиг.2, цикл 4), При этом как в предьщущем случае, запуск счетчика 6 обеспечивает накопление на его выходах кода N.., текущее значение которого к моменту сброса счетчика 6 меньше заданного со входов 29 устройства кода N, пропорционального интервалу времени t нейтрализации результатов сравнени  от действи  помех. Благодар  этому сигнал О на выходе элемента 9 и на D- входе триггера 13 остаетс  неизменным , что при по влении очередного импульса U.JI(OT последовательно сра- батьшаемых компаратора 3 и триггера 11) на С-входе триггера 13 обеспечивает дл  последнего лишь подтверждение исходного нулевого состо ни . Неизменность сигнала О на выходе триггера 13 (как результат нейтрализации помехи) сохран ет его неизменным и на выходе 32 устройства, что  вл етс  качественным признаком результата сравнени  Норма, соотливает импульсы тактовой частоты до момента, когда текущее значение кода N.Ha его цифровых выходах станет ра ным заданному коду N. С этого мо- 5 мента (фиг,3, цикл К-1) на выходе элемента 9 сравнени  кодов по вл етс  сигнал Ug 1, чем обеспечиваетс : подготовка D-входа триггера 13 к последующему переключению в состо  ние через вход блокировки блока 2, элемент ИЛИ 24 и R-входы триггеров 22 и 23 подтверждение сигнала О на выходе блока 2 и входе с броса счетчика 6; через вход управлени  счетчика 6 блокировка пос лед- него по его счетному входу с сохранением кода N. N..
Завершение процесса формировани  результата сравнени  происходит в. следующем рабочем цикле (на фиг.З, цикл К) в момент по влени .импульса IL с выхода коммутатора 3, от которого срабатывает триггер 11, а
JJ по фронту импульса Ujj - триггер 13 (переходит в состо ние 1). По вление сигнала U,jg 1 на выходе триггера 13 фиксируетс  и на выходе 32 уст-ройства, что  вл етс  качествен 0 ным признаком результата сравнени  Не ,норма, соответствующего условию ухода напр жени  U за допуск: и (дл  примера, изображенного
30
Ux и,„
на фиг.З) или
ветствующего условию
В другом варианте процесса формировани  результата сравнени , когд уход напр жени  и, за допуск вызван 1 по влением нештатного режима в объекте контрол  и,- в отличие от помех, носит длительньш характер у превьш1ающий врем  t нейтрализации результатов сравнени  от действи  пмех , пропорциональное заданному коду N, на первом и втором информационных .входах блока 2 действуют сдвинутые по фазе импульсные последовательности соответственно сигналов и
8
Начало (фиг,3, цикл 2) процесса
17
(по вление первого импульса U следующего за ним импульса U. не отличаетс  от описанного, а во всех последующих циклах процесс в точности повтор етс , поддержива  неизменным сигнал О на выходе элемента 2 (выходе триггера 23). Счетчик 6, запущенный с момента по влени  первого импульса U. ,непрерьшно накап0
ливает импульсы тактовой частоты до момента, когда текущее значение кода N.Ha его цифровых выходах станет рав ным заданному коду N. С этого мо- 5 мента (фиг,3, цикл К-1) на выходе элемента 9 сравнени  кодов по вл етс  сигнал Ug 1, чем обеспечиваетс : подготовка D-входа триггера 13 к последующему переключению в состо ние через вход блокировки блока 2, элемент ИЛИ 24 и R-входы триггеров 22 и 23 подтверждение сигнала О на выходе блока 2 и входе с броса счетчика 6; через вход управлени  счетчика 6 блокировка пос лед- него по его счетному входу с сохранением кода N. N..
Завершение процесса формировани  результата сравнени  происходит в. следующем рабочем цикле (на фиг.З, цикл К) в момент по влени .импульса IL с выхода коммутатора 3, от которого срабатывает триггер 11, а
JJ по фронту импульса Ujj - триггер 13 (переходит в состо ние 1). По вление сигнала U,jg 1 на выходе триггера 13 фиксируетс  и на выходе 32 уст-ройства, что  вл етс  качествен 0 ным признаком результата сравнени  Не ,норма, соответствующего условию ухода напр жени  U за допуск: и (дл  примера, изображенного30
Ux и,„
на фиг.З) или
45 Дл  оперативного запоминани  и последующей обработки кода, пропорционального напр жению U и соответ- .ствующего моменту по вле нн  на выходе 32 устройства признака ухода
50 этого напр жени  за допуск, вход записи регистра 4 подключаетс  через коммутатор 5 к выходу триггера 13, дл  чего на Ipaвл ющиa входы 28 коммутатора 5 предварительно йода55 етс  соответствующий код, В описан- ньй вьше момент переключени  триггера 13 в состо ние 1 по фронту выходного сигнала Е регистр А записьшаетс  код состо ний третьего
9
выхода генератора 1, который в соответствии с формулой (1) пропорционален напр жению IJj,. С выхода регистра 4 код NX поступает на выход 31 устройства.
При реализации устройства сравнени , отличающейс  отсутствием св 12
зи между входом блокировки блока 2 и выходом элемента 9, восстановление исхрдного состо ни  устройства осуществл етс  автоматически после восстановлени  штатного режима объекта контрол . При этом отсутствие импульсов и с выхода элемента 17 обеспечивает режим восстановлени , аналогич ный описанному дл  варианта после действи  /помех, т.е. последовательно двум  импульсами Uj. когда пер вый (на фиг.З соответствует концу цикЛа К) переводит.триггер 22 в состо ние 1, а второй (на фиг.З соответствует концу цикла К+) переводит в состо ние I подготовленный триггер 23, обеспечива  на выходе, блока 2 исходный сигнал 1, При этом счетчик 6 срабатьтаетс  в исходное нулевое состо ние, а на выходе элемента 9 возникает состо ние О, сигнал которого поступает на- D-ВХОД триггера 3о Благодар  этому очередной импульс П (на фиг.З соответствует циклу К+2) с выхода триггера 11 переводит триггер I3 (и выход 32 устройства) в исходное нулевое состо ние, соответствующее соотношению U ) Uon .
При реализации устройства сравнени , отличающийс  наличием св зи между входом блокировки блока 2 и выходом элемента 9, создают.с  услови  сохранени  состо ни  1 триггера 13 (и выхода 32 устройства) на любое необходимое врем , При этом дл  восстановлени  исходного состо  ни  устройства необходимо подать на вход 30 управлени  устройства импульс установочного сброса.
Дополнительна  информаци , св занна  с необходимостью, например, самопроверки любого из кодов N нижнего допуска или Nj, верхнего допуска , а также контрол  кодов N , пропорциональных текущему значению напр жени  U,, при анализе состо ни  объекта контрол  как до, так и после восстановлени  его штатного ре-
) обеспечивает - - .
соответствующего кода упт.
и, Uon,
Ш
5 709610
равлени  на входы 28 управлени  коммутатором . При этом устройство сравнени  формирует в регистре 4 и на группе 31 выходов устройства код выбранного дл  контрол  параметра в каждом рабочем цикле в полном соответствии с алгоритмом, приведенным в описании основного изобретени . Таким образом, в предлагаемом устройстве нейтрализуютс  результаты действи  помех и обеспечиваетс  оперативное запоминание кода величины контролируемого напр жени  в момент определени  его выхода за до20
г 25
30
35
45
.
пуск, в св зи с чем при использовании устройства в составе вычислительной системы сокращаютс  непроизводительные затраты машинного времени .

Claims (2)

1.Устройство сравнени  по авт. св. № 1171749,.о тличающеес   тем, что, с целью повьш ени  по-, мехоустойчивости и расширени  функциональных возможностей, введены блок сравнени  импульсных последовательностей , третий элемент сравнени  кодов, четвертый триггер и счетчик, вход сброса которого соединен с вы- - ходом элемента сравнени  импульсных последовательностей, первый и второй информационные входы которого соответственно соединены с выходом второго элемента ИЛИ и вторым выходом генератора пилообразного напр жени , четвертый выход которого соединен со счетным входом счетчика цифровой выход которого соединен с первым цифровым входом третьего элемента сравнени  кодов, выход которого соединен с управл ющим входом счетчика и D-ВХОДОМ четвертого триггера, С- вход которого соединен с вторым выходом первого триггера, причем выход четвертого триггера соединен с четвертым информационным входом коммутатора и  вл етс  дополнительным логи- 5Q ческим выходом устройства, второй
цифровой вход третьего элемента срав- .нени  кодов и R-вход четвертого триггера св заны с соответствующими уп- равл ющими входами устройства, вход сброса блока сравнени  импульсных последовательностей: подключен к R-входу четвертого триггера.
2.Устройство по п.I, о т л и - чающеес  тем, что вход бло40
55
гз
Фиг.1
5r V::
, d-.- Jl
,j Ч-. «M
J- «
fo
SU853955348A 1985-09-16 1985-09-16 Устройство сравнени SU1287096A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853955348A SU1287096A2 (ru) 1985-09-16 1985-09-16 Устройство сравнени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853955348A SU1287096A2 (ru) 1985-09-16 1985-09-16 Устройство сравнени

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1171749 Addition

Publications (1)

Publication Number Publication Date
SU1287096A2 true SU1287096A2 (ru) 1987-01-30

Family

ID=21198031

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853955348A SU1287096A2 (ru) 1985-09-16 1985-09-16 Устройство сравнени

Country Status (1)

Country Link
SU (1) SU1287096A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № II71749, кл. G 05 В 1/01, 1985. *

Similar Documents

Publication Publication Date Title
SU1287096A2 (ru) Устройство сравнени
US4468791A (en) Method and facility for decoding a biphase-code and application of the method
RU2019907C1 (ru) Программируемый генератор импульсов
CA2410422A1 (en) Method and apparatus of producing a digital depiction of a signal
SU1072068A1 (ru) Устройство дл моделировани зрительной аккомодации
SU1262501A1 (ru) Сигнатурный анализатор
SU1004959A1 (ru) Устройство сравнени
SU1171749A2 (ru) Устройство сравнени
SU1164626A2 (ru) Устройство дл сравнени фаз
SU1083188A1 (ru) Генератор потоков случайных событий
SU1368881A1 (ru) Устройство дл управлени с коррекцией ошибок
SU563713A1 (ru) Аналого-цифровой преобразователь
SU1376083A1 (ru) Генератор потоков случайных событий
SU1142837A1 (ru) Устройство дл контрол логических блоков
SU1075273A1 (ru) Устройство дл определени отношени двух напр жений
SU1422166A1 (ru) Устройство дл измерени отношени двух сигналов
SU1259214A1 (ru) Устройство дл программного управлени
SU454544A1 (ru) Цифровой функциональный преобразователь
SU1192071A1 (ru) Устройство для управления автономным инвертором, состоящим из двух вентильных мостов
SU559261A1 (ru) Устройство дл приема сигналов
SU1709530A1 (ru) Преобразователь код-частота
SU1409746A1 (ru) Кодовый замок
SU1744774A1 (ru) Устройство дл цифрового управлени тиристорным регул тором
SU1387192A1 (ru) Счетный элемент с контролем
SU949820A1 (ru) Устройство дл контрол пересчетных схем