SU1243130A1 - Синхронный делитель частоты на 14 - Google Patents

Синхронный делитель частоты на 14 Download PDF

Info

Publication number
SU1243130A1
SU1243130A1 SU853841375A SU3841375A SU1243130A1 SU 1243130 A1 SU1243130 A1 SU 1243130A1 SU 853841375 A SU853841375 A SU 853841375A SU 3841375 A SU3841375 A SU 3841375A SU 1243130 A1 SU1243130 A1 SU 1243130A1
Authority
SU
USSR - Soviet Union
Prior art keywords
flip
flop
inputs
output
flops
Prior art date
Application number
SU853841375A
Other languages
English (en)
Inventor
Юрий Васильевич Литвинов
Владимир Иванович Мяснов
Original Assignee
Litvinov Yurij V
Myasnov Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Litvinov Yurij V, Myasnov Vladimir filed Critical Litvinov Yurij V
Priority to SU853841375A priority Critical patent/SU1243130A1/ru
Application granted granted Critical
Publication of SU1243130A1 publication Critical patent/SU1243130A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к цифровой технике и может быть использовано при построении цифровых синтезаторов частоты. Целью изобретени   вл етс  повьшение надежности работы делител  за счет снижени  числа элементов и цепей при одновременном по- вьшении быстродействи . Синхронный делитель частоты на 14 содержит JK- триггеры 1-4, элемент И 5, шины: тактовую 6, сброса 7, выходные 8 и 9. По сравнению с прототипом делитель содержит меньшее число элементов и св зей, что приводит к снижению потребл емой мощности, повьшению надежности и быстродействи . 2 ил. с $ Q Ъ f 8

Description

f
Изобретение относитс  к цифровой технике и может быть использовано, например, при построении цифровых синтезаторов частоты.
Целью изобретени   вл етс  повы- шение надежности работы устройства за счет снижени  числа элементов и цепей при одновременном повышении быстродействи ,
На фиг.1 приведена принципиаль- на  схема синхронного делител  частоты на 14J на фиг,2 - временные диаграммы его работы.
Синхронный делитель частоты на 14 содержит четыре JK-триггера 1-4, элемент И 5, тактовую шину 6, шину 7 сброса и выходные шины 8 и 9. Ilprf- мой выход третьего JK-триггера 3 соединен с J- и К-входами первого JK-триггера 1, инверсный выход ко- торого соединен с J- и К-входами второго JK-триггера 2, пр мой выход которого соединен с первьм входом элемента И 5 и с К-входом третьего JK-триггера 3, а инверсный выход - с J-входом третьего JK-триггера 3, инверсный выход которого соединен с вторым входом элемента И 5, выход которого соединен с J- и К-входами четвертого JK-триггера, С-входы всех JK-триггеров 1-4 соединены с тактовой шиной 6 устройства, а R-входы с шиной 7 сброса.
Работа синхронного делител  на 1 объ сн етс  логическими уравнени ми дл  J- и К-входов его JK-триггеров. При предлагаемой схеме соединени  элементов логические уравнени  дл  J- и К-входов всех JK-триггеров синхронного делител  частбты на 14 следующие:
4| Qi ; Jt Qi ; Js Qz. Jif QiQi, 5 ,Q..
По сигналу Сброс, поступающему по шине 7 сброса, все JK-триггеры устройства устанавливаютс  в исходное нулевое состо ние. При этом (фиг.2, диаграммы 5 ,ь,г,с) при , где 1 - пор дковый номер состо ни  устройства и пор дковый номер вход- ного тактового импульса на тактовой шине 6 устройства, Q-(0, , Q ) 0.
На основании логических уравнени дл  J- и К-входов JK-триггеров уст- ройства состо ни  входов следующие: . .
302
K, K, K,Q, ,.
Ha фиг.2 обозначено: i - пор дковый номер входного тактового импульса на тактовой шине 6; 0. -входной сцгнап на тактовой шине 6; б -сигнал Q на пр мом выходе- Q( первого JK- триггера 1 ; Ь -сигнал QT. на пр мом выходе QI. второго JK-триггера 2; г--си гнал Q на пр мом выходе Q третьего JK-триггера 3; -сигнал Qi на пр мом выходе Q/ четвертого Ж-триггера 4. Известно, что JK-триггеры устройства переключаютс  под действием отрицательного перепада сигнала на счетном входе.
По первому входному тактовому- импульсу первый 1 и четвертый 4 JK- триггеры не измен ют своего состо - 1-ш , а второй 2 и третий 3 JK-триггеры переключаютс  в противоположное, единичное , состо ние (фиг,2, диаграммы при ). При этом состо ни  выходов равны
п - п . п , г . л Qt- ч ; Яг 1 ; Qj- ; О .
Измен ютс  и состо ни  входов Jj,r ; Ji, К ; .
В результате по следующему второму входному тактовому импульсу на шине 6 делитель частоты на 14 переходит в свое второе состо ние (фиг.2, диаграммы при ), которое характеризуетс  значени ми выходов и входов JK-триггеров
. А г . П , п -Ttn l . -f- I ; Qi- О ; Q5 О s Qi О ;
,0.
В третьем такте (фиг,2, диаграммы при ) состо ни  выходов и входов равны
Q4 r ;Qz 0 ;
J(
.
Рассматрива  и далее таким образом работу синхронного делител  частоты на 14 получаем все значени  выходов и входов каждого JK-триггера 1-4 :при всех 1„
Тгисим образом, по сравнению с известным предлагаемый синхронный делитель частоты на 14 содержит меньшее число элементов и св зей, что приводит к снижению потребл емой мощности, повьш1ению надежности и быстродействи ,

Claims (1)

  1. Формула изобретени
    Синхронный делитель частоты на 14, содержащий четыре JK-триггера и элемент И, выход которого соединен с J-лходом четвертого JK-триггера, а первый вход - с пр мым выходом второго JK-триггера, при этом счетные входы всех триггеров соединены с тактовой шиной устройства, входы R всех JK-триггеров соединены с шиной сброса устройства, выходы чет- Iвертого JK-триггера  вл ютс  выходами устройства, о т л ича ю -
    Редактор И.Шулла
    Заказ 3718/57Тираж 816Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д.4/5
    Производственно-полиграфическое предпри тие,г.Ужгород,ул.Проектна ,4
    щ и и с   тем, что, с целью повьше- ни  надежности его работы при одновременном повьшении быстродействи , пр мой выход третьего JK-триггера соединен с J- и К-входами первого JK-триггера, инверсный выход которого соединен с J- и К-входами второго JK-триггера, инверсный и пр мой выхода которого соединены соответственно с J- и К-входами третьего JK-триггера, инверсный выход которого соединен с вторым входом элемента И, выход которого соединен с К-вхо- дом четвертого JK-триггера.
    Фиг.2
    Составитель С.Клевцов
    Техред И. ВересКорректор М.Максимишинец
SU853841375A 1985-01-17 1985-01-17 Синхронный делитель частоты на 14 SU1243130A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853841375A SU1243130A1 (ru) 1985-01-17 1985-01-17 Синхронный делитель частоты на 14

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853841375A SU1243130A1 (ru) 1985-01-17 1985-01-17 Синхронный делитель частоты на 14

Publications (1)

Publication Number Publication Date
SU1243130A1 true SU1243130A1 (ru) 1986-07-07

Family

ID=21157696

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853841375A SU1243130A1 (ru) 1985-01-17 1985-01-17 Синхронный делитель частоты на 14

Country Status (1)

Country Link
SU (1) SU1243130A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Букреев И.Н., Мансуров Б.М., Гор чев В.И. Микроэлектронные схемы цифровых устройств-. М.:Советское радио, 1975, с.194. Будинский Я. Логические цепи в цифровой технике Пер. с чешского под ред. Б.А.Калбекова.М.:Св зь, 1977, с.246, табл.6.Зд, схема М14. *

Similar Documents

Publication Publication Date Title
KR890017866A (ko) 필터회로
EP0238874B1 (en) Double clock frequency timing signal generator
SU1243130A1 (ru) Синхронный делитель частоты на 14
SU1225009A1 (ru) Синхронный делитель частоты на 10
US3546597A (en) Frequency divider circuit
SU1368983A1 (ru) Синхронный делитель частоты на 14
SU1298903A1 (ru) Синхронный делитель частоты по модулю 2 @ -1
SU1226660A1 (ru) Делитель частоты на 19
SU1338061A1 (ru) Синхронный делитель частоты на 10
SU617846A1 (ru) Делитель частоты на шесть
SU1076892A1 (ru) Генератор функций Уолша
SU1431068A1 (ru) Синхронный делитель частоты на 12
SU1385291A1 (ru) Синхронный делитель частоты
SU1285593A1 (ru) Синхронный делитель частоты на 17
SU815923A1 (ru) Делитель частоты
SU569000A1 (ru) Импульсный частотно-фазовой дискриминатор
SU1225010A1 (ru) Синхронный делитель частоты на 16
SU1322470A1 (ru) Синхронный делитель частоты
SU1114975A1 (ru) Цифровое устройство сдвига фазы
SU1221747A1 (ru) Синхронный делитель частоты на 12
SU1226451A1 (ru) Генератор последовательности случайных чисел
SU1330757A1 (ru) Декадный счетчик дл семисегментных индикаторов
SU496669A1 (ru) Формирователь временного интервала
SU1503065A1 (ru) Формирователь одиночного импульса
SU624350A1 (ru) Фазовый дискриминатор