SU1239731A1 - Интегрирующее устройство - Google Patents

Интегрирующее устройство Download PDF

Info

Publication number
SU1239731A1
SU1239731A1 SU843732307A SU3732307A SU1239731A1 SU 1239731 A1 SU1239731 A1 SU 1239731A1 SU 843732307 A SU843732307 A SU 843732307A SU 3732307 A SU3732307 A SU 3732307A SU 1239731 A1 SU1239731 A1 SU 1239731A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
operational amplifier
resistors
amplifier
integrating
Prior art date
Application number
SU843732307A
Other languages
English (en)
Inventor
Ювеналий Васильевич Пикалкин
Сергей Петрович Белокрыс
Михаил Николаевич Кулигин
Анатолий Иванович Струсь
Михаил Владимирович Матвеичев
Original Assignee
Муромский филиал Владимирского политехнического института
Ордена Ленина Институт Физики Земли Им.О.Ю.Шмидта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Муромский филиал Владимирского политехнического института, Ордена Ленина Институт Физики Земли Им.О.Ю.Шмидта filed Critical Муромский филиал Владимирского политехнического института
Priority to SU843732307A priority Critical patent/SU1239731A1/ru
Application granted granted Critical
Publication of SU1239731A1 publication Critical patent/SU1239731A1/ru

Links

Landscapes

  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Устройство содержит операционный усилитель 1, в цепь обратной св зи которого включены интегрирующий конденсатор 5 и масштабный резистор 3. На выходе усилител  включен резисторный делитель напр жени  на резисторах 4 и 43 , между средним выводом которого и неинвертирующим входом операционного усилител  включена цепь из последовательно включенных зар дных резисторов 6. Общий вывод двух соседних резисторов через соответствующий накопительный конденсатор 7 подключен к шине нулевого потенциала. Однократньй интеграл с выхода усилител  поступает на интегрирующие звень , образованные резисторами 6 и конденсаторами 7 и далее на вход усилител  1, создава  на его выходе сигнал, равный cyN&ie сигнала однократного приближенного интегрировани  и далее до п-кратного, что обеспечивает высокую точность интегрировани . 1 ил. с $ W to со UD sj со

Description

1
Изобретение предназначаетс  дл  использовани  в радиотехнических сиетемах , в частности в аналоговой вычислительной технике.
Цель изобретени  - повьшение точности интегрировани  и расширение частотного диапазона.
На чертеже представлена схема, интегрирующего устройства.
Устройство содержит операционный усршитель 1 с первым 2 и вторым 3 . масштабными резисторами, резисторный делитель напр жени  на резисторах 4. и 4, интегрирующий конденсатор 5, зар дные резисторы , и накопительные конденсаторы 7,-,,
Интегрирующее.устройство работает следующим образом.
Измен ющийс  входной сигнал вызывает протекание тока в резисторе 2 и по вление напр жени  на выходе операционного усилител  1, приближенно пропорционального однократному интегралу входного сигнала, что обеспечиваетс  включением конденсатора 5. Этот сигнал с выхода усилител  1 через делитель напр жени  поступает на интегрирующие звень , образованные резисторами 6 и конденсаторами 7, в каждом из которых формируетс  напр жение , приближенно Пропорциональное П-кратному интегралу. Эти напр жени  с соответствующими весовыми коэффициентами , возрастающими с увеличе нием кратности интегрировани , поступают на неннвертирующий вход операционного усилител  1, создава  на его выходе сигнал, равньй сумме сигнала однократного приближенного интегрировани  плюс сигнал двухкратного приближенного интегрировани  плюс и так далее до П-кратного. Эта сумма и обеспечивает высокую точность однократного интегрировани  предлагаемого интегрирующего устройства. Устойчивость работы устройства обеспечиваетс  делителем напр жени , стабштьность определ етс  масштабными резисторами 2 и 3.
Передаточна  функци  интегрирующего устройства при использовании двукратного интегрировани  определ етс 
1
выражением 1 Р РЫ
А Ра, Т + РЬ,+
К(Р)
где Р - оператор;
Кр Rj/Rg(отношение масштабных р.езистопов);
1239731
А 1 1) - глубина положительной обратной св зи; Рд- передача аттенюатора; а, с/А CjR,/A
(Cc-e кocть конденсатора 5); С,К,г/А;
, r/L/A
b,r(t -р,) ,/А;
Ь г,-с/А.
Так как коэффициенты а,, Ь, полиномов передаточной функции содержат независим.1е переменные, значит возможна коррекци  передаточной функ- 5 ции К(Р) при сохранении эффекта умножени  емкости и использовании только одного операционного усилител .
Использование изобретени  позвол ет повысить точность интегрировани  и расширить частотный диапазон интегрировани  .
Фо 5мула изобретени 
Интегрирующее устройство, содержащее операционный усилитель, инвертирующий вход которого через первый масштабный резистор соединен с входом
интегрирующего устройства, параллельно соединенные второй масштабный резистор и интегрирующий конденсатор, включенные между инвертирующим входом и выходом операционного усилител , а также п накопительных конденсаторов и п последовательно соединенных зар дных резисторов, общий вывод каждых двух последовательно соединенных зар дных резисторов через
соответствующий накопительный конденсатор подключен к шине нулевого потенциала , отличающе е с   тем, что, с целью повьщ1ени  точности интегрировани  и расширени  частотного диапазона, в неговведен резис- торньй делитель напр жени , включенный между выходом операционного усилител  и шиной нулевого потенциала, среднгдй вьгоод резисторного делител 
напр жени  подключен к свободному выводу первого из п последовательно соединенных: зар дных резисторов, сво- бодньй вывод последнего из которых соединен с неинвертирующим входом
операционного усилител  и через соответствующий накопительный конденсаор - с шиной нулевого потенциала.

Claims (1)

  1. Формула изобретения
    25 .
    Интегрирующее устройство, содержащее операционный усилитель, инвертирующий вход которого через первый масштабный резистор соединен с входом 30 интегрирующего устройства, параллельно соединенные второй масштабный резистор и интегрирующий конденсатор, включенные между инвертирующим входом и выходом операционного усилителя, а также η накопительных конденсаторов и η последовательно соединенных зарядных резисторов, общий вывод каждых двух последовательно соединенных зарядных резисторов через 40 соответствующий накопительный конденсатор подключен к шине нулевого потенциала, отличающе е с я тем, что, с целью повышения точности интегрирования и расширения частот45 ного диапазона, в него введен резисторный делитель напряжения, включенный между выходом операционного усилителя и шиной нулевого потенциала, средний вывод резисторного делителя 50 напряжения подключен к свободному выводу первого из η последовательно соединенных: зарядных резисторов, свободный вывод последнего из которых соединен с неинвертирующим входом 55 операционного усилителя и через соответствующий накопительный конденсатор - с шиной нулевого потенциала.
SU843732307A 1984-04-23 1984-04-23 Интегрирующее устройство SU1239731A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843732307A SU1239731A1 (ru) 1984-04-23 1984-04-23 Интегрирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843732307A SU1239731A1 (ru) 1984-04-23 1984-04-23 Интегрирующее устройство

Publications (1)

Publication Number Publication Date
SU1239731A1 true SU1239731A1 (ru) 1986-06-23

Family

ID=21115771

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843732307A SU1239731A1 (ru) 1984-04-23 1984-04-23 Интегрирующее устройство

Country Status (1)

Country Link
SU (1) SU1239731A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Нестеренко Б.К. Интегральные операционные усилители: Справочное пособие по применению.- М.: Энерго- издат, 1982, с. 55, фиг.416. . Авторское свидетельство СССР № 1195362,кл. G 06 G 7/186, 08.02.84. *

Similar Documents

Publication Publication Date Title
SU1239731A1 (ru) Интегрирующее устройство
KR0161274B1 (ko) 노이즈 방지가 개선된 비율측정회로
FR2564657B1 (fr) Amplificateur pour signaux physiologiques
SU435531A1 (ru) Логарифмический функциональный преобразователь
US7224193B2 (en) Current-voltage conversion circuit
SU651359A1 (ru) Устройство дл умножени
SU726540A1 (ru) Сглаживающий фильтр-сумматор
SU620919A1 (ru) Устройство дл определени повреждений последовательно-соединенных полупроводниковых вентилей
SU1538183A1 (ru) Устройство дл получени вольт-амперных характеристик двухполюсника
SU609097A1 (ru) Преобразователь действующего значени напр жени в посто нное
SU894728A1 (ru) Дифференцирующее устройство
SU905987A1 (ru) Управл емый генератор
SU1374411A1 (ru) Ждущий мультивибратор
SU620911A1 (ru) Двойной диодный мост
SU822346A1 (ru) Аналого-цифровой преобразователь
SU1030953A1 (ru) Дифференциальный усилитель
SU635513A1 (ru) Аналоговое запоминающее устройство
SU911698A2 (ru) Преобразователь амплитуды импульсов в посто нное напр жение
JPS5640328A (en) Electric charge transfer type digital/analogue converting unit
SU1211660A1 (ru) Преобразователь тока в частоту импульсов
SU602955A1 (ru) Аналоговый перемножитель
JPS5948429B2 (ja) 演算回路
SU813686A1 (ru) Рс -фильтр
SU1035497A1 (ru) Пол рограф переменного тока
SU1019410A1 (ru) Калибратор напр жени