SU1233158A1 - Устройство дл сопр жени абонентов с каналами св зи - Google Patents
Устройство дл сопр жени абонентов с каналами св зи Download PDFInfo
- Publication number
- SU1233158A1 SU1233158A1 SU843699409A SU3699409A SU1233158A1 SU 1233158 A1 SU1233158 A1 SU 1233158A1 SU 843699409 A SU843699409 A SU 843699409A SU 3699409 A SU3699409 A SU 3699409A SU 1233158 A1 SU1233158 A1 SU 1233158A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- group
- output
- inputs
- information
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к вьгчислительной технике, в частности к устройствам контрол правильности доведени информационных кодограмм до абонентов в распределенных вычислительных системах. Цель изобретени - повышение достоверности работы за счет обеспечени возможности контрол доведени до абонентов многоадресных и циркул рных кодограмм. Устройство содержит блок управлени , счетчик времени, два блока сравнени , входной регистр, буферный регистр, блок пам ти адресов абонентов, блок формировани формул ров, сумматор, 1 з.п. ф-лы, 5 ил. ю со со ел 00
Description
1123
Изобретение относитс к вычислительной технике, в частности к уст- контрол правильности доведени информационных кодограмм до абонентов в распределенных вычислительных комплексах.
Цель изобретени - повышение достоверности работы за счет обеспечени возможности контрол доведени
пуск ни :
по входу 11 в блок 1 управле- 129 - считывани адресно-служеб
20
до абонентов многоадресных и циркул р- 0 регистр 5 кодограммы и сигнала За- ных кодограм -, а также; проведени их мультиплексной обработки.
На фиг. 1 представлена структурна схема устройства; на фиг. 2 - структурна схема блока управлени ; на 5 фиг. 3 - структурна схема блока формировани формул ров; на фиг. 4 - структурна схема блока пам ти адре сов абонентов; на фиг. 5 - временна диаграмма р&боты устройства.
Устройство содержит (фиг. 1) блок 1 управлени , счетчик 2 времени первьй блок 3 сравнени , входной регистр 4, буферный регистр 5, блок 6 пам ти адресов абонентов, блок 7 фор- мировани формул ров, второй блок 8 сравнени , сумматор 9,входы 10-13 и выходы 14 и 15.
Блок 1 управлени содержит (фиг.2) генератор 16 импульсов, дешифратор 17, распределители 18-20 импульсов, регистры 21-28, триггеры 29-38,элементы И 39-55, элементы ИЛИ 56-64, группы 65-67 элементов ИЛИ,группы i68.1-68.п ключей и элементы 69-71 задержки.
Блок 7 формировани формул ров содержит (фиг. 3) генератор 72 импуль30i
35
ной части кодограммы и номера кодо- из буферного регистра в блок 1 управлени ; 130 - вьщачи кода допустимого времени ожидани квитан-- ции из блока 1 управлени и кода тег кущего времени из счетчика 2 времени в сумматор 9; 131 - записи кодов мак симального допустимого текущего времени ожидани квитанции из сумматора 9 и номера кодограммы из блока 1 упраБ1лени в блок 7 формировани фор мул ров; 132 - считьгоани кодов адре сов из блока 6 пам ти адресов або нентов в блок 1 управлени при поступлении в буферный регистр кодограм мы с признаком циркул рной передачи;
133- записи кодов адресов абонентов из блока 1 управлени в блок 7 фор- мировани/1 формул ров при одноадресно и многоадресной передаче кодограммы
134- выдачи кодограммы из буферного
регистра 5 в выходной канал 14; 135 опроса блоком 1 управлени наличи квитанции во входном регистре 4; 136 - вьздачи из входного регистра 4 в блок 1 управлени сигнала наличи квитанции: 137 - выдачи из входного регистра 4 в блок 1 управлени сигнала отсутстви квитанции; 138 - счи тьгоани кодов допустимого времени откидани квитанций абонентов из фор мул ров блока 7 формировани формул ров и текущего времени из счетчика 2 времени в блок 2 сравнени , а также кодов номеров кодограмм из тех же формзш ров блока 7 в блок 1 управлени ; 139 - считьшанн из блока 8 сра блоком 1 управлени результато срав1 ени кодов допустимого и текуще го времен; 140 - выдачи из блока 8 в блок 1 управлени сигнала сравнени кодов; 141 - выдачи из блока 8 в бло 1 управлени сигнала несравнени кодов; 142 считывани кода квитанции (при наличии) блоком 1 управлени из входного регистра 4 и выдачи кода
сов, распределители 73-77 импульсов, регистры 78 и 79, группы 80.1-80.N, 81.1-81.N, 82.1-82.N регистров,триггеры 83-86, группы 87.1-87.N,88.1- 88. N, 89.1-89.N триггеров, уз-пъ 90 и 91 сравнени , элементы 92 и 93 задержки, элементы И 94-100, группы 101.1-101.N, 102.1-102.N, 103.1- 103.N, элементов И, группы 104.1- 104.N, 105.1-105.N, 106.1-106.N, 107 . 1 -107 . N ключей, элементы ЕШ 108-116, группы 117, 118, 119J20.1- 120.N, 121.1-121.N элементов И-ГИ.
Блок 6 пам ти адресов абонентов содержит (фиг. 4) распределители 122 и 123 импульсов, группу 124 элементо ИЛИ и группу 125.1-125.N регистров.
На временной диаграмме работы приведено (фиг. 5) распр|зделение во/ времени основных сигналов управлени
на шинах устройства: 126 - ввода из внешнего устройства по входу 12 в блок б пам ти адресов абонентов кодов адресов абонентов; 127 - ввода из внешнего устройства по входу 11 в блок 1 управлени кодов допустимого времени ожидани квитанции и эталона квитанции; 128 - ввода из внешнего устройства по входу 13 в буферный
пуск ни :
по входу 11 в блок 1 управле- 129 - считывани адресно-служебрегистр 5 кодограммы и сигнала За-
0
0i
5
0
S
0
55
ной части кодограммы и номера кодо- из буферного регистра в блок 1 управлени ; 130 - вьщачи кода допустимого времени ожидани квитан-- ции из блока 1 управлени и кода тег кущего времени из счетчика 2 времени в сумматор 9; 131 - записи кодов максимального допустимого текущего вре , мени ожидани квитанции из сумматора 9 и номера кодограммы из блока 1 упраБ1лени в блок 7 формировани формул ров; 132 - считьгоани кодов адресов из блока 6 пам ти адресов або нентов в блок 1 управлени при поступлении в буферный регистр кодограммы с признаком циркул рной передачи;
133- записи кодов адресов абонентов из блока 1 управлени в блок 7 фор- мировани/1 формул ров при одноадресной и многоадресной передаче кодограммы;
134- выдачи кодограммы из буферного
регистра 5 в выходной канал 14; 135 - опроса блоком 1 управлени наличи квитанции во входном регистре 4; 136 - вьздачи из входного регистра 4 в блок 1 управлени сигнала наличи квитанции: 137 - выдачи из входного регистра 4 в блок 1 управлени сигнала отсутстви квитанции; 138 - считьгоани кодов допустимого времени откидани квитанций абонентов из формул ров блока 7 формировани формул ров и текущего времени из счетчика 2 времени в блок 2 сравнени , а также кодов номеров кодограмм из тех же формзш ров блока 7 в блок 1 управлени ; 139 - считьшанн из блока 8 срав- блоком 1 управлени результатов срав1 ени кодов допустимого и текущего времен; 140 - выдачи из блока 8 в блок 1 управлени сигнала сравнени кодов; 141 - выдачи из блока 8 в блок 1 управлени сигнала несравнени кодов; 142 считывани кода квитанции (при наличии) блоком 1 управлени из входного регистра 4 и выдачи кода
эталона квитанций из блока 1 управлени в блок 3 сравнени : считывани кодов номера кодограммы и адреса абонента из квитанции во входном регистре 4 в блок 1 управлени ; 143 - считывани блоком 1 управлени результата сравнени из блока 3; 144 - выдачи из блока 3 в блок 1 управлени сигнала сравнени ; 1.45 - выдачи из блока 3 3 блок 1 управлени сигнала несравнени ; 146 - выдачи из блока 1 управлени во внешнее устроргство сигнала поступлени искаженной (или имеющей признак искажени переданной кодограммы) квитанции , кодов номеров кодограммы и адреса абонента, сброс входного регистра 4 и соответствующих регистров в блоке 7 формировани формул ров; 147 - выдачи из блока 1 управлени во внешнее устройство сигнала доведени кодограммы до абонента, кодов номера кодограммы и адреса абонента , сброс входного регистра 4 и соответствующих регистров в блоке 7 формировани формул ров; 148 - вьща- чи из блока 1 управлени во внешнее устройство сигнала недоведени кодограммы (в случае истечени максимально допустимого времени ожидани квитанции ) , кодов номера кодограммы и адреса абонента, сброс соответствующих регистров в блоке 7 формировани формул ров.
Кроме того,обозначены (фиг. 1) следующие цепи; 149 - группа цепей передачи управл ющих сигналов из внешнего устройства в блок управлени ; 150 - группа цепей передачи управл ющих сигналов из внешнего устройства в блок пам ти адресов; 151 - цепи передачи управл ющих сигналов из блока управлени в блок пам ти адресов; 152 - цепи передачи информации из блока пам ти адресов в блок управлени ; 153 - цепи передачи управл ющих сигналов из блока управлени в буферный регистр; 154 - цепи передачи информацир5 из буферного регистра в блок управлени ; 155 - группа цепей
передачи информации из блока управле-50 бой лог {ческую схему совпадени парал- ни в блок формировани , формул ров;
156- группа цепей передачи управл ющих сигналов из блока управлени
в блок формировани формул ров;
157- группа цепей передачи управл - 55 ющих сигналов из блока формировани формул ров в блок управлени ; 158 - группа цепей передачи информации из
лельных многоразр дных кодов, назначение которой состоит в вы влении фактов совпадени или несовпадени ответов абонентов (квитанций на кодограм- ) поступающих из входного канала во входной регистр 4, с их эталонными значе и мн, поступающими из блока 1 упраиленк .. .
10
t5 20 25 зо
5 5
2331584
блока формировани формул ров в блок управлени ; 159 - цепи передачи управл ющих сигналов из блока управлени во второй блок сравнени ; 160 - группа цепей передачи информации из второго блока сравнени в блок управлени , 161 - группа цепей передачи информации из входного рег истра в .блок управлени ; 162 - группа цепей передачи управл ющих сигналов из блока управлени во входной регистр; 163 - группа цепей передачи информации из первого блока сравнени в блок Управлени ; 164 - цепи передачи информации из блока управлени в пер- вьй блок сравнени ; 165 - цепи передачи управл ющих сигналов из блока управлени в первый блок сравнени ; 166 - группа цепей передачи управл - 1СЯЦИХ сигналов из« блока управлени в счетчик времени; 167 - цепи передачи управл ющих сигналов из блока управлени в сумматор; 168 - цепи передачи информации из блока управлени в сумматор; 169 - цепи передачи информации из счетчика времени в сумматор; 170 - цепи передачи информации из счетчика времени во второй блок сравнени ; 171 - цепи передачи информации из входного регистра в первый блок сравнени ; 172 - цепи передачи информации из блока формировани формул ров во второй блок сравнени ; 173 - цепи передачи информации из сумматора в блок формировани формул ров ,
Блок 1 управлени предназначен дл управлени и синхронизации рабо- ты устройства в зависимости от сигналов , поступающих в него из внешнего управл ющего устройства и блоков данного устройства.
Счетчик 2 времени предназначен дл формировани кодов текущего времени и реализуетс на базе стандартных генератора импульсов и счетчика.
Блок 3 сравнени представл ет собой лог {ческую схему совпадени парал-
лельных многоразр дных кодов, назначение которой состоит в вы влении фактов совпадени или несовпадени ответов абонентов (квитанций на кодограм- ) поступающих из входного канала во входной регистр 4, с их эталонными значе и мн, поступающими из блока 1 упраиленк .. .
Входной регистр 4 предназначен дл приема и временного хранени ответо абонентов (квитанций на кодограммы),
Буферный регистр 5 предназначен дл приема из внешнего управл ющего устройства и временного хранени кодограмм , отправл емых абонентам.
Блок 6 пам ти абонентов предназначен дл приема из внешнего управл - ющего устройства и хранени кодов всех адресов абонентов, с которыми -осуществл етс обмен информацией.
Блок 7 формировани формул ров предназначен дл временного хране- ни формул ров на все вьщанные абонентам кодограммы.
Блок 8 сравнени представл ет собой логическую схему совпадени ,аналогичную блоку 3, и предназначен дл вы влени фактов совпадени или несовпадени кодов текущего времени, формируемых таймером 2, и допустимого времени ожидани квитанций абонентов , хранимых в блоке 7 формировани формул ров.
Сумматор 9 предназначен дл формировани кодов максимально допустимого текущего времени ожидани квитанций абонентов путем сложени ко- да текущего времени с кодом, допустимого- времени ожидани ответов абонентов .
Вхдд 10 устройства представл ет собой входной канал, по которому в устройство поступают ответы абоненто на полученные кодограммы.
Вход 11 устройства представл ет собой набор шин дл подачи на блок 1 управлени из внешнего устройства кодов допустимого времени ожидани квитанции абонентов,эталона квитанции , сигналов сброса и запуска устройства .
Вход 12 устройства предназначен дл ввода из внешнего устройства в блок 6 пам ти адресов абонентов кодо адресов всех абонентов, с которьши нобходим обмен информацией.
Вход 13 устройства предназначен дл ввода в буферный регистр 5 кодограмм , выдаваемых абонентам внешним устройством.
Выход 14 устройства представл. ет собой выходной канал, по которому кодограммы поступаютабонентам.
Выход 15 устройства предназначен ,цл вьщачи управл ющему внешнему устройгтву информации о фактах доведени и недоведени кодограмм до або- ненто1з, получени искаженных квитанций , номеров кодограмм и адресов абонентов .
Коды адресов абонентов с выхода групш. 65 элементов ИЛИ блока 1 поступают на информационные входы группы 82., 1-82,N регистров блока 7.Сигналы записи кодов адресов с выкода элемента ШШ 62 блока 1 поступают на вход распределител 77 импульсов блока 7.Признак последнего адреса с выхода элемента ИЛИ 63 блока 1 поступает на управл ющие входы группы 88.1- 88.N триггеров и распределител 77 импульсов , С выхода элемента И 43 блока сигнал считьшани кодов номера кодограм чы и адреса поступает на входы . элементов И 97 и 98 блока 7,
Код номера кодограммы поступает с выхода группы 66 элементов ИЛИ блока 1 на информационный вход регистра 7В блока 7, а код адреса - с выхода группы 67 элементов ИЛИ блока 1 на вход регистра 79 блока 7. Сигналы сброса, соответствующих формул ров в блоке 7 поступают с выхода элемента ЕНИ 64 блока 1 на управл ющие входы регистров 78 и 79 блока 7.
При записи формул ров в блок 7 код номера кодограммы с выхода регис ра 21 блока 1 поступает на информационные входы группы 80.1-80,N регистров бл:ока 7, а сигналы записи - с второго выхода распределител 20 им- пульсов блока 1 на соответствующие. входы группы 101.1-101,N элементов И блока 7,
Признак наличи информации поступает с выхода элемента ИЛ1 09 i блока 7 на вход элемента И 39 блока 1.
При считьюании информации из блока 7 в блок 1 коды номеров кодограмм с выхода группы 117 элементов ИЛИ блока 7 поступают на информационный вход регистра 27 блока 1, на управл ющий вход которого поступает сигнал записи с выхода элемента ШШ 114 блока 1, Коды адрессГв с выхода группь; 119-элементов ИЛИ блока 7 поступают
на информационный вход регистра 28 блока 1, на управл ющий вход которого поступает сигнал записи с выхода элемента Ш1И 115 блока 7.-
Сигналы считывани адресов из блока 6 поступают на вход распределител 122 импульсов этого блока с соответствующего выхода триггера 38 бло- ка 1. Коды адресов с выхода группы 2А элементов ИЛИ блока 6 поступают на информационньш вход регистра 26 блока 1. От внешнего устройства на информационные входы группы 125.1- 125.N регистров поступают коды адресов абонентов, на управл ющие входы - сигналы сброса, а на вход распределител импульсов 123 - сигналы записи кодов адресов абонентов в ре- гистры блока.
На счетчик 2 времени из блока 1 поступают два вида сигналов считывани текущего времени: с первого выхода распределител 20 импульсов при формировании максимально допустимого времени ожидани квитанций абонентов в сумматор 9; с выхода элементов И 43 дл сравнени в блоке 8 те- кущего времени, формируемого таймером , с максимально допустимыми временами ожидани квитанций, хран щимис в блоке 7.
На блок 3 сравнени из блока 1 поступают эталон квитанции с выхода регистра 24 и сигналы считывани результатов сравнени квитанций с эталоном - с выхода элемента И 54.
Из блока 3 на блок 1 поступают сигналы сравнени квитанций с эталоном на вход триггера 34 и сигналы несравнени - на вход элемента ИЛИ 58.
Из блока 1 во входной регистр 4 поступают сигналы опроса наличи квитанции с соответствующего выхода распределител 19 импульсов и сигналы считывани квитанций - с выхода эле- мента И 44.
В блок 1 из входного регистра 4 поступают сигналы наличи квитанции на вход триггера 32, сигналы отсутстви квитанции - на вход элемента РШИ 56, коды номеров кодограмм и адресов абонентов - на информационный вход регистра 25.
s
О 20
25
0
35
5
,
Из блока 1 в буферный регистр 5 с выхода элемента ИЛИ 63 поступают сигналы выдачи кодограмм в канал св зи , а из буферного регистра 5 на информационный вход регистров 21 и 22 - коды адресно-служебных частей и но- меров кодограмм соответственно.
Из блока 1 на блок 8 с выхода эле- MeEJTa И 55 поступают сигналы считывани результатов сравнени текущего времени с максимально допустимым текущим временем ожидани квитанции, а из блока 8 на блок 1 поступают сигналы сравнени на вход триггера 37 и сигналы несравнени - на вход элемента ИЛИ 60.
На сумматор 9 из блока 1 с выхода регистра 23 поступают коды максимально допустимого времени ожидани квитанций, а с второго выхода распределител 20 импульсов - сигналы счи- тьшани максимально допустимого текущего времени ожидани квитанции в блок 7.
Устройство работает следующим образом .
Перед запуском устройства из внеш- 1него управл ющего устройства в него записываютс необходимые дл работы исходные данные: в блок 1 управлени - максимально допустимые времена ожидани квитанций от абонента .(регистр 23) и эталон квитанции (регистр 24), в блок 6 пам ти адресов абонентов - адреса всех абонентов, с которыми необходим обмен информацией.
После поступлени из внешнего устройства в буферньш регистр 5 кодограммы , которую необходимо передать по каналу св зи абоненту или группе або- нентов по входу 11 из внешнего устройства в блок 1 управлени поступает сигнал запуска. По этому сигналу триггер 30 блока 1 управлени устанавливаетс Б 1 и первый импульс из генератора 16 импульсов через элемент И 40 поступает в буферный регистр 5. Осуществл етс считывание адресно-служебной части и номера кодограммы в блок 1 управлени , которые записываютс в регистры 22 и 21 соответственно . Триггер 30 импульсом счи- тьшани через элемент 69 задержки сбрасьшаетс , устанавливаетс в 1 триггер 31, который разрешает поступление тактовых импульсов из генератора 16 через элемент И 45 в распределитель 20 импульсов. Импульсом с выхода распределител 20 осуществл етс вьщача из регистра 23 в сумматор 9 кода допустимого вре- мани ожидани квитанции абонента. Этим же сигналом осуществл етс считывание из счетчика 2 времени в сумматор 9 текущего времени. Импульсом с второго выхода распределител 20 импульсов осуществл етс считывание из сумматора 9 в блок 7 формировани формул ров кода максимально Допустимого текущего времени ожидани квитанции абонента и из регистра 21 бло- ка 1 управлени кода номера кодограммы . Запись этих кодов в блоке 7 формировани .формул ров осуществл етс в соответствующие регистры из состаза групп 80,1-80.N и 81.1-81.N (N - емкость устройства, измер ема количеством кодограмм, которое одновременно может обрабатыватьс устройством ) .
Группа 80.1-80.N регистров предназначена дл хранени кодов номеров кодограмм, группа 81.1-81.N регистров - дл хранени кодов максимально допустимых времени ожидани квита иий абонентов на выданные им кодогра мьь Запись кодов осуществл етс в свободные регистры, начина с регистров с младшими номерами. Управление такой записью производитс узлом управлени , построенным на базе группы 101.1-101.N элементов И. Управл ющими сигналами дл узла вл ютс сигналы наличи и отсутстви информации в регистрах группы 80.1-80,N. Элементом формировани этих сигналов в каждом регистре вл етс дополнитель ньй (признаковый) триггер, который устанавливаетс в 1 сигналом .записи информации в данный регистр.Сигнал с выхода 1 этого триггера вл етс признаком наличи информации, сигнал с второго выхода - признаком отсутстви информации. Сигнал записи кодов номера кодограммы и допустимо го времени ответа поступает одновре менно на все элементы И группы 101.1 101.N. Сигналы отсутстви информации поступают из регистров номеров кодограмм на соответствующие им элементы И этой группы. Сигналы наличи инфор мадии из первого регистра группы 80.1-80.N поступают на все элементы И группы 101.1-101.N, начина с вто
з 0 5 0
0
рого, сигналы наличи информации из второго регистра - на все элементы И, начина с третьего и т.д. В результате такого построени узла управлени сигнал записи поступает всегда на входы свободной пары регистров .групп 80.1-80. и 81 ,1-81 .М,,начииа с младших номеров, записьша в них соответственно коды кодограммы и допустимого времени ожидани реакции абонента.
Импульсом с третьего выхода распределител 20 импульсов блока 1 уп- равлени через элементы И 46 или 47 устанавливаетс в 1 триггер 35 или 36 в зависимости от сигналов с выхода дешифра тора 1 7. Если в адресно-служебной части кодограммы, поступившей в регистр 22 из буферного регистра 5, находитс признак циркул рной передачи, то в 1 устанавливаетс триггер 35, в случае одноадресной или многоадресной передачи - триггер ,36. В чпоследнем случае тактовые им- ;пульсы с выхода генератора 16 импуль- fcoB через элемент И 51 начинают пос- тупать в распределитель 18 импульсов . Через группу 68.1-68.п ключевых сх&м (п - максимальное количество адресов абонентов при многоадресной передаче) коды адресов из регистра 22 через группу 65 элементов ИЛИ поступают в блок 7 формировани формул ров . Сигналы записи адресов поступают в блок 7 через элемент ИЛИ 62 на вход распределител 77 импульсов. Коды адресов поступают на информационные входы группы 82.1-82.N регистров , каждьй из номеров (погруппа) которой состоит из К - регистров (К - максимальное количество адресов абонентов при циркул рной передаче). Выбор соответствующей номеру кодо- . граммы подгруппы регистров адресов осуществл етс группой 88.1-88.N триггеров,, разрешающих прохождение сигналов гГаписи информации на входы регистров через группу 105,1-105.N ключей.
По признаку последнего адреса .(до- полнительньй разр д в коде адреса) в блоке 1 управлени (элемент ШШ 63) формируетс сигнал вьщачи кодограммы в канал который поступает в буферньий регистр,5. Одновременно сигнал с выхода элемента ИЛИ 63 поступа- ет в блок 7 формировани формул ров,
осуществл сброс распределител 77 импульсов и группу 88.1-88,N триггеров , подготавлива блок 7 к приему очередного формул ра на передаваемую абонентам кодограмму. Таким образом, формул р представл ет собой совокупность кодов номера кодограммы, допустимого времени ожидани квитанций от абонентов и адресов абонентов, ко торым выдана данна кодограмма.
Кроме того, сигналом с выхода элемента ИЛИ 63 через элемент 71 задержки и элемент ИЛИ 61, к второму входу которого подключен выход сигнала Сброс внешнего устройства, осуществл етс сброс регистров 21 - 23, тригера 36 и установка в 1 триггера 2 В результате блок 1 управлени оказываетс подготовленным к очередному циклу работы.
Аналогично описанному происходит формирование формул ров при циркул рной передаче кодограммы за исключением того, что по сигналу с дешифрато- ра 17 в 1 устанавливаетс триггер 35 и на вход счетного триггера 38 через элемент И 50 с выхода генератора 16 начинают поступать тактовые импульсы . По первому такту осуществл етс считывание (сигнал с единичного выхода триггера 38) кода адреса абонента из блока 6 пам ти адресов абонентов с записью его в регистр 26 блока 1 управлени (сигнал записи поступает на вход регистра 26 через элемент 70 задержки по второму такту (сигнал с нулевого выхода триггера 38) производитс выдача кода адреса из регистра 26 в блок 7 формировани формул ров. При этом информаци поступает через группу 65 элементов ИЛИ,сигнал записи - через элемент ИЛИ 62.Признак последнего адреса поступает на элемент ИЛИ 63 через элемент И 52.
После установки триггера 29 блока 1 в 1 тактовые импульсы с выхода генератора 16 через элемент И 39 начинают поступать на вход распределител 19 импульсов, который по первому выходу вьщает сигнал опроса наличи квитанции во входном регистре 4. При отсутствии квитанции сигналом с входного регистра 4 через элемент ИЛИ 56 на вход триггера 33 поступает .сигнал сброса и тактовый импульс с шестого выхода распределител 19 через элемент И 41 и элемент ИЛИ 57
5 Ю
5 0
5 0 5 0 5
поступает на вход сброса триггера 33. Тактовьй импульс с четвертого выхода распределител 19 через элемент И 43 поступает на вход счетчика 2 времени осуществл считывание из него в блок 8 сравнени кода текущего времени . Одновременно в блок 8 осуществл етс считьшание из блока 7 кода допустимого времени ожидани квитанции. Кроме того, из блока 7 в регистры 27 и 28 блока 1 поступают коды номеров кодограммы и адреса абонента соответ- cTBeHffo.
В св зи с тем, что элемент И 54 по одному из входов закрыт триггером 33, тактовьй импульс с п того выхода распределител 19 в блок 3 сравнени не поступает. Импульс с третьего выхода распределител 19 не проходит через элементы И 48 и 49 на выходы блока 1, так как эти элементы также закрыты триггером 33. Тактовый импульс с седьмого выхода распределител 19 через элемент И 55 поступает на вход блока 8 сравнени . Происходит считьшание результата сравнени кодов времен. Если сравнение не происходит , то сигналом из блока 8 через элемент ИЛИ 60 на вход триггера 37 поступает сигнал сброса. В результате тактовый импульс с второго выхода распределител 19 на выходы блока 1 не поступает и первым тактом начнетс новьй описанный цикл опросов.
Если из блока 8 поступает сигнал сравнени , то триггер 37 блока 1 устанавливаетс в 1 и тактоньй импульс с второго выхода распределител 19 через элемент И 53 поступает во внешнее устройство, сигнализиру о том, что квитанци на посланную кодограмму за заданное врем ожидани в устройство не поступала, следовательно , кодограмма до абонента не доводитс . Одновременно сигналом с выхода элемента И 53 из регистров 27 и 28 считываютс во внешнее устройство коды номера кодограммы и адреса абонента соответственно. Кроме того, эти коды с сигналом сброса поступают в блок 7 формировани формул ров дл сброса соответствующих регистров, в которых хранитс формул р на абонент.
Если в результате опроса входного регистра 4 на вход блока .1 управлени поступает сигнал наличи квитанции , то триггер 32 устанавливаетс
в 1. В результате очередным такто- ым импульсом в 1 устанавливаетс риггер 33 и третьим тактовым имульсом с выхода элемента И 44 на 5 ходной регистр 4 поступает сигнал читьшани квитанции в блок 3 сравнени , а также номера кодограммы и адреса абонента в регистр 25 блока 1. Этим же сигналом иЗ регистра 24 в блок 3 сравнени выдаетс код эталона квитанции. Если сравнение происходит , то сигналом из блока 3 сравнени триггер 34 блока 1 управлени устанавливаетс в 1 и через элемент И 49 во внешнее устройство поступает сигнал доведени кодограммы, а с выходов регистров 27 и 28 - коды номеров этой кодограммы и адрес абонента соответственно. При несравнении пос- тупившей во входной регистр 4 квитанции с эталоном с выхода элемента И 48 во внешнее устройство поступает сигнал искажени кодограммы, а из регистра 25 - коды номера кодограммы и адреса абонента. Кроме того, в блок 7 из регистра 25 поступают коды номера кодограммы и адреса абонента, а с выхода элемента ИЛИ 59 - сигнал сброса, по которому происходит очист- ка соответствующих регистров формул ра блока 7.
Поступление во входной регистр 4 искажений (по сравнению с эталоном) 35 квитанции может произойти в следующих случа х: если происходит искажение квитанции при передаче ее по каналу и если в результате искажени пос- ланной абоненту кодограммы по резуль- 0 татам синтаксического и семантического контрол абонент сформировал квитанцию с признаком искажени кодограммы .
В любом из этих случаев кодограм- 45 му следует считать недоведенной, о чем и сообщаетс внешнему устройству.
Таким образом, цикл опроса входного регистра 4 и сравнение времен, записанных в формул рах, с текущим временем , формируемым счетчиком 2 вре- 1-1ени, повтор етс до тех пор, пока не поступают квитанции от всех абонен тов или допустимое врем ожидани квитанций не истекает.
В любой момент времени из управл ющего внешнего устройства на вход
5
0
5
данного устройства может быть выдана очередна кодограмма. При этом сигналом Запуск триггер 29 блока 1 сбрасываетс , в результате цикл опросов приостанавливаетс . Триггер 30 устанавливаетс в Г и начинаетс формирование формул ров с записью их в блок 7 на абонентов, которым предназначена кодограмма, по описанному алгоритму, после чего циклы опросов продол: каютс .
выборка допустимых времен ожидани квитанции дл вьщачи в блок 8 сравнени из блока 7, а также номеров кодограмм и адресов абонентов в блок 1 осуществл етс , при поступлении на вход элементов И 97 и 98 сигнала считьшани из блока 1. Так как триггер 85 в исходном состо нии сброшен,то сигнал считьтани через элемент И 97 Поступает на вх од распределител 75 импульсов, с первого выхода которого поступает сигнал считьшани информа- I дни через элемент И 103.1 и элемент ИЛИ 120.1 из первых регистров номеров кодограмм и времен ответов (группы 80.1-80.N и 81.1-81.N регистров соответственно ) . Через группы 117 и 118 логических элементов ИЛИ информаци из этих регистров поступает в блоки 1 и 8 соответственно. Кроме того , устанавливаетс в 1 триггер 89.1, осуществл выборку первой подгруппы 107.1 ключевых схем. Этот же тактовьй импульс через элемент ИЛИ 114, элемент 92 задержки и элемент ИЛИ 113 поступает на вход распределител 96 импульсов, с первого выхода которого сигнал cчитьшa п информации через первый ключ подгруппы 107.1 и первый элемент ИЛИ подгруппы 121.1 элементов ИЛИ поступает на вход первого регистра подгруппы 82.1 регистров . Считьшаемый код адреса через группу 119 элементов ИЛИ сигнал записи черед, элемент ИЛИ 115 поступают в блок 1 . Импульс с выхода элемента ИЛИ 114 устанавливает триггер 85 в 1. В результате этого следующий импульс считьшани допустимого времени ожидани квитанции из следующего формул ра поступает через элемент И 98 непосредственно на вход распределител 76 :импульсов. В блок 1 выдаетс код адреса из второго регистра подгруппы 82.1 регистров. Из регистра 80.1 в блок 1 поступает код номера
кодограммы из регистра 81.1 в блок 8 сравнени выдаетс код допустимого времени ожидани квитанции. Этот процесс последовательного считывани информации из регистров 8D.1, 81.1 и регистров подгруппы 82.1 продолжаетс до тех пор, пока на элемент ИЛИ 116 с одного из регистров подгруппы 82.1 не поступает сигнал последнего адреса. Сигналом с выхода элемента ИЛИ 116 осуществл етс сброс триггеров -85 и 89.1. В результате следующий импульс считывани допустимого времени ожидани квитанции, поступив ший из блока 1, через элемент И 97 поступает на вход распределител 75 импульсов. Сигналом на втором выходе распределител 75 устанавливаетс в 1 триггер 89.2, подготовив следу- ющую подгруппу 107.2 ключей дл прохождени сигналов считывани информации на подгруппу 82.2 регистров и элемент И 103.2 дл прохождени сигнала считьюани информации из регист ров 80.2 и 81.2. Дальнейша работа по выборке информации из регистров аналогична описанному.
Сброс формул ров в блоке 7 осу
ществл етс путем записи из блока 1 в регистры 78 и 79 кодов номера кодограммы и адреса абонента соответственно . Сигналом записи указанной информации в регистры 78 и 79 триггер 83 устанавливаетс в t. Тактовые импульсы с выхода генератора 72 импульсов через элемент И 94 начинают поступать на вход распределител 73 импульсов. Тактовым импульсом с первого выхода распределител 73 через элемент ИЛИ 120.1 производитс выдача информации из регистра 80.1 через группу 117 элементов ИЛИ на первый вход узла 90 сравнени , на второй вход которого поступает информаци из регистра 78. При несравнении кодов триггер 84 остаетс в исходном состо нии и следующий таКто- вьм импульс с выхода генератора 72 поступает на вход распределител 73. Производитс выборка информации из регистра 80.2. При сравнении кодов в узле 90 сравнени триггер 84 устанавливаетс в 1 и разрешает прохождение тактовых импульсов с выхода генератора 72 на вход распределител 74 импульсов. Так как триггер 87.2 тактовым импульсом с второго выхода
5 Ю t5 0 5
0
0
5
pacпpeдeJп тeл 73 установлен в 1, импульсы с нечетных выходов паспре- I делител 74 через подгруппу 104.1 ключей и подгруппу 121..1 элементов ROM,осуществл ют последовательное считывание информации (адресов абонентов ) из регистров подгруппы 82.1, котора через группу 119 элементов ИЛИ поступает на первьй вход узла 91 сравнени -, на второй вход которо- го поступает информаци из регистра 79, Тактовые импульсы с четных выходов р йспределител 74 не могут через подгруппу 105.1 ключей поступать на вход сброса подгруппы 82.1 регистров, так как триггер 85 находитс в исходном состо нии. При сравнении кодов в узле 91 сравнени триггер 86 устанавливаетс в 1 и очередным четным тактовым импульсом соответствующий регистр подгруппы 82.1 сбрасьшаетс . Через элемент ИЛИ 111, элемент 93 задержки сбрасываютс триггеры 83, 84 и 86 и регистры 78 и 79.
Если после сброса очередного регистра адреса в данной подгруппе больше не остаетс зан тых информацией регистров, то по сигналу отсутстви информации с регистров открываетс соответствующий элемент И группы 102.1-102.N и сигнал сброса через элемент ИЛИ 111 и элемент 93 задержки поступает на шины сброса соответствующих регистров групп 80.1-80.N, 81.1-81.N. Кроме того, через элемент ИЛИ 110 осуществл етс сброс группы 87.1-87.N триггеров.
В результате описанных операций блок 7 приводитс в исходное состо ние и снова готов к приему очередных команд из блока 1.
Claims (1)
1. Устройство дл сопр жени абонентов с каналами св зи, содержащее входной регистр, первый блок сравнени , счетчик времени, блок анализа, причем информационный вход входного регистра подключен к информационному выходу канала св зи, перва группа информационных выходов блока анализа подключена к группе информационных входов абонента, перва группа информационных входов блока управлени подключена к группе информационных выходов абонента, перва группа управ- л к цих входов блока анализа подключеиа к первой группе управл ющих выхо дои абонента, при этом группа информационных выходов входного регистра соединена с второй группой информационных входов блока анализа, перва группа управл ющих выходов которого соединена с группой управл ющих входов входного регистра, информационный выход которого соединен с первым информационными входом первого блока сравнени , группа информационных выходов которого соединена с третьей группой информационных входов блока анализа, первый информационный выход которого соединен с вторым информационным входом первого блока сравнени , разрешающий вход которого соединен с первым выходом считывани блока анализа, втора группа управл ющих выходов которого оюединена с группой установочных входов счетчика времени, отличающеес тем, что, с целью повышени достоверности работы, в него введены буферный регистр, блок пам ти адресов абонентов , блок формировани формул ров второй блок сравнени , сумматор, причем первьш информационный выход буферного регистра подключен к информационному входу канала св зи, информационный вход буферного регистра подключен к первому информационному выходу абонента, информационный вход блока пам ти адресов абонентов подключен к второму информационному вы- ходу абонента, группа входов записи блока пам ти адресов абонентов подключена к второй группе управл юпщх выходов абонента, при этом треть группа управл ющих выходов блока анализа соединена с группой синхронизирующих входов буферного регистра, второй информационный выход которого соединен с информационньвч входом блока анализа, второй выход считывани (Которого соединен с входом считьша- ни блока пам ти адресов абонентов, группа информационных выходов которого соединена с четвертой группой информационных входов блока анализа, второй информационный выход блока анализа соединен с первым информационным входом сумматора,разрешающий вход которого соединен с третьим выходом считьшани блока анализа, втора группа информационных выходов которого соединена с груптюй информационных входов блока формировани
формул ров, группа информационных выходов которого соединена с п той группой информационных входов блока анализа, четверта группа управл ющих выходов которого соединена с группой управл ющих входов блока формировани формул ров, группа выходов разр дов управл ющей информации которого соединена с второй группой управл ющих входов блока анализа, четвертый: выход считывани которого соединен с разрешающим входом второго блока сравнени ,первый информацион- ный вход которого соединен с информационным выходом блока формировани формул ров, информационный вход которого сое,динен -с информационным выходом с:/мматора, второй информационньй вход которого соединен с информационным выходом счетчика времени и вторым информационным входом второго блока сравнени , группа информационных выходов которого соединена с шестой группой информационных входов блока анализа, при этом блок анализа содержит генератор импульсов, дешифратор , три распределител импульсов, восемь регистров, дес ть триггеров, семнадцать элементов И, дев ть элементов ИЛИ, три группы элементов ИЛИ, группу ключей и три элемента задержки , причем информационные входы первого и второго регистров образуют первую группу информационных входов блока анализа, информационный вход третьего регистра, единичный вход первого триггера и первый вход первого элемента И.ПИ образуют вторую группу информационных входов блока анализа, единичный вход второго триггера и первьй вход второго элемента ИЛИ образуют третью группу информационных входов блока анализа, группа информационных входов.четвертого регистра образует четвертую группу информационных входов блока анализа, группы информационных входов п того и шестого регистров образуют п тую группу информационных входов блока анализа,, единичньй вход третьего триггера и первьй вход третьего элемента ИЛИ образуют шестую группу информа- цпх)ниых входов блока анализа, информационньй вход седьмого регистра соединен с информационным входом восьмого регистра и вл етс информационным входом блока анализа, группы выходов Т1,)етьего, п того и шестого регистров и выходов первого, второго и третьего элементов И образуют первую группу информационных выходов блока анализа, группы выходов первой второй и третьей групп элементов ИЛИ и выход седьмого регистра образуют вторую группу информационных выходов блока анализа, выход второго регистр вл етс первым информационным выхо- дом блока анализа, выход первого регистра вл етс вторым информацион- .ным выходом блока анализа, единичный вход четвертого триггера и первьй вход четвертого элемента ИЛИ образу- ют первую группу управл ющих входов блока анализа, входы записи п того
.И шестого регистров и первьй вход четвертого элемента И образуют вторую группу управл ющих входов блока анализа, первый выход первого распределител импульсов и выход п того элемента И образуют первую группу управл ющих выходов блока анализа, выход шестого элемента И и первьй вы- ход второго распределител импульсов образуют вторую группу управл ющих выходов блока анализа, выход п того элемента ИЛИ и выход седьмого элемен та И образуют третью группу управл ющих выходов блока анализа, выходы п того,шестого и седьмого элементов ИЛИ, второй выход второго распределител импульсов, выход шестого элемента И образуют четвертую группу управл клдих выходов блока анализа, выход восьмого элемента И, единичный выход п того триггера, второй выход второго распределител импульсов, выход дев того элемента И вл ютс первым, вторым, третьим и четвертым выходами считывани блока анализа соответственно , при этом в блоке анализа выход генератора импульсов соединен с первыми входами седьмого, дес того,одиннадцатого ,двенадцатого элементов И и вторым входом четвертого элемента И, выход которого соединен со строби- рукицим входом первого распределител импульсов, второй выход которого соединен с первым входом третиего элемента И, выход которого со- .единен с входами считьшани п того и шестого регистров и первым входом седьмого элемента ИЛИ, второй вход которого соединен с вторым рхо- дом четвертого элемента И.ПИ, входом запуска первого распределител импульсов , выходом восьмого элемента ИЛИ и
5 10 15
20 25 зо , Q ,, 0
входом записи третьего регистра ,выхт которого соединен с первыми входами элементов ИЛИ второй и третьей груп- пы, вторые входы которых соединены с выходами п того и шестого регистров соответственно, третий вьгхол, первого распределител импульсов соединен с первыми входами первого и второго элементов И, выходы которых соединены с первым и вторым входами восьмого элемента ИЛИ соответственно, четвертьм выход первого распределител импульсов соединен с первыми входами п того и шестого элементов И, второй вход которого соединен с первым входом дев того элемента И и нулевым выходом шестого триггера,еди- ничный выход которого соединен с вторыми входами первого и второго элементов И, вторым входом п того элемента И и первым входом восьмого элемента И, второй вход которого соединен с п тым выходом первого распределител импульсов, шестой выход которого соединен с первыми входами тринадцатого и четырнадцатого элементов И, выход которого соединен с единичным входом шестого триггера, нулевой вход которого соединен с выходом дев того элемента ИЛИ, первьй вход которого соединен с выходом четырнадцатого элемента И, второй вход которого соединен с нулевым выходом первого триггера, единичньй выход которого соединен с вторым входом тринадцатого элемента И, седьмой выход первого распределител импульсов соединен с вторым входом дев того элемента И, выход п того элемента И соединен с входом записи второго регистра , нулевой вход первого триггера соединен с выходом первого элемента ИЛИ, второй вход которого соединен с нулевым входом седьмого триггера , единичным входом восьмого триггера , нулевыми входами седьмого и восьмого регистров, вторым входом дев того элемента ИЛИ, нулевым входом первого регистра, вторым входом второго элемента ИЛИ, нулевыми входами дев того и дес того триггеров, выходом четвертого элемента ИЛИ и вторым входом третьего элемента ИЛИ, вы- ход которого соединен с нулевым входом третьего триггера, выход KOTODO- го соединен с вторым входом третьего элемента И, выход второго элемента ИЛИ соединен с нулевым входом второго триггера, нулевой и единичный выходы которого соединены с третьими входами первого и второго элементов И соответственно, третий вход четвер- того элемента И соединен с выходом восьмого триггера, нулевой Вход которого соединен с единичным входом четвертого триггера, нулевой вход которого соединен с входами записи седь- мого и восьмого регистров и выходом .первого элемента задержки, вход которого соединен с единичным входом седьмого триггера и выходом седьмого элемента И, первый вход которого со- единен с выходом четвертого триггера, второй выход второго распределител ;импульсов соединен с входом чтени седьмого регистра, выход двенадцатого элемента И соединен с первым входом шестого элемента ИЛИ и синхровходом третьего распределител импульсов, группа выходов которого соединена с управл ющими входами ключей группы информационные входы которых соедине- ны с группой выходов восьмого регистра , выход которого соединен с входом дешифратора, первьй и второй выходы которого соединены с первыми входами соответственно п тнадцатого и шест- надцатого элементов И, вторые входы которых соединены с третьим выходом второго распределител импульсов, синхровход которого соединен с выходом дес того элемента И, второй вход которого соединен с выходом седьмого триггера, первый выход второго распределител импульсов соединен с в хо дом записи первого регистра, выходы ключей группы соединены с группой входов п того элемента ИЛИ и первыми входами элементов ИЛИ первой группы, вторые входы которых соединены с первым выходом четвертого регистра, вхо
аписи которого соединен с выходом
второго элемента задержки, вход которого соединен с единичным выходом п того триггера, счетный вход которого соединен с выходом одиннадцатого элемента И, второй вход которого соединен с выходом дев того триггера, единичный вход которого соединен с выходом п тнадцатого элемента И, выход шестнадцатого элемента И соединен с единичным входом дес того триггера , выход которого соединен с вторым входом двенадцатого элемента И, нулевой вьпсод п того триггера соединен с первым вхог.ом семнадцатого эле ю is 20 5 о
5
0
5
мента И, вторым входом шестого элемента ИЛИ и входом считывани четвертого регистра, второй выход которого соединен с вторым входом семнадцатого элемента И, вьгход которого соединен с входом п того элемента ИЛИ, выход которого соединен с входом третьего элемента задержки, выход которого соединен с третьим входом четвертого элемента ИЛИ.
2о Устройство по п. 1, о т л и- чающеес тем, что блок формировани формул ров содержит генератор импульсов, два регистра, три группы регистров, четьфе триггера,три группы триггеров, два узла сравнени два элемента задержки, семь элементов И, три группы элементов И, четыре группы ключей, дев ть элементов ИЛИ, п ть групп элементов ИЛИ, причем информационные входы регистров первой группы образуют информационный вход блока формировани формул ров, выходы элементов ИЛИ первой группы образуют информационный выход блока формировани формул ров, информационные входы регистров второй и третьей групп, первого и второго регистров образуют группу информационных входов блока формировани формул ров, первые входы элементов И первой группы , первые входы первого и второго элементов И, входвл записи первого, второго регистров и единичный вход первого триггера, вход разрешени и синхровход первого распределител импульсов образуют группу управл ющих входов блока формировани формул ров, выходы элементов Ш1И второй и третьей групп образуют группу информационных выходов блока формировател формул ров , выходы первого, второго и третьего элементов ИЛИ образуют группу разр дов управл ющей информации выходов блока формировани формул ров , при этом в блоке формировани формул ров первый выход i-ro регистра третьей группы соединен с i-м входом третьего элемента И и вторым входом i-ro элемента И первой группы, второй выход i-ro регистра третьей соединен с i-м входом первого элемента ИЛИ и i+1-ми входами с i- -1-ro по последний элементов И первой группы, второй выход последнего регистра третьей группы соединен с соответствуклцим входом
первого элемента ИЛИ, третьи выходы регистров третьей группы соединены с соответствующими входами элементов ИЛИ второй группы, выходы которых со единены с первой группой входов первого узла сравнени , втора группа входов которого соединена с группой выходов первого регистра, вход установки которого соединен с входом ус- тановки второго регистра, нулевым входом второго триггера, выходом первого элемента задержки, первыми входами элементов И второй группы, нулевым входом третьего триггера и нуле- вым входом первого триггера, выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом генератора импульсов и первым входом п того элемента И, второй вход которого соединен с единичным выходом второго триггера, нулевой выход которого соединен с третьим входом четвертого элемента И, выход которого соединен с синхровходом второго распределител импульсов, группа выходов которого соединена с единичными входами соответствующих триггеров первой группы, с группой входов четвертого элемента ИЖ. с первыми входами элементов ИЛИ четвертой группы, выходы которых соединены с входами считьшани регистров третьей группы, установочные входы которых соединены с соответствующими установочными входами регистров первой группы, с соответствующими выхода ми элементов И второй группы и соответствующими входами п того элемента ИЛИ, выход которого соединен с нуле- выми входами триггеров первой группы, выходы которых соединены с входами разрешени соответствующих ключей первой группы и первыми входами разрешени соответствующих ключей второй группы, вторые входы разрешени которых соединены с выходом третьего триггера , единичный вход которого соединен с выходом шестого элемента И, первьш вход которого соединен с выходом шестого элемента ИЛИ, группа входов которого соединена с группой информационных входов ключей первой группы и группой нечетных выходов третьего распределител импульсов, группа четных выходов которого соединена с группой информационных входов ключей второй группы, выходы которых соединены с группой входов седьмого
J ю is 20 25 зо ., Q ., 0
5
элемента ИЛИ и соответствующими установочными входами регистров второй группы, входы записи которых соединены с соответствующими выходами ключей третьей группы, группа информационных входов которых соединена с группой соответствующих выходов первого распределител импульсов, вход разрешени которого соединен с нулевыми входами триггеров второй группы,еди- Iничные входы которых соединены с выходами соответствующих элементов И первой группы и соответствующими входами записи регистров третьей, первой групп, входы считьшани которых соединены с соответствующими вторыми входами элементов ИЛИ четвертой группы и выходами элементов И третьей группы, первые входы которых соединены с соответствующими входами разрешени ключей четвертой группы и выходами триггеров третьей группы, единичные входы которых соединены с соответствующими выходами четвертого распределител импульсов и входами второго элемента ИЛИ, выход которого соединен с вторыми входами элементов И третьей группы, с входами элементов И третьей группы, с входом второго элемента задержки и единичным входом четвертого триггера, единичный выход которого соединен с вторым входом второго элемента И, выход которого соединен с первым входом восьмого элемента ИЛИ, выход которого соединен с синхровходом п того распределител импульсов, группа выходов которого соединена с группами информационных входов ключей четвертой группы, выходы которых соединены с первыми входами соответствующих элементов ИЛИ п той группы, выходы которых соединены с входами считьшани соответствующих регистров второй группы,первые выходы которых соединены с соответствующими входами элементов ИЛИ третьей группы, группа выходов которых соединена с первой группой входов . второго узла сравнени , втора группа входов которого соединена с группой выходов второго регистра, нулевой вьгход четвертого триггера соединен с вторым входом первого элемента И, выход которого соединен с синхровходом четвертого распределител импульсов, вход разрешени которого соединен с выходом третьего элемента И, вход которого соединен с нулевыми
входами триггеров третьей группы и четвертого триггера, с выходом дев того элемента ИЛИ, группа входов которого , соединена с вторыми выходами регистров второй группы, третьи выходы .которых соединены с вторыми входами соответствующих элементов И второй группы, выходы регистров первой группы соединены с соответствующими вхо- дами элементов ИЛИ первой группы, выходы триггеров второй группы соединены с входами разрешени соответствующих ключей третьей группы, выход седьмого элемента ИЛИ соединен с входом первого элемента задержки, выходы ключей первой группы соединены
с вторыми входами соответствующих- элементов ИЛИ п той группы и входами третьего элемента ИЛИ, выход второго узла сравнени соединен с вторым вводом шестого элемента И, вьпсод второго элемента задержки соединен с вто- входом йосьмого элемента ИЛИ, единичный вход второго триггера соединен с выходом седьмого элемента И, первый и второй входы которого соединены с выходами четвертого элемента ИЛИ и первого узла сравнени ;.соответственно , выход п того элемента И соединен с синхровходом третьего распределител импульсов .
7J
На SflOK 7 fia 8нешнее 1/стройст На длок 7
8о
На блок 5 J
ftw бнешнезо
ycmt
От Улока 6
От внешнего ifcmpaucmSa
На блок 5
От $AOKaf/fer 5лс/{5
На 5лок 1 & t,
IS
II
От блона 7 От Sлона 8
От блока Ч На SAOH Ч От внешнего
. устройства На Улок 3
От i HaSAOK2 На SAOX 7
На блок . На SACK 3
На Sл ок. 8
От (J/joNa.7
Фиг.1
От S/rofia f
От блока 1 На б он
От б/она i
№i&m/f8 &rffAOftef
t%r. J
От 5лока /
к д лак If 1
н
;zi/
-
tfS. #
и
126 С
12S:
129 131Г 13Г
ас ш
13k,
«
Oft. «7
т
, t
п---1и . tj
и 11 i
м,
W, /%2
т.
т. 1щ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843699409A SU1233158A1 (ru) | 1984-02-09 | 1984-02-09 | Устройство дл сопр жени абонентов с каналами св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843699409A SU1233158A1 (ru) | 1984-02-09 | 1984-02-09 | Устройство дл сопр жени абонентов с каналами св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1233158A1 true SU1233158A1 (ru) | 1986-05-23 |
Family
ID=21103056
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843699409A SU1233158A1 (ru) | 1984-02-09 | 1984-02-09 | Устройство дл сопр жени абонентов с каналами св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1233158A1 (ru) |
-
1984
- 1984-02-09 SU SU843699409A patent/SU1233158A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 815728, кл. G 06 F 11/00, 1981. Авторское свидетельство СССР № 690488, кл. G 06 F 11/00, G 06 F 3/04, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4302831A (en) | Method and circuit arrangement for clock synchronization in the transmission of digital information signals | |
JPS6123717B2 (ru) | ||
SU1233158A1 (ru) | Устройство дл сопр жени абонентов с каналами св зи | |
GB1585610A (en) | Digital signal transmission apparatus for tdm telecommunications networks | |
US3811013A (en) | Pcm telecommunication system having means for temporary exclusion of voice channels under overload conditions | |
US3558827A (en) | Telephone switching system with independent signalling channels employing time-division multiplex | |
US3997874A (en) | Time divided switching and concentration apparatus | |
US4058680A (en) | Telephone message timing system | |
US3804990A (en) | Pcm telecommunication system having means for temporary degradation of voice channels under overload conditions | |
RU1777146C (ru) | Многоканальное устройство дл сопр жени абонентов с ЦВМ | |
SU1688435A2 (ru) | Устройство дл контрол канала св зи | |
US3725591A (en) | Synchronization network for pcm multiplexing systems | |
SU1571594A1 (ru) | Устройство дл обмена информацией в мультипроцессорной вычислительной системе | |
SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
SU1437870A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU1160421A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с каналами св зи | |
SU1381523A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
RU1797123C (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1244670A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с каналами св зи | |
SU849272A1 (ru) | Устройство телемеханики | |
SU1001074A1 (ru) | Устройство сопр жени | |
SU903852A2 (ru) | Многоканальное устройство дл сопр жени | |
SU1506584A1 (ru) | Устройство дл асинхронной коммутации цифровых сигналов | |
SU1381668A1 (ru) | Цифровое устройство дл управлени ведомым сетью преобразователем | |
SU1277123A1 (ru) | Устройство дл сопр жени абонентов с цифровой вычислительной машиной |