SU1223308A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1223308A1
SU1223308A1 SU843712210A SU3712210A SU1223308A1 SU 1223308 A1 SU1223308 A1 SU 1223308A1 SU 843712210 A SU843712210 A SU 843712210A SU 3712210 A SU3712210 A SU 3712210A SU 1223308 A1 SU1223308 A1 SU 1223308A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
resistor
capacitor
input
key
Prior art date
Application number
SU843712210A
Other languages
English (en)
Inventor
Валерий Павлович Холод
Николай Леонидович Позен
Леонид Владимирович Садовский
Original Assignee
Киевское Научно-Производственное Объединение "Аналитприбор"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Научно-Производственное Объединение "Аналитприбор" filed Critical Киевское Научно-Производственное Объединение "Аналитприбор"
Priority to SU843712210A priority Critical patent/SU1223308A1/ru
Application granted granted Critical
Publication of SU1223308A1 publication Critical patent/SU1223308A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Networks Using Active Elements (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике, в частности к технике аналоговых запоминающих устройств, и может быть использовано в устройствах обработки информации. Цель изобретени  - повышение точности устройства, котора  достигаетс  введением второго накопительного элемента на втором конденсаторе , пассивных элементов на резисторах и второго ключа. Устройство содержит ключи (К), накопительные элементы на конденсаторах, пассивные элементы на резисторах (Р), пшны управлени , шину нулевого потенциала и операционный усилитель (ОУ). Информационный вход первого К  вл етс  входом устройства, управл ющий его вход соединен с первой пшной управлени , выход первого К соединен с одним из входов ОУ, выход которого соединен с информационным входом второго К. Управл ющий его вход соединен с второй шиной управлени , а выход -  вл етс  выходом устройства . Одни из обкладок конденсаторов соединены с шиной нулевого потенциа- ла„ Первый, второй и п тый Р включены последовательно, причем один из выводов первого Р соединен с выходом ОУ, а один из выводов п того Р соединен с шиной нулевого потенциала . Один из в ыходов второго Р соеди-. нен с одним из выходов третьего Р, другой вывод которого соединен с вторым входом ОУ и с другой обкладкой первого конденсатора. Друга  обкладка второго конденсатора соединена через четвертый Р с первым входом ОУ« 2 ил. « д Ь5 ро : X)

Description

1 1
ИзоОрегение относитс  к автоматике и вычислительной технике, в частности к технике аналоговых запоминающих устройств, и может быть использовано в устройствах обработки информации.
Целью изобретени   вл етс  повышение точности устройства.
На чертеже представлена функциональна  схема предложенного устройства .
Устройство содержит ключи 1 и 2, накопительные элементы на конденсаторах 3 и 4, пассивные элементы на резисторах 5-9, шины 10 и 11 управлени , шину 12 нулевого потенциала, операционный усилитель 13.
Устройство работает следукицим образом.
Напр жение на выходе операционного усилител  5 равно:
223308 .
13, увеличивают стабильность сохранени  выходного сигнала.
При подаче управл ющего сигнала на шину 11 ключ 2 открываетс  и сиг- 5 нал с выхода усилител  13 поступает на выход устройства.
Резистор 6 служит дл  точной настройки , чем достигаетс  выполнение соотношени  и,, U,
10
15
20
Чых aл1 В предложенном устройстве аовьш1е- ние точности достигнуто за счет устранени  инвертировани  входного сигнала и за счет устранени  интегрировани  входного сигнала на накопительных элементах.

Claims (1)

  1. Формула изобретени 
    Аналоговое запоминающее устройство , содержащее первый накопительный элемент на первом конденсаторе, одна i из обкладок которого соединена с ши-ной нулевого потенциала, друга  обкладка первого конденсатора соединена с инвертирующим входом операционного усилител , первый ключ, информационный вход которого  вл етс  входом устройства, управл ющий вход первого ключа соединен с первой шиной управлени , отличающее- с   тем, что, с целью повьш1ени  точности устройства, в него введены второй накопительный элемент на втором конденсаторе, пассивные элементы на резисторах и второй ключ, выход которого  вл етс  выходом устройства, управл ющий вход второго ключа соединен с второй шиной управлени , информационный вход второго ключа соединен с выходом операционного усилител  и с одним из выводов первого резистора, другой вывод которого соединён с первым выводом второго резистора, второй вьгоод второго резистора соединен с одним из выводов третьего резистора , другой вывод которого соединен с инвертирующим входом операционного усилител , неинвертирующий вход которого соединен с выходом первого ключа и с одним из выводов четвертого резистора, другой вывод которого соединен с одной из обкладок второго конденсатора, друга  обкладка второго конденсатора соединена с одним из выводов п того резистора и с шиной нулевого потенциала, другой вывод п того резистора соединен с третьим выводом втооого резистора.
    и,
    KCUg., - и 0.2),
    Выл где К - коэффициент усилени  операционного усилител  13, напр жение на его неинвертирующем входе,
    UBXJ напр жение на его инвертирующем входе.
    При условии и 6X1 i
    R5 + 2R6 + R7 + Р9 R5 R6 + R7
    Дл  реального усилител , имеющего К (20 - 50)-10 , необходимо чтобы соотношение резисторов R5, R6, R7 и R9 было также равно этому эна- чению.
    При поступлении управл ющего сигнала на шину 10 ключ 1 открываетс  и напр жение со входа устройства поступает через этот ключ на неинвер тируи ций вход усилител  13 и через резистор 8 на конденсатор 4. Резистор 8 служит дл  уменьшени  токовой нагрузки на ключ 1.
    При этом конденсатор 4 зар жаетс  до напр жени  Ug . Конденсатор 3 подключен к выходу устройства через резисторы 7, 6 и 5, которые совместно в переходный период уменьшают коэффициент обратной св зи усилител  13. Благодар  этому достигаетс  и увеличение быстродействи  устройства . Кроме того, разр ды конденсаторов 3 и 4, действу  на противофазные входы операционного усилител 
    Резистор 6 служит дл  точной настройки , чем достигаетс  выполнение соотношени  и,, U,
    5
    0
    5
    0
    5
    0
    5
    0
    5
    Чых aл1 В предложенном устройстве аовьш1е- ние точности достигнуто за счет устранени  инвертировани  входного сигнала и за счет устранени  интегрировани  входного сигнала на накопительных элементах.
    Формула изобретени 
    Аналоговое запоминающее устройство , содержащее первый накопительный элемент на первом конденсаторе, одна i из обкладок которого соединена с ши-ной нулевого потенциала, друга  обкладка первого конденсатора соединена с инвертирующим входом операционного усилител , первый ключ, информационный вход которого  вл етс  входом устройства, управл ющий вход первого ключа соединен с первой шиной управлени , отличающее- с   тем, что, с целью повьш1ени  точности устройства, в него введены второй накопительный элемент на втором конденсаторе, пассивные элементы на резисторах и второй ключ, выход которого  вл етс  выходом устройства, управл ющий вход второго ключа соединен с второй шиной управлени , информационный вход второго ключа соединен с выходом операционного усилител  и с одним из выводов первого резистора, другой вывод которого соединён с первым выводом второго резистора, второй вьгоод второго резистора соединен с одним из выводов третьего резистора , другой вывод которого соединен с инвертирующим входом операционного усилител , неинвертирующий вход которого соединен с выходом первого ключа и с одним из выводов четвертого резистора, другой вывод которого соединен с одной из обкладок второго конденсатора, друга  обкладка второго конденсатора соединена с одним из выводов п того резистора и с шиной нулевого потенциала, другой вывод п того резистора соединен с третьим выводом втооого резистора.
    Составитель А.Воронин Редактор С.Патрушева Техред Л.Олейник Корректор Г.Решетник
    Заказ 1721/56 Тираж 543Подписное
    ВНИИПИ Государственного коьмтета СССР
    по делан изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ППП Патент, г. Ужгород, ул. Проектна , 4
SU843712210A 1984-01-02 1984-01-02 Аналоговое запоминающее устройство SU1223308A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843712210A SU1223308A1 (ru) 1984-01-02 1984-01-02 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843712210A SU1223308A1 (ru) 1984-01-02 1984-01-02 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1223308A1 true SU1223308A1 (ru) 1986-04-07

Family

ID=21107947

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843712210A SU1223308A1 (ru) 1984-01-02 1984-01-02 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1223308A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Справочник по микроэлектронной импульсной технике. Киев: Техника, с. 302-306. Авторское свидетельство СССР 769634, кл. G 11 С 27/00, 1980. *

Similar Documents

Publication Publication Date Title
US3906486A (en) Bipolar dual-ramp analog-to-digital converter
SU1223308A1 (ru) Аналоговое запоминающее устройство
US4157494A (en) Controlled multidigit resistance box
SU1334181A1 (ru) Аналоговое запоминающее устройство
US4644193A (en) Analog circuit for simulating a digitally controlled rheostat
SU1626328A1 (ru) Устройство дл повторени напр жени
SU1244723A1 (ru) Аналоговое запоминающее устройство
SU1538228A1 (ru) Усилитель напр жени
JPS6215959B2 (ru)
SU1354121A1 (ru) Устройство дл сравнени напр жений
SU1101851A1 (ru) Функциональный преобразователь
SU1193601A1 (ru) Преобразователь сопротивлени в напр жение
SU938319A1 (ru) Аналоговое запоминающее устройство
SU809390A1 (ru) Аналоговое запоминающее устрой-CTBO
SU725222A1 (ru) Многоразр дный управл емый магазин сопротивлений
SU1451734A1 (ru) Аналоговый интегратор
RU1820396C (ru) Перемножитель электрических сигналов
SU1425728A1 (ru) Функциональный генератор
SU1275478A1 (ru) Блок управл емой проводимости
JPS60198915A (ja) 電圧比較器
SU1665501A1 (ru) Регулируемый усилитель
SU1396159A1 (ru) Аналоговое запоминающее устройство
SU834715A1 (ru) Интегратор
SU599283A1 (ru) Аналоговое запоминающее устройство
SU1196906A1 (ru) Интегратор