SU1221679A1 - Резервированный RS-триггер - Google Patents
Резервированный RS-триггер Download PDFInfo
- Publication number
- SU1221679A1 SU1221679A1 SU843781804A SU3781804A SU1221679A1 SU 1221679 A1 SU1221679 A1 SU 1221679A1 SU 843781804 A SU843781804 A SU 843781804A SU 3781804 A SU3781804 A SU 3781804A SU 1221679 A1 SU1221679 A1 SU 1221679A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- flip
- flop
- channel
- redundant
- input
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники и позвол ет повысить помехоустойчивость резервированного RS-триггера путем восстановлени информации, записанной помехой в RS-триггер одного из трех каналов, сигналом, соответ- ствунлцим правильной работе RS-триг- геров других каналов. В каждый канал RS-триггера введен элемент восстановлени , состо щий из элементов НЕ и И-НЕ, с помощью которых осуществл етс обратна св зь с выходов мажоритарных элементов на R-входы RS- 1 триггеров. 1 ил.
Description
«
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройствах помехоустойчивого хранени информации
Цель изобретени - повышение пом . хоустойчивости резервированного RS- триггера путем восстановлени информации , записанной помехой в RS-триг гер одного из трех каналов, сигнало соответствующим правильной работе RS-триггеров других каналов.
На чертеже приведена функциональна схема резервированного RS-триг- гера.
Резервированный RS-триггер содержит три канала, каждьй из которых состоит из RS-триггера 1 с приоритетом по S-входу, мажоритарного элемента 2 и элемента 3(восстановлени информации, который состоит из элемента НЕ 4 и элемента И-НЕ 5, вход установки в единичное состо ние,вхо 7 установки в нулевое состо ние и выход 8.
Резервированный RS-триггер работает следующим образом.
В режиме хранени на входы 6 и подаютс низкие уровни, соответствующие отсутствию управл ющих сигнало При этом резервированный RS-триггер находитс в нулевом или единичном состо нии. В нулевом состо нии на выходах RS-триггеров 1 и выходах 8 удерживаетс низкий потенциал, а в единичном - высокий. Установка резервированного RS-триггера в нулево состо ние производитс подачей импульса положительной пол рности на входы 7 установки в нулевое состо ние . Этот импульс, поступа хот бы в двух каналах через элемент НЕ 4 и элемент И-НЕ 5 на R-вход RS-триггера 1, переключает их в нулевое состо ние. При этом по большинству входов мажоритарные элементы 2 ока- зьшаютс в нулевом состо нии. В результате низкий уровень с выходов мажоритарных элементов 2 поступает на -выходы 8 и входы элементов И-НЕ 5 элемента 3 восстановлени информации , которые принудительно формич руют на R-входах RS-трйггеров 1 всех каналов высокие.уровни, coxpai н ющиес и после сн ти и aIyльca с входа 7. Принудительные высокие уровни на R-входах RS-триггеров 1
всех каналов исключают переключение RS-триггеров -в единичное состо ние помехами, действующими на S-входах.
ч,
Установка резервированного RS- триггера в единичное состо ние производитс подачей импульса положительной пол рности на вход 6. Этот импульс поступает на S-входы RS- триггеров 1 и переводит их в единичное состо ние независимо от присутстви высокого уровн на их R-входах- (данным свойством обладает RS-триггер на ИМС 564ТР2, т.е. S-вход у него имеет приоритет). При этом по
большинству входов мажоритарные элементы 2 оказываютс в единичном состо нии . В результате высокий уровень с выходов мажоритарных элементов 2 поступает на выходы 8 и входы элементов И-НЕ 5 элемента 3 восстановлени информации, снима принудительный высокий уровень с R-входов RS-триггеров 1.
Claims (1)
- Формула изобретениРезервированный RS-триггер, содержащий три канала, каждый из которыхсостоит из RS-триггера с приоритетом по S-входу и мажоритарного элемента, причем S-вход RS-триггера каждого канала вл етс входом установки в единичное состо ние резервированногоRS-триггера, выход RS-триггера каждого канала соединен с соответствующими входами мажоритарных элементов всех каналов, выходы мажоритарных элементов вл ютс соответствующими.выходами резервированного RS-триггера , отличающийс тем, что, с целью повышени помехоустойчивости резервированного RS-триггера, в каждьй канал введен элемент восстановлени информации, состо щий из элемента НЕ и элемента , причем вход элемента НЕ вл етс входом установки в нулевое состо ние резервиованного RS-триггера, выход элемента НЕ каждого канала соединен с первым входом элемента И-НЕ данного канала, второй вход которого соединен с выходом мажоритарного элемента анного канала, а выход элемента-НЕ каждого канала соединен с R-BXO- ом RS-триггера данного канала.Щ в
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843781804A SU1221679A1 (ru) | 1984-08-16 | 1984-08-16 | Резервированный RS-триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843781804A SU1221679A1 (ru) | 1984-08-16 | 1984-08-16 | Резервированный RS-триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1221679A1 true SU1221679A1 (ru) | 1986-03-30 |
Family
ID=21135156
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843781804A SU1221679A1 (ru) | 1984-08-16 | 1984-08-16 | Резервированный RS-триггер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1221679A1 (ru) |
-
1984
- 1984-08-16 SU SU843781804A patent/SU1221679A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №421046, кл. G 11 С 11/40, 1972. Черньшев Ю.А.,Аббакумов И.С. Расчет и проектирование устройств ЭВМ с пассивным резервированием. М.: Энерги , 1979, с.22, рис.3.1.б. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1221679A1 (ru) | Резервированный RS-триггер | |
GB948568A (en) | System for detecting transpositions of elements within a pulse signal | |
GB1218123A (en) | Improvements relating to circuit arrangements for comparing two alternating signals | |
GB1282668A (en) | A pulse regenerating circuit | |
SU595860A1 (ru) | Переключатель | |
US4717837A (en) | Sample and hold network | |
ATE44185T1 (de) | Schaltungsanordnung zur stoerbefreiung von binaeren datensignalen in einem digitalen uebertragungssystem. | |
SU1443126A1 (ru) | Фазочувствительный демодул тор | |
SU1336219A1 (ru) | Преобразователь последовательности парных импульсов | |
SU1723662A1 (ru) | Способ регистрации измен ющихс сигналов и устройство дл его осуществлени | |
SU1503065A1 (ru) | Формирователь одиночного импульса | |
SU1569818A1 (ru) | Устройство дл ввода информации | |
SU1238216A1 (ru) | Синхронный детектор изменений входного сигнала | |
SU1478303A1 (ru) | Триггерное устройство | |
SU1550602A1 (ru) | Генератор импульсов | |
SU1667244A1 (ru) | Делитель частоты следовани импульсов | |
SU911728A1 (ru) | Коммутатор | |
SU1277400A1 (ru) | Бипол рный преобразователь ток-частота | |
SU1202041A1 (ru) | Устройство защиты от дребезга | |
SU1283743A1 (ru) | Устройство дл контрол преобразовани информации | |
SU1075396A1 (ru) | Устройство дл защиты от импульсных помех | |
SU1422363A1 (ru) | Цифрова регулируема лини задержки | |
SU949796A1 (ru) | Импульсно-фазовый детектор | |
SU1287255A1 (ru) | Формирователь импульсной последовательности | |
SU1283955A1 (ru) | Формирователь одиночных импульсов |