SU1203707A1 - Delta modulator - Google Patents

Delta modulator Download PDF

Info

Publication number
SU1203707A1
SU1203707A1 SU843716651A SU3716651A SU1203707A1 SU 1203707 A1 SU1203707 A1 SU 1203707A1 SU 843716651 A SU843716651 A SU 843716651A SU 3716651 A SU3716651 A SU 3716651A SU 1203707 A1 SU1203707 A1 SU 1203707A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
amplitude
modulator
Prior art date
Application number
SU843716651A
Other languages
Russian (ru)
Inventor
Константин Сергеевич Комаров
Глеб Николаевич Котович
Original Assignee
Рижский Ордена Трудового Красного Знамени Политехнический Институт Им.А.Я.Пельше
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский Ордена Трудового Красного Знамени Политехнический Институт Им.А.Я.Пельше filed Critical Рижский Ордена Трудового Красного Знамени Политехнический Институт Им.А.Я.Пельше
Priority to SU843716651A priority Critical patent/SU1203707A1/en
Application granted granted Critical
Publication of SU1203707A1 publication Critical patent/SU1203707A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

II

Изобретение относитс  к вычислительной технике и электросв зи и может быть использовано,, например, дл  качественного преобразовани  речевых сигналов в цифровую форму.The invention relates to computing and telecommunications and can be used, for example, to qualitatively convert speech signals into digital form.

Цель изобретени  - улучшение рас The purpose of the invention is to improve the races

10ten

1515

2020

2525

познаваемости преобразуемых сигна- лов.knowability of convertible signals.

На фиг, 1 приведена функхщональ- на  схема дельта-модул тора на фиг. 2 - временные диаграммы, по сн ющие его работу.FIG. 1 shows the functional delta-modulator circuit of FIG. 2 - time diagrams that show his work.

Дельта-модул тор содержит входной фильтр 1, через который вход устройства подключен к первому входу компаратора 2, выход которого подключен к первому входу триггера 3. Выход триггера 3 соединен с информационным входом регистра 4 сдвига и одновременно  вл етс  выходом устройства . Пр мые и инверсные выходы регистра 4 сдвига ,, подключены к элементу 5 эквивалентности, выход которого через фильтр 6 подключен одновременно к управл ющим входам первого , второго и третьего амплитудно- импульсных модул торов 7-9. Выходы амплитудно-импульсных модул торов 7-9 подключены через первые входы соответственно первого, второго и третьего преобразователей 10-12 пол рности к входам соответственно первого, второго и третьего интеграторов 13-15. Выходы первого, второго и третьего интеграторов 13-15 заведены на входы сумматора 16, выход которого подключен к второму входу компаратора 2.The delta modulator contains an input filter 1 through which the device input is connected to the first input of the comparator 2, the output of which is connected to the first input of the trigger 3. The output of the trigger 3 is connected to the information input of the shift register 4 and is simultaneously the output of the device. The direct and inverse outputs of the shift register 4, are connected to the equivalence element 5, the output of which through the filter 6 is connected simultaneously to the control inputs of the first, second and third amplitude-pulse modulators 7-9. The outputs of the amplitude-pulse modulators 7-9 are connected through the first inputs of the first, second and third converters 10-12 of the polarity, respectively, to the inputs of the first, second and third integrators 13-15, respectively. The outputs of the first, second and third integrators 13-15 led to the inputs of the adder 16, the output of which is connected to the second input of the comparator 2.

Входы первого-и второго элементов И 17 и 18 подключены соответственно к пр мым и инверсным выходам двух первых разр дов регистра 4 сдвига, а выходы элементов И 17 и 18 соединены с управл ющими входами второго амплитудно-импульсного модул тора 8. Входы третьего и четвертого элементов И 19 и 20 подключены соответственно к пр мым и инверсным выходам трех первых разр дов регистра 4 сдвига, а выходы элементов И 19 50 и 20 соединены с управл ющими входами третьего амплитудно-импульсного моду30The inputs of the first and second elements And 17 and 18 are connected respectively to the direct and inverse outputs of the first two bits of the 4-shift register, and the outputs of elements And 17 and 18 are connected to the control inputs of the second pulse-amplitude modulator 8. The inputs of the third and fourth The elements 19 and 20 are connected respectively to the direct and inverse outputs of the first three bits of the 4 shift register, and the outputs of the elements 19 50 and 20 are connected to the control inputs of the third pulse-amplitude module 30

3535

4040

4545

л тора 9. Входы блока 21 шумокомпен- сации подключены к входам элементов И 17 и 18, а его выход соединен с вторыми входами первого, второго и третьего преобразователей 10-12 по- Ь рности.This device is connected to the inputs of the And 17 and 18 elements, and its output is connected to the second inputs of the first, second and third inverters 10-12.

5five

00

5five

0 0

00

5five

00

5five

Кроме того, управл ющие входы первого амплитудно-импульсного модул тора 7 подключены к пр мому и инверсному выходам первого разр да регистра 4 сдвига, синхронизирующий вход которого объединен с синхронизирующим входом триггера 3 и подключен к шине 22 синхронизации..In addition, the control inputs of the first amplitude-pulse modulator 7 are connected to the forward and inverse outputs of the first bit of the shift register 4, the clock input of which is combined with the clock input of trigger 3 and connected to the clock bus 22.

В блок 21 шумокомпенсации вход т, например, четыре элемента И, два регистра сдвига, два элемента НЕ и соединенные последовательно преобразователь пол рности, интегратор и усилитель, выходом подключенньй к выходу, блока 21, входы которого  гл ютс  входами двух элементов И, выходы которых соединены с входами соответствующих регистров сдвига, выходы которых через два других элемента И подключены к входам преобразовател  пол рности, причем вход каждого регистра сдвига объединен с входом элемента НЕ, выход которого соединен с другим входом другого элемента И. Однако выполнение блока шумокомпенсации может быть и другим.In the noise compensation unit 21, for example, four AND elements, two shift registers, two NOT elements and a polarity converter connected in series, an integrator and an amplifier, connected to the output, block 21, whose inputs are represented by the inputs of two AND elements, whose outputs connected to the inputs of the corresponding shift registers, the outputs of which through the other two elements AND are connected to the inputs of the polarity converter, and the input of each shift register is combined with the input of the element NOT, the output of which is connected to another input of others element I. However, the performance of the noise compensation unit may be different.

Дельта-модул тор работает следующим образом.The delta modulator operates as follows.

Входной сигнал U(t) (фиг. 2с|), ограниченный по полосе входным фильтром 1, поступает на первый вход компаратора 2/ на второй вход которого заведен сигнал аппроксимации U(t) (фиг. 2а ), формируемый цепью обратной св зи кодера. Результаты сравнени  в виде единичных или нулевых информационных битов с приходом очередных тактовых импульсов (фиг.2§ ) записываютс  в триггер 3 (фиг. 26 ) и регистр 4 сдвига.The input signal U (t) (Fig. 2c |), bounded by the input filter 1, is fed to the first input of the comparator 2 / to the second input of which the approximation signal U (t) (Fig. 2a) is generated, formed by the feedback coder . The results of the comparison in the form of single or zero information bits with the arrival of successive clock pulses (Fig. 2) are written to trigger 3 (Fig. 26) and shift register 4.

Элемент 5 эквивалентности и фильтр 6 в результате анализа записанной в регистр части выходной последовательности y(t) (фиг. 25) дельта-модул тора формируют медленно мен ющийс  слоговьвй уровень Vc , пропорциональный амплитуде и частоте входного сигнала U(t). Уровень Vc поступает на управл ющие входы первого, втор-Q- го и третьего амплитудно-импульсных модул торов 7-9, в результате чего щаг квантовани  сигналов, восстанавливаемых на первом, втором и третьем интеграторах 13-15,  вл етс  функцией амплитуды и частоты входного сигнала , т.е. осуществл етс  слогова  адаптаци  шага квантовани  к параметрам входного сигнала.The equivalence element 5 and the filter 6, as a result of analyzing the part of the output sequence y (t) recorded in the register (Fig. 25) of the delta modulator, form a slowly varying syllable Vc proportional to the amplitude and frequency of the input signal U (t). The level Vc is fed to the control inputs of the first, second-Q-th, and third amplitude-pulse modulators 7-9, with the result that the quantization stage of signals restored on the first, second, and third integrators 13-15 is a function of amplitude and frequency input signal, i.e. A syllable adaptation of the quantization step to the input signal parameters is carried out.

Цифровые сигналы на управл к цих входах всех амплитудно-импульсныхDigital control signals to the inputs of all amplitude-pulse

.модул торов 7-9 формируютс  по И1ЗДИвидуальным алгоритмам и различны..modulators 7-9 are formed by I1DiVidual algorithms and are different.

Первьш амплитудно-импульсный модул тор 7 управл етс  непосредственно вьтходным ДМ-потоком V (t), задер- |жанным на один такт с помощью регистра 4 сдвига. Второй амплитудно-им- пульсный модул тор 8 управл етс  двух-ji более элементными пачками выходного cигнaлa У(t), вьщел емыми с помощью регистр а 4 сдвига и элементов И 17 и 18 (фиг. 2 t , 2 ). Третий амплитудно-импульсньй модул тор 9 управл етс  трех- и. более элементными пачками сигнала Y(t), вьщел емыми с помощью регистра 4 сдвига и элементов и 19 и 20 (фиг. 2е ,зс ).The first pulse-amplitude modulator 7 is controlled directly by the reciprocal DM-stream V (t), delayed by one clock using the shift register 4. The second amplitude-pulse modulator 8 is controlled by two-ji more elementary bursts of the output signal U (t), captured using a shift register 4 and And elements 17 and 18 (Fig. 2 t, 2). The third pulse-amplitude modulator 9 is controlled by a three and. more elemental bursts of the signal Y (t), allocated using the shift register 4 and the elements and 19 and 20 (Fig. 2e, 3s).

Как известно, двойные, тройные и более элементные пачки однотипных символов по вл ютс  в выходном сигнале Y (t) дельта-модул тора тог0As you know, double, triple, and more elemental bursts of the same type of characters appear in the output signal Y (t) of a delta modulator t0

5five

да, когда сигнал аппроксимации не может догнать входной сигнал в течение двух, трех и более тактовых интервалов. Таким образом, в моменты интенсивного нарастани  входного сигнала U(t) шаг квантовани  сигнала U(t) аппроксимации на выходе сумматора 16,определ емый сигналом с выхода первого интегратора 13 (фиг. 2з ), возрастает за сче1 при-- ращений напр жений U(t) и ) на выходах второго и третьего интеграторов .14 и 15 (фиг. 2 И, К-,). Результатом этого  вл етс  увеличение точности отслеживани  сигнала U(t) аппроксимации за входным сигналом U(t) и уменьшение шумов перегрузки при высоких частотах входных сигналов.yes, when the approximation signal cannot catch up with the input signal for two, three or more clock intervals. Thus, at the moments of an intense increase in the input signal U (t), the quantization step U (t) of the approximation at the output of the adder 16, determined by the signal from the output of the first integrator 13 (Fig. 2h), increases due to the increase in voltage U (t) and) at the outputs of the second and third integrators .14 and 15 (Fig. 2 I, K-,). The result is an increase in the tracking accuracy of the approximation signal U (t) behind the input signal U (t) and a reduction in overload noise at high frequencies of the input signals.

Блок 21 шумокомпенсации служит дл  подавлени  шумов свободного канала .The noise compensation unit 21 serves to suppress the free channel noise.

1J1J

RV/; ff)RV /; ff)

и Ц mland C ml

аbut

г/Wg / w

пP

пP

фиг.Чfig.Ch

Составитель О.Ревинский Редактор О.Юрковецка  Техред Ж.КастелевичCompiled by O. Revinsky Editor O. Yurkovetska Tehred Z. Kastelevich

Заказ 8430/61 Тираж 871ПодписноеOrder 8430/61 Circulation 871 Subscription

ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee

по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5

Филиал ППП Патент, г.Ужгород, ул.Проектна ,4Branch PPP Patent, Uzhgorod, Proektna St., 4

ГR

Корректор С, ШекмарCorrector C, Shekmar

Claims (1)

ДЕЛЬТА-МОДУЛЯТОР, содержащий компаратор,первый вход которого через входной фильтр соединен с входом модулятора, а выход подключен к входу триггера, выход которого соединен с выходом модулятора и подключен к информационному входу регистра, сдвига, прямые и инверсные выходы разрядов которого соединены с соответствующими входами элемента эквивалентности, к выходу которого подключены соединенные последовательно фильтр, первый амплитудно-импульсный модулятор, первый преобразователь полярности и первый интегратор, прямые и инверсные выходы двух первух разрядов регистра сдвига соединены с соответствующими входами блока шумокомпенсации, выход которого подключен к другому входу первого преобразователя полярности, входы синхронизации триггера и регистра сдвига объединены и подключены к шине синхронизации, отличающийся тем, что, с целью улучшения распознаваемости преобразуемых сигналов, в него введены соединенные последовательно второй амплитудно-импульсный модулятор, второй преобразователь полярности и второй интегратор, соединенные последовательно третий амплитудно-импульсный модулятор, третий преобразователь полярности и третий интегратор, сумматор и четыре элемента И, входы первого и второго элементов И подключены соответственно к прямым и инверсным выходам двух первых разрядов регистра сдвига, а выходы - к управляю- © щим входам второго амплитудно-импульсного модулятора, входы третьего и четвертого элементов И подключены соответственно к прямым и инверсным выходам трех первых разрядов регистра сдвига, а выходы - к управляющим входам третьего амплитудно^-импульсного модулятора, вход которого объединен с входом второго амплитудноимпульсного модулятора и подключен к выходу фильтра, выход блока шумокомпенсации соединен с другими входами второго и третьего преобразователей полярности, выходы всех интеграторов подключены к входам сумматора, выход которого соединен с вторым входом компаратора, управляющие входы первого амплитудно-импульсного модулятора подключены к прямому и инверсному выходам первого разряда регистра сдвига.DELTA-MODULATOR containing a comparator, the first input of which is connected through the input filter to the modulator input, and the output is connected to the trigger input, the output of which is connected to the modulator output and connected to the information input of the register, shift, the direct and inverse outputs of discharges of which are connected to the corresponding inputs an equivalence element to the output of which a filter is connected in series, a first pulse-amplitude modulator, a first polarity converter and a first integrator, direct and inverse outputs two of the first bits of the shift register are connected to the corresponding inputs of the noise reduction unit, the output of which is connected to another input of the first polarity converter, the trigger synchronization inputs and the shift register are combined and connected to the synchronization bus, characterized in that, in order to improve the recognition of the converted signals, it introduced in series are a second amplitude-pulse modulator, a second polarity converter and a second integrator, connected in series with a third amplitude o-pulse modulator, third polarity converter and third integrator, adder and four AND elements, inputs of the first and second elements AND are connected respectively to the direct and inverse outputs of the first two bits of the shift register, and the outputs to the control inputs of the second amplitude-pulse modulator, the inputs of the third and fourth elements of And are connected respectively to the direct and inverse outputs of the first three bits of the shift register, and the outputs to the control inputs of the third amplitude ^ -pulse modulator, the input of which is connected to the input of the second amplitude-pulse modulator and connected to the filter output, the output of the noise reduction unit is connected to other inputs of the second and third polarity converters, the outputs of all integrators are connected to the inputs of the adder, the output of which is connected to the second input of the comparator, the control inputs of the first amplitude-pulse modulator are connected to direct and inverse outputs of the first category of the shift register. SU „„1203707SU „„ 1203707
SU843716651A 1984-03-21 1984-03-21 Delta modulator SU1203707A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843716651A SU1203707A1 (en) 1984-03-21 1984-03-21 Delta modulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843716651A SU1203707A1 (en) 1984-03-21 1984-03-21 Delta modulator

Publications (1)

Publication Number Publication Date
SU1203707A1 true SU1203707A1 (en) 1986-01-07

Family

ID=21109669

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843716651A SU1203707A1 (en) 1984-03-21 1984-03-21 Delta modulator

Country Status (1)

Country Link
SU (1) SU1203707A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Дельта-модул ци . Теори и применение. /Под. ред. М.Д. Бенедиктова. М.: Св зь, 1976, с. 189, рис. 7.9. Авторское свидетельство СССР № 1121777, кл. Н 03 К 13/22,19.07.83. *

Similar Documents

Publication Publication Date Title
EP0007729B1 (en) Low pass digital averaging filter and method of recovering a low frequency component of a composite analog waveform
US5208594A (en) Signal processor that uses a delta-sigma modulation
US4509037A (en) Enhanced delta modulation encoder
SU1132805A3 (en) Digital-to-analog converter
US4994803A (en) Random number dither circuit for digital-to-analog output signal linearity
US4353060A (en) Analog to digital converter system with an output stabilizing circuit
KR100519682B1 (en) Signal Processing Apparatus and Method for Scale Processing of Sigma-Delta Modulated Digital Signals
US4812815A (en) Digital-to-analog converter system
USRE34295E (en) Signal processing circuit
SU1203707A1 (en) Delta modulator
US3723909A (en) Differential pulse code modulation system employing periodic modulator step modification
US6624774B2 (en) Delta sigma D/A converter
US4321685A (en) Circuit for reducing the limit cycle in a digital filter
JPS63176020A (en) D/a conversion system
JPS61159826A (en) Digital-to-analaog converter
KR850007175A (en) PCM code decoder
KR880004463A (en) Sample data tone control system
SU1197087A1 (en) Delta coder
SU1378063A1 (en) Codec of adaptive delta-modulator
JP2001077692A (en) D/a converting circuit
SU1249703A1 (en) Device for analog-to-digital conversion
SU1451866A1 (en) Delta-sigma coder
SU1524189A1 (en) Device for suppressing acoustic noise
JPH0446016B2 (en)
US4091452A (en) CVSD digital adder