SU1177936A1 - Устройство дл коммутации телеграфных каналов - Google Patents

Устройство дл коммутации телеграфных каналов Download PDF

Info

Publication number
SU1177936A1
SU1177936A1 SU843703881A SU3703881A SU1177936A1 SU 1177936 A1 SU1177936 A1 SU 1177936A1 SU 843703881 A SU843703881 A SU 843703881A SU 3703881 A SU3703881 A SU 3703881A SU 1177936 A1 SU1177936 A1 SU 1177936A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
multiplexers
address
demultiplexers
Prior art date
Application number
SU843703881A
Other languages
English (en)
Inventor
Виктор Альфонсович Биккард
Виктор Яковлевич Клубаков
Сергей Арсентьевич Тараскин
Андрей Евдокимович Берсенев
Original Assignee
Свердловский Филиал Центрального Конструкторского Бюро Министерства Связи Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Свердловский Филиал Центрального Конструкторского Бюро Министерства Связи Ссср filed Critical Свердловский Филиал Центрального Конструкторского Бюро Министерства Связи Ссср
Priority to SU843703881A priority Critical patent/SU1177936A1/ru
Application granted granted Critical
Publication of SU1177936A1 publication Critical patent/SU1177936A1/ru

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОММУТАЦИИ ТЕЛЕГРАФНЫХ КАНАЛОВ, содержащее последовательно соединенные генератор синхроимпульсов и счетчик адресов, первые мультиплексоры, первые и вторые оперативно-запоминаюш,ие блоки и демультиплексоры , выходы которых  вл ютс  выходами устройства, а информационные входы первых мультиплексоров  вл ютс  входами устройства, отличающеес  тем, что, с целью обеспечени  многоадресной коммутации сигналов и уменьшени  искажении сигналов , в него введены переключатели адресов , D-триггера и вторые мультиплексоры, информационные входы которых соединены с выходами первых мультиплексоров, адресные входы которых подключены к соответствующим вы.ходам переключателей адресов, управл ющие входы которых и тактовые входы D-триггеров соединены с выходом генератора синхроимпульсов, причем выходы вторых мультиплексоров подключены к соответствующим информационным входам демультиплексоров, адресные входы демультиплексоров и вторых мультиплексоров соединены с соответствующими первыми и вторыми выходами первых оперативно-запоминающих блоков, а входы первых и вторых оперативно-запоминающих блоков и первые входы переключателей адресов подклю (Л чены к выходу счетчика адресов, при это.м выходы вторых оперативно-запоминающих блоков соединены с соответствующими вторыми входами переключателей адресов, а g информационные входы D-триггеров подключены к соответствующим выходам первых мультиплексоров. ;о оо Од

Description

Изобретение относитс  к электросв зи и может использоватьс  на коммутируемых сет х передачи телеграфных сигналов и данных.
Цель изобретени  - обеспечение многоадресной коммутации сигналов и уменьшение искажений сигналов.
На фиг. I представлена структурна  электрическа  схема устройства дл  коммутации телеграфных сигналов; на фиг. 2 - диаграмму по сн ющие работу устройства.
Устройство дл  коммутации телеграфных сигналов содержит генератор 1 синхроимпульсов , счетчик 2 адресов, первые мультиплексоры 3, первые и вторые оперативнозапоминающие блоки 4 и 5 и демультиплексоры 6, а также переключатели 7 адресов, D-триггеры 8 и вторые мультиплексоры 9.
Устройство дл  коммутации телеграфных каналов работает следующим образом .
Входные линии (каналы) подключаютс  к информационным входам К первых мультиплексоров 3, каждый из которых имеет п входов. Выходные линии (каналы) подключаютс  к выходам г демультиплексоров 6, каждый из которых имеет о, выходов. В качестве счетчика 2 адресов используетс  двоичный делитель частоты на «L. Выход счетчика 2 адресов с помощью адресных шин соединен со входами г первых и К вторых оперативно-запоминающих блоков 4 и 5, а также с первыми входами К переключателей 7 адресов. Каждый из оперативно-запоминающих блоков содержит m  чеек пам ти - по числу временных интервалов в цикле делени  счетчика 2 адресов. В  чейки пам ти вторых оперативно-запоминающих блоков 5 записаны адреса входных лини .й, подключаемых первыми мультиплексорами 3 в соответствующие временные интервалы , а в  чейки пам ти первых оперативнозапоминающих блоков 4 записаны адреса выходов демультиплексоров 6 и адреса входных линий, подключаемых к соответствующим демультиплексорам 6 с помощью вторых мультиплексоров 9 (также дл  каждого временного интервала). Выходы D-триггеров 8 сканируютс  периферийным управл ющим блоком - ПУБ (не показан), работающим в реальном масштабе времени и предназначенным дл  фиксации служебных сигналов (вызова, отбо  и т.п.), которые могут поступать по любой входной линии в произвольные моменты времени. На фиг. 2 приведены временные диаграммы работы устройства дл  коммутации телеграфных каналов , где изображены на фиг. 2а - сигнал на выходе генератора 1 синхроимпульсов; на фиг. 26, в - адресные сигналы на выходе счетчика 2 адресов; на фиг. 2г, д - первый и второй временные интервалы в цикле из m интервалов; на фиг. 2е - интервал времени дл  переключени  первых мультиплексоров 3 по жесткому адресу (по адресу с выхода счетчика 2 адресов) и дл  считывани  данных из первых и вторых оперативно-запоминающих блоков 4 и 5; на фиг. 2ж - моменты записи в D-триггеры 8 информации, обрабатываемой ГГУБ; на фиг. 2з - интервал времени дл  переключени  первых и вторых мультиплексоров 3 и 9 и демультиплексоров 6 по данным (адресам), записанным в первых и вторых оперативно-запоминающих блоках 4 и 5 дл  данного временного интервала; на фиг. 2и - моменты записи информации на выходы демультиплексоров 6, пропущенной коммутационной системой; на фиг. 2к - интервалы времени работы
ПУБ.
На входах всех оперативно-запоминающих блоков в течение всего временного интервала действует его двоичный номер, по которому из соответствующих  чеек пам ти происходит считывание соответствующих адресов . К концу первой половины временного интервала все переходные процессы считывани  из оперативно-запоминающих блоков заканчиваютс . Одновременно с этим происходит переключение первых мультиплексоров 3 по жесткому адресу, поступающему на их адресные входы со счетчика 2 адресов через переключатели 7 адресов, которые в это врем  наход тс  в первом состо нии под, воздействием логического «О на их управл ющих входах (диаграммы на
фиг. 2а,е).
В конце первой половины временного интервала на тактовые входы D-триггеров 8 поступает положительный фронт (диаграмма на фиг. 2ж), по которому записываетс  информаци  с линий (каналов) скоммутированных первыми мультиплексорами 3, котора  анализируетс  далее в ПУБ. Таким образом осуществл етс  циклическое обращение ПУБ ко всем входам устройства. Во второй половине временного интервала переключатели 7 адресов под воздействием логической «1 на их управл ющих входах подключают адресные входы первых мультиплексоров 3 к выходам вторь1х оперативно-запоминающих блоков 5, за счет чего обеспечиваетс  подключение других
(произвольно выбираемых) линий. В этот же промежуток времени переключаютс  демультиплексоры 6 и вторые мультиплексоры 9 по адресам, полученным из первых оперативно-запоминающих блоков 4. Таким
образом, во второй половине временного интервала информаци  с определенных входных линий передаетс  через первые и вторые мультиплексоры 3 и 9 и демультиплексоры 6 на требуемые выходные линии. В следующий временной интервал происход т
аналогичные переключени  дл  других  чеек пам ти оперативно-запоминающих блоков. Описанный процесс повтор етс  в каждом синхронном цикле.
В отдельный временной интервал устройство может коммутировать г сигналов, а за один цикл, содержащий m временных интервалов - т.т сигналов. Таким образом, получена трехкаскадна  коммутационна  система с внутренними блокировками, со структурой пространство-врем -пространство. Как показывают расчеты, при n rn и r (т.е. устройство коммутации на 32768 точек подключени ) и средней интенсивности нагрузки на один вход 0,8 эрланг коэффициент потерь за счет внутренних блокировок не превышает IlO, вследствие чего с внутренними блокировками можно не считатьс .
Коммутаци  дискретного сигнала с любого входа устройства на любое количество выходов осуществл етс  за счет записи адреса одного и того же входа в несколько  чеек пам ти вторых оперативно-запоминающих блоков 5, т.е. под передачу одной и той же информации занимаетс  несколько
а -
временных интервалов, во врем  которых через вторые мультиплексоры 9 и демультиплексоры 6 выходы первых мультиплексоров 3 соедин ютс  с необходимыми выходами демультиплексоров 6. При этом отпадает необходимость иметь специальные комплекты многоадресной коммутации и дополнительные входы устройства коммутации.
Использование изобретени , по сравнению с известным устройством, позвол ет сок0 ратить объем оборудовани  и предоставить абонентам дополнительные услуги, такие как возможность организации циркул рной св зи дл  определенной группы абонентов; введение систем централизованного оповещени ; исключение отказов при выходе або5 нентов на всевозможные столы справок и датчики испытательных сигналов, а отсутствие кодировани  и декодировани  информации на входах-выходах устройства позвол ет уменьшить искажени  коммутируемых сигналов.
П
ж

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОММУТАЦИИ ТЕЛЕГРАФНЫХ КАНАЛОВ, содержащее последовательно соединенные генератор синхроимпульсов и счетчик адресов, первые мультиплексоры, первые и вторые оперативно-запоминающие блоки и демультиплексоры, выходы которых являются выходами устройства, а информационные входы первых мультиплексоров являются входами устройства, отличающееся тем, что, с целью обеспечения многоадресной комму- тации сигналов и уменьшения искажении сигналов, в него введены переключатели адресов, D-триггера и вторые мультиплексоры, информационные входы которых соединены с выходами первых мультиплексоров, адресные входы которых подключены к соответствующим выходам переключателей адресов, управляющие входы которых и тактовые входы D-триггеров соединены с выходом генератора синхроимпульсов, причем выходы вторых мультиплексоров подключены к соответствующим информационным входам демультиплексоров, адресные входы демультиплексоров и вторых мультиплексоров соединены с соответствующими первыми и вторыми выходами первых оперативно-запоминающих блоков, а входы первых и вторых о оперативно-запоминающих блоков и пер- SS вые входы переключателей адресов подклю- * чены к выходу счетчика адресов, при этом V выходы вторых оперативно-запоминающих Z блоков соединены с соответствующими вторыми входами переключателей адресов, а а информационные входы D-триггеров подключены к соответствующим выходам первых мультиплексоров.
    Φαν 1
SU843703881A 1984-02-22 1984-02-22 Устройство дл коммутации телеграфных каналов SU1177936A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843703881A SU1177936A1 (ru) 1984-02-22 1984-02-22 Устройство дл коммутации телеграфных каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843703881A SU1177936A1 (ru) 1984-02-22 1984-02-22 Устройство дл коммутации телеграфных каналов

Publications (1)

Publication Number Publication Date
SU1177936A1 true SU1177936A1 (ru) 1985-09-07

Family

ID=21104731

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843703881A SU1177936A1 (ru) 1984-02-22 1984-02-22 Устройство дл коммутации телеграфных каналов

Country Status (1)

Country Link
SU (1) SU1177936A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 866774, кл. Н 04 L 11/04, 1979. KD 250М Fu% Efectronic Stored-Progгагп Control Telex and Data Switching System Т. -14002 (E), SSUE lA, ОКД Etectric, 1976, p.p. 2/25 - 2/28. *

Similar Documents

Publication Publication Date Title
US4688212A (en) Centralized image responsive telephone time slot interchange system
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
CA1101970A (en) Time division line interface circuit
EP0378122A1 (en) Parallel time slot interchanger matrix and switch block module for use therewith
US4564936A (en) Time division switching network
JPS598118B2 (ja) デイジタルスイツチング装置
USRE25546E (en) Talker
US3984643A (en) Method and apparatus for establishing a plurality of simultaneous conferences in a PCM switching system
US4001514A (en) Subscriber digital multiplexing system with time division concentration
EP0039948A1 (en) PCM switching element
US3496301A (en) Time division concentrator with reduced station scanning interval
US3637941A (en) Integrated switching and transmission network for pulse code modulated signals
SU1177936A1 (ru) Устройство дл коммутации телеграфных каналов
EP0035926B1 (fr) Système de commutation de signalisation dans un réseau de commutation temporelle, et réseau de commutation temporelle comportant un tel système
US4027110A (en) Key telephone system
SU1482540A3 (ru) Устройство дл обмена информацией между абонентами телефонной сети
US4509168A (en) Digital remote switching unit
EP0048129A1 (en) Digital concentrator
US3495041A (en) Tdm conference control circuit featuring crosstalk reduction by changing the sequence of station interconnections
GB2085264A (en) Digital concentrator
EP0078634B1 (en) Switching network for use in a time division multiplex system
RU2090982C1 (ru) Устройство для определения кодовых комбинаций
SU1735860A1 (ru) Двухканальное устройство дл сопр жени ЭВМ
SU1202064A1 (ru) Устройство дл адаптивной передачи речевой и дискретной информации
US4509169A (en) Dual rail network for a remote switching unit