SU1166283A1 - Pulse amplifier - Google Patents

Pulse amplifier Download PDF

Info

Publication number
SU1166283A1
SU1166283A1 SU833667714A SU3667714A SU1166283A1 SU 1166283 A1 SU1166283 A1 SU 1166283A1 SU 833667714 A SU833667714 A SU 833667714A SU 3667714 A SU3667714 A SU 3667714A SU 1166283 A1 SU1166283 A1 SU 1166283A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
bus
elements
inverter
power supply
Prior art date
Application number
SU833667714A
Other languages
Russian (ru)
Inventor
Юрий Кузьмич Гришин
Надежда Ульяновна Тихова
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU833667714A priority Critical patent/SU1166283A1/en
Application granted granted Critical
Publication of SU1166283A1 publication Critical patent/SU1166283A1/en

Links

Abstract

ИМПУЛЬСНЫЙ УСИЛИТЕЛЬ, содержащий инвертор, вход которого соединен с первыми входами первого и второго элементов И-НЕ, а выходы инвертора, первого и второго элементов И-НЕ подключены соответственно к базам первого, второго и третьего транзисторов составного транзистора, выход инвертора через первый резистор подключен к шине источника питани , коллектор третьего транзистора составного транзистора соединен с выходной шиной и через второй резистор - с шиной источника питани , а эмиттер - с общей шиной устройства, отличающийс  тем, что, с целью повышени  надежности в работе, в него введены третий и четвертый резисторы , первый и второй- диодные оптроны, светодиоды которых первыми выводами подключены соответственно к коллекторам первого и второго транзисторов составного транзистора, вторые выводы светодиодов подключены к выходной шине, первые выводы фотодиодов первого и второго оптронов подключены соответственно к вторым входам первого и второго элементов И-НЕ и соответственно через третий и четвертый резисторы к шине источника питани , вторые выводы фотодиодов оптронов подключены к обшей шине устройства.PULSE AMPLIFIER, containing an inverter, whose input is connected to the first inputs of the first and second elements AND-NOT, and the outputs of the inverter, the first and second elements AND-NOT are connected respectively to the bases of the first, second and third transistors of the composite transistor, the output of the inverter through the first resistor is connected to the power supply bus, the third transistor of the composite transistor is connected to the output bus and through the second resistor to the power supply bus, and the emitter to the device common bus, characterized in that in order to increase reliability in operation, the third and fourth resistors were introduced into it, the first and second diode optocouplers, the LEDs of which were connected to the collectors of the first and second transistors of the composite transistor, the first leads of the LEDs were connected to the output bus, the first leads of the first and second LEDs The second optocouplers are connected respectively to the second inputs of the first and second elements of the NAND and, respectively, through the third and fourth resistors to the power supply bus; the second outputs of the photodiode The optocouplers are connected to the common tire of the device.

Description

Изобретение относитс  к импульсной технике и может быть использовано в усилител х , работающих в ключевом режиме. Целью изобретени   вл етс  повышение надежности работы. На чертеже представлена принципиальна  электрическа  схема импульсного усилител  . Импульсный усилитель содержит инвертор 1, вход которого соединен с первыми входами первого 2 и второго 3 элементов И-НЕ, выходы инвертора 1 первого 2 и второго 3 элементов Й-НЕ подключены соответственно к базам первого 4, второго 5 и третьего 6 транзисторов составного транзистора 7, выход инвертора 1 через первый резистор 8 соединен с шиной 9 источника питани , коллектор третьего транзистора 6 соединен с выходной шиной 10 и через второй резистор 11 с шиной 9 источника питани , а эмиттер подключен к обшей шине, третий 12 и четвертый 13 резисторы, первый 14 и второй 15 диодные оптроны, светодиоды KOTOpbix первыми выводами подключены соответственно к коллекторам первого 4 и второго 5 транзисторов составного транзистора 7, вторые выводы светодиодов подключены к выходной шине 10, первые выводы фотодиодов первого 14 и второго 15 оптронов подключены соответственно к вторым входам первого 2 и второго 3 элементов И-НЕ и соответственно через третий 12 и четвертый 13 резисторы к шине 9 источника питани , вторые выводы фотодиодов оптронов 14 и 15 подключены к обш.ей шине устройства. Импульсный усилитель работает следуюшим образом. Если на вход импульсного усилител  поступает сигнал логического нул , инвертор 1 и элементы И-НЕ 2 и 3 закрыты, через резистор 8 в базу транзистора 4 поступает ток, который обеспечивает открытое состо ние транзистора 4, в результате чего открыты транзисторы 5 и 6, а через резистор 11 в выходной шине 10 протекает ток нагрузки (в это врем  закрытые элементы И-НЕ 2 и 3 исключают шунтирование базовых цепей транзисторов 5 и 6, обеспечива  при этом максимальный коэффициент усилени  составного транзистора). Открытое соето ние транзисторов 4 и 5 обеспечивает протекание тока через светодиоды оптронов 14 и 15, в результате чего в цеп х фотодиодов этих оптронов также протекает ток от шины 9 питани  через резисторы 12 и 13. Величина сопротивлений резисторов 12 и 13 выбираютс  таким образом, чтобы фотодиоды оптронов 14 и 15 работали в вентильном режиме (т. е. в режиме генерации фото-ЭДС), поэтому при включенных транзисторах 4 и 5 на вторых входах элементов И-НЕ 2 и 3 присутствует потенциал, близкий к уровню логического «О {ниже уровн  логического «О). При поступлении на вход импульсного усилител  логической единицы инвертор 1 включаетс  и прекраш,ает поступление тока в базу транзистора 4, в результате чего транзистор 4 начинает выключатьс . Несмотр  на то, что на первом входе элемента И-НЕ 2 в это врем  присутствует уровень логической «1, элемент И-НЕ 2 по-прежнему выключен за счет наличи  на его втором входе уровн  логического «О, обусловленного работой фотодиода оптрона 14 в вентильном режиме. Уровень логического «О на втором входе элемента И-НЕ 2 присутствует до тех пор, пока полностью не выключаетс  тралзистор 4, и в его коллекторной цепи, а значит, и в цепи светодиода оптрона 14 прекращаетс  ток. После полного выключени  транзистора 4 прекращаетс  ток и в цепи фотодиода оптрона 14, в результате чего и на втором входе элемента И-НЕ 2 устанавливаетс  уровень логической «1, что приводит к включению элемента И-НЕ 2 и шунтированию базовой цепи транзистора 5. После выключени  транзистора 4 и элемента И-НЕ 2 прекращаетс  поступление тока в базу тразистора 5, в результате чего транзистор 5 начинает выключатьс . Несмотр  на то, что на первом входе элемента И-НЕ 3 в это врем  уровень логической «1, элемент И-НЕ 3 по-прежнему выключен за счет наличи  на его втором вхбде уровн  логического «О, обусловленного работой фотодиода оптрона 15 в вентильном режиме. Уровень логического «О на втором входе элемента И-НЕ 3 будет до тех пор, пока полностью не выключитс  транзистор 5 и в его коллекторной цепи, а значит, и в цепи светодиода оптрона 15 прекратитс  ток. После полного выключени  транзистора 5 прекращаетс  ток и в цепи фотодиода оптрона 15, в результате чего и на втором входе элемента И-НЕ 3 устанавливаетс  уровень логической «1, что приводит к включению элемента И-НЕ 3 и шунтированию базовой цепи транзистора 6. Транзистор 6 закрываетс , и ток через резистор 11 и выходную шину 10 прекращаетс . Таким образом, в усилителе включение элемента И-НЕ 2 возможно только после полного выключени  транзистора 4, а включение элемента И-НЕ 3 возможно только после полного выключени  транзистора 5, что исключает возможность перегрузки элементов И-НЕ 2 и И-НЕ 3 сквозными токами при любых изменени х времени выключени  транзисторов 4 и 5. При этом полностью исключаетс  возможность работы транзисторов 5 и 6 с «оборванными базами. Предлагаемый импульсный усилитель может найти щирокое применение в усилительной технике, так как в отличие от известного исключение из него элементов задержки позвол ет создать более технологичную схему усилител , котора  может быть 34The invention relates to a pulse technique and can be used in amplifiers operating in a key mode. The aim of the invention is to increase the reliability of operation. The drawing shows a circuit diagram of a pulse amplifier. The pulse amplifier contains an inverter 1, the input of which is connected to the first inputs of the first 2 and second 3 I-NOT elements, the outputs of the inverter 1 of the first 2 and second 3 I-N elements are connected respectively to the bases of the first 4, second 5 and third 6 transistors of the composite transistor 7 , the output of inverter 1 is connected via the first resistor 8 to the power supply bus 9, the collector of the third transistor 6 is connected to the output bus 10 and through the second resistor 11 to the power supply bus 9, and the emitter is connected to the common bus, the third 12 and fourth 13 resistors are first 14 and 15 second diode optocouplers, KOTOpbix LEDs are connected to the first collectors of the first 4 and second 5 transistors of the composite transistor 7, the second leads of the LEDs are connected to the output bus 10, the first leads of the photodiodes of the first 14 and second 15 optocouplers are connected respectively to the second inputs of the first 2 and the second 3 elements of the NAND and, respectively, through the third 12 and fourth 13 resistors to the power supply bus 9, the second terminals of the photodiodes of the optocouplers 14 and 15 are connected to the common bus of the device. The pulse amplifier works as follows. If a logical zero signal arrives at the input of the pulse amplifier, the inverter 1 and the AND-NOT elements 2 and 3 are closed, through the resistor 8 to the base of transistor 4 receives a current that ensures the open state of transistor 4, resulting in transistors 5 and 6, and through the resistor 11 in the output bus 10 the load current flows (at this time, the closed elements AND-NOT 2 and 3 exclude the shunting of the basic circuits of the transistors 5 and 6, thus providing the maximum gain factor of the composite transistor). The open connection of transistors 4 and 5 allows current to flow through the LEDs of optocouplers 14 and 15, with the result that the current from the power supply bus 9 through resistors 12 and 13 also flows through the photodiode circuits of these optocouplers. Photodiodes of optocouplers 14 and 15 operated in a valve mode (i.e., in the photo-emf generation mode), therefore, when transistors 4 and 5 are turned on, the second inputs of the AND-NOT elements 2 and 3 contain a potential close to the logic level “O {below logical level "O). When a logical unit arrives at the input of the pulse amplifier, the inverter 1 turns on and stops the current flow into the base of transistor 4, as a result of which transistor 4 begins to turn off. Despite the fact that at the first input of the element AND-HE 2 at this time there is a logic level “1, the element AND-NOT 2 is still turned off due to the presence at its second input of the logic level“ O due to the operation of the photodiode of the optocoupler 14 in the gate mode. The logic level "O" at the second input of the element AND-HE 2 is present until the sweeper 4 is completely turned off, and its current in the collector circuit and, therefore, in the LED circuit of the optocoupler 14 also stops. After the transistor 4 is completely turned off, the current is also stopped in the photodiode circuit of the optocoupler 14, as a result of which the logical input level is set to the second input of the AND-2 element 2, which turns on the AND-2 element and shunts the base circuit of the transistor 5. After turning off the transistor 4 and the NAND element 2 stops the flow of current into the base of the trazistor 5, as a result of which the transistor 5 starts to turn off. Despite the fact that the first input of the element AND-HE 3 at this time is the logical level “1, the element AND-HE 3 is still turned off due to the presence of the logical level“ O due to the photodiode 15 operation in the second input circuit . The logic level "O" at the second input of the element AND-HE 3 will be until the transistor 5 is completely turned off and in its collector circuit, and hence, the current in the LED circuit of the optocoupler 15 stops. After the transistor 5 is completely turned off, the current is also stopped in the photodiode circuit of the optocoupler 15, as a result of which the logical input level is set to the second input of the NE-3 element 3, which leads to the switching of the AND-3 element and shunting the base circuit of the transistor 6. Transistor 6 closes, and the current through the resistor 11 and the output bus 10 is terminated. Thus, in the amplifier, the switching on of the NAND 2 element is possible only after the full switching off of the transistor 4, and the switching on of the NANDY element 3 is possible only after the complete switching off of the transistor 5, which eliminates the possibility of overloading of the NANDI elements 2 and NAND 3 through through currents for any changes in the turn-off time of transistors 4 and 5. This completely eliminates the possibility of the operation of transistors 5 and 6 with dangling bases. The proposed pulse amplifier can find wide applications in amplifier technology, since, in contrast to the known exclusion of delay elements from it, it is possible to create a more sophisticated amplifier circuit, which can be 34

проще реализована в микроминиатюрном надежность работы усилител  при действии исполнении, например, в виде микросборки. дестабилизирующих факторов и в более При этом обеспечиваетс  более высока  широком диапазоне частот.easier implemented in microminiature reliability of operation of the amplifier under the action of execution, for example, in the form of a microassembly. destabilizing factors and more. A higher wide frequency range is provided.

1166283 1166283

Claims (1)

ИМПУЛЬСНЫЙ УСИЛИТЕЛЬ, содержащий инвертор, вход которого соединен с первыми входами первого и второго элементов И-НЕ, а выходы инвертора, первого и второго элементов И-НЕ подключены соответственно к базам первого, второго и третьего транзисторов составного транзистора, выход инвертора через первый резистор подключен к шине источника \,пи- тания, коллектор третьего транзистора составного транзистора соединен с выходной шиной и через второй резистор — с шиной источника питания, а эмиттер — с общей шиной устройства, отличающийся тем, что, с целью повышения надежности в работе, в него введены третий и четвертый резисторы, первый и второй' диодные оптроны, светодиоды которых первыми выводами подключены соответственно к коллекторам первого и второго транзисторов составного транзистора, вторые выводы светодиодов подключены к выходной шине, первые выводы фотодиодов первого и второго оптронов подключены соответственно к вторым входам первого и второго элементов И-НЕ и соответственно через третий и четвертый резисторы к шине источника питания, вторые выводы фотодиодов оптронов подключены к общей шине устройства.PULSE AMPLIFIER containing an inverter, the input of which is connected to the first inputs of the first and second elements of NAND, and the outputs of the inverter, first and second elements of NAND are connected respectively to the bases of the first, second and third transistors of the composite transistor, the output of the inverter through the first resistor is connected to the power supply bus \, the collector of the third transistor of the composite transistor is connected to the output bus and through the second resistor to the power supply bus, and the emitter to the device common bus, characterized in that, with In order to increase reliability in operation, the third and fourth resistors, the first and second diode optocouplers, the LEDs of which are connected to the collectors of the first and second transistors of the composite transistor by the first terminals, the second LED outputs are connected to the output bus, the first conclusions of the first and second photodiodes, are introduced into it. optocouplers are connected respectively to the second inputs of the first and second AND-NOT elements and, respectively, through the third and fourth resistors to the power supply bus, the second outputs of the optocoupler photodiodes devices connected to a common bus. Oi ьоOi b QO соQO with 1'1662831'166283
SU833667714A 1983-12-02 1983-12-02 Pulse amplifier SU1166283A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833667714A SU1166283A1 (en) 1983-12-02 1983-12-02 Pulse amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833667714A SU1166283A1 (en) 1983-12-02 1983-12-02 Pulse amplifier

Publications (1)

Publication Number Publication Date
SU1166283A1 true SU1166283A1 (en) 1985-07-07

Family

ID=21091037

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833667714A SU1166283A1 (en) 1983-12-02 1983-12-02 Pulse amplifier

Country Status (1)

Country Link
SU (1) SU1166283A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 752773, кл. Н 03 К 5/02, 01.11.77. Авторское свидетельство СССР № 1064440, кл. Н 03 К 5/02, 06.09.82. *

Similar Documents

Publication Publication Date Title
SU1166283A1 (en) Pulse amplifier
GB1110066A (en) Low dissipation logic gates
JPS6225289B2 (en)
SU507923A1 (en) Logic Level Converter
SU1193799A1 (en) Not circuit
Crist A tri-state logic family
SU1665473A1 (en) Device for control over transistor key
SU426324A1 (en) KEY
SU1631714A1 (en) Current-mode logic gate
US3660677A (en) Interchanger 1 circuits
SU1262719A1 (en) Matching device
SU790327A1 (en) Logic level converter
SU400997A1 (en) DELAY DEVICE
SU949790A1 (en) Bipolar-to-unipolar signal converter
SU1171947A1 (en) Device for controlling d.c.motor
RU1815775C (en) Transistor inverter
SU1051717A1 (en) Semiconductor switch
SU1644115A2 (en) Dc voltage converter
SU1156249A1 (en) Optronic switch
SU1598158A1 (en) Three-stage ttl-rectivier
SU549871A1 (en) DC / AC converter for load operation with low input impedance
SU1091317A2 (en) Flip-flop
SU371686A1 (en) SWITCHING DEVICE
SU987791A1 (en) Push-pull amplifier
SU1390796A1 (en) Transistor gate