SU1091317A2 - Flip-flop - Google Patents

Flip-flop Download PDF

Info

Publication number
SU1091317A2
SU1091317A2 SU833543064A SU3543064A SU1091317A2 SU 1091317 A2 SU1091317 A2 SU 1091317A2 SU 833543064 A SU833543064 A SU 833543064A SU 3543064 A SU3543064 A SU 3543064A SU 1091317 A2 SU1091317 A2 SU 1091317A2
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
additional resistor
trigger
output
Prior art date
Application number
SU833543064A
Other languages
Russian (ru)
Inventor
Михаил Иосифович Богданович
Original Assignee
Bogdanovich Mikhail
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bogdanovich Mikhail filed Critical Bogdanovich Mikhail
Priority to SU833543064A priority Critical patent/SU1091317A2/en
Application granted granted Critical
Publication of SU1091317A2 publication Critical patent/SU1091317A2/en

Links

Abstract

ТРИГГЕР по авт.св. № 917306, отличающийс  тем, что, с.целью повыпенн  его надежности в работе, второй вывод первого дополнительного резистора через п тый дополнительный резистор и первый диод подключен соответственно к коллекторам второго и четвертого транзисторов , а второй вывод третьего дополнительного резистора через шестой дополнительный резистор и второй диод подключен соответственно к коллекторам первого, и третьего транзисторов. (Л С о соTRIGGER auth. No. 917306, characterized in that its purpose is to ensure its reliability in operation, the second output of the first additional resistor through the fifth additional resistor and the first diode are connected respectively to the collectors of the second and fourth transistors, and the second output of the third additional resistor through the sixth additional resistor the second diode is connected respectively to the collectors of the first and third transistors. (Ls about with

Description

Изобретение относитс  к импульсной технике и может быть использовано в различных устройствах автоматики , телемеханики и вычислительной техники. По основному авт.св. fv 917306 из вестен триггер, содержащий первый и второй транзисторы, эмиттеры которых соединены с общей шиной,коллекторы соответственно через первьш и второй резисторы соединены с шиной пита ни , и через третий и четвертый резисторы подключены соответственно к базам второго и первого транзисторов и к эмиттерам третьего и четвертого транзисторов, коллектор -. третьего и четвертого транзисторов соотве ственно через п тый и шестой резистор подключены к счетному входу, база третьего транзистора подключена к первому выводу первого дополнительно го резистора и через второй дополнительньм резистор - к коллектору четвертого транзистора, база четвертого транзистора подключена к первому выводу третьего дополнительного резистора и через четвертый дополнительный резистор - к коллектору третьего транзистора, второй выво;| первого дополнительного резистора подключен к коллектору второго транзистора, а второй вывод третьего дополнительног транзистора подключен к коллектору первого транзистора . Недостатком известного триггера  вл етс  мала  надежность работы при изменении температуры и больтом разбросе параметров используемых транзисторов. Цель изобретени  - увеличение надежности работы триггера. Поставленна  цель достигаетс  тем, что в триггере, содержащем первьдй и второй транзисторы, тмиттеры которых соединены с общей шиной, коллекторы соответственно через первый и второй резисторы соединены с шиной питани , и через третий и четвертый резисторы подключены соответственно к базам второго и перво го-транзисторов и к эмиттерам третьего и четвертого транзисторов, коллекторы третьего и четвертого транзисторов соответственно через п тый и шестой резисторы подключены к счет ному входу, база третьего транзистора подключена к первому выводу перво го допапнительного резистора и через второй дополнительньп резистор - к коллектору четвертого транзистора, база четвертого транзистора подключена к первому вьгаоду третьего дополнительного резистора и через четвертый дополнительный резистор - к ;коллектору третьего транзистора, второй вывод первого дополнительного резистора через п тый дополнительный резистор . первый диод подключен соответственно к коллекторам второго и четвертого транз-исторов, а второй вьшод третьего дополнительного резистора через шестой дополнительный резистор и второй диод подключен соответственно к коллекторам первого и третьего транзисторен. Н/) чертеже приведена принципиальна  электрическа  схема предлага емого триггера. Триггер содержит первый и второй транзисторы 1 и 2, эмиттерь которых соединены с общей гаиной, коллекторы соответственно через первьш и второй резисторы 3 и 4 соединены с шиной 5 питанр  ,. и через третий и четвертый резисторы 6 и 7 подключены соответственно к базам второго и первого транзистороп 2 и 1 и к эмиттерам третьего н четвертого транзисторов 8 и 9, коллекторы третьего и четвертого транзисторов 8 и 9 соответственно через п тый и шестой резисторы 10 и И подключены к счетному входу 12, база третьего транзистора 8 подключена к первому Бьюоду первого дополнительного резистора 13 и через второй дополнительный резистор 14 к коллектору четвертого транзистора 9, база четвертого транзистора 9 подключена к первому выводу третьего дополнительного резистора 15 и через четвертый дополнительный резистор 16 - к коллектору третьего транзистора 8, второй вывод первого дополнительного резистора 13 через п тый дополнительный резистор I - и первый диод 18 подключен соответственно к коллекторам второго и четвертого транзисторов 2 и 9, а второй вывод третьего дополнительного резистора 15 через шестой дополнительный резистор 19 и второй диод 20 подключен соответственно к коллекторам первого и третьего транзисторов 1 и 8, коллекторы первого и второго транзисторов t и 2 подключены к выходам 2i и 22 устройства. 3 Триггер работает следующим образом . Предположим, что в исходном состо  нии основной триггер, вьшолненный на первом и втором транзисторах 1 и 2 и первом, втором, третьем и четвертом резисторах 3,.-4, 6 и 7, находитс  в состо нии, когда первьм тран зистор 1 открьп, а второй транзистор 2 закрыт, на счетном входе 12 и выходе 21 нулевые потенциалы, а на выходе 22 - высокий потенциал. Ток, который протекает через п ты и первый дополнительные резисторы 17 и 13 и переход база-эмиттер третьего и второго транзисторов 8 и 2 должен быть небольшой и не переключать основной триггер (первый и третий, п тый и шестой резисторы 13,15,17 и 19 должны быть достаточно высокоомными) При поступлении на счетный вход 12 положительного импульса вспомогательный триггер на третьем и четвертом транзисторах 8 и 9 и п том, тестом и втором и четвертом резисторах 10, 11 4 и 16 установитс  в такое положение, при котором третий тран.зистор 8 будет открыт, а четвертый транзистор 9 закрыт, потому что транзистор В подготовлен к откры ванию током, проход щим через п тый и первый дополнительш-ге резисторы 17 и 13. Ток эмиттера третьего транзистора 8 открывает второй транзистор 2 основного триггера и переключает его в противоположное состо ние , т.е. второй транзистор 2 откры ваетс , а первый транзистор закрываетс . Переключение основного триггера не влечет за собой изменени  состо ни  вспомогательного триггера, так как протекающий через шестой дополнительный резистор 19 будет шунтироватьс  вторым диодом 20 и открытым третьим транзистором 8 и не сможет оказать воздействие на четвертый транзисто) 9. После окончани  входного импульса третий транзистор 8 закрываетс ,а основной триггер остаётс  в состо нии , когда на выходе 21 высокий, а на выходе 22 - низкий потенциал. При поступлении на счетный вход 12 второго положительного импульса вспомогательный триггер установитс  в такое состо ние, когда четвертый транзистор 9 открыт, а третий транзистор 8 закрыт, так как четвертый транзистор 9 подготовлен к срабатыванию током через гаестой и третий резисторы -19 и 15 перед поступлением второго импульса-. Ток эмиттера четвертого транзистора 9 открывает первый транзистор I и переключает триггер в исходное состо ние, а после окончани  входного импульсачетвертый транзистор 9 закрываетс . В дальиейг1ем процессы в триггере повтор ютс . Технико-эконом «еский эффект предлагаемого триггера заключаетс  в повьпиении надежности счетного режима работы при изменени х температуры и при зиачительньк разбросах параметров транзисторов, так как через диоды блокируетс  вли ние основного триггера на вспомогательный, после переключени  основного триггера и.до окончани  входного импульса.The invention relates to a pulse technique and can be used in various automation devices, telemechanics and computer technology. According to the main auth. fv 917306 is known as a trigger containing first and second transistors, the emitters of which are connected to a common bus, collectors, respectively, through the first and second resistors are connected to the power bus, and through the third and fourth resistors, respectively, to the bases of the second and first transistors and to the third and fourth transistors, collector. The third and fourth transistors, respectively, through the fifth and sixth resistors are connected to the counting input, the base of the third transistor is connected to the first output of the first additional resistor and through the second auxiliary resistor to the collector of the fourth transistor, the base of the fourth transistor and through the fourth additional resistor - to the collector of the third transistor, the second output; | the first additional resistor is connected to the collector of the second transistor, and the second output of the third additional transistor is connected to the collector of the first transistor. A disadvantage of the known trigger is the low reliability of operation with a change in temperature and a wide variation in the parameters of the used transistors. The purpose of the invention is to increase the reliability of the trigger. The goal is achieved by the fact that in the trigger containing the first and second transistors, the tmitters of which are connected to the common bus, the collectors are respectively connected through the first and second resistors to the power line, and through the third and fourth resistors respectively and to the emitters of the third and fourth transistors, the collectors of the third and fourth transistors, respectively, through the fifth and sixth resistors are connected to the counting input, the base of the third transistor is connected to the first The first output of the first additional resistor and through the second additional resistor to the collector of the fourth transistor, the base of the fourth transistor is connected to the first terminal of the third additional resistor and through the fourth additional resistor to the collector of the third transistor, the second output of the first additional resistor through the fifth additional resistor. the first diode is connected respectively to the collectors of the second and fourth trans-sources, and the second output of the third additional resistor through the sixth additional resistor and the second diode are connected respectively to the collectors of the first and third transistor. H /) the drawing is a circuit diagram of the proposed trigger. The trigger contains the first and second transistors 1 and 2, the emitter of which is connected to a common gina, collectors, respectively, through the first and second resistors 3 and 4 are connected to the bus 5, the power supply,. and through the third and fourth resistors 6 and 7 are connected respectively to the bases of the second and first transistor 2 and 1 and to the emitters of the third and fourth transistors 8 and 9, the collectors of the third and fourth transistors 8 and 9, respectively, through the fifth and sixth resistors 10 and I are connected to the counting input 12, the base of the third transistor 8 is connected to the first Byuode of the first additional resistor 13 and through the second additional resistor 14 to the collector of the fourth transistor 9, the base of the fourth transistor 9 is connected to the first output of the third g Additional resistor 15 and through the fourth additional resistor 16 to the collector of the third transistor 8, the second output of the first additional resistor 13 through the fifth additional resistor I - and the first diode 18 are connected respectively to the collectors of the second and fourth transistors 2 and 9, and the second output of the third additional the resistor 15 through the sixth additional resistor 19 and the second diode 20 are connected respectively to the collectors of the first and third transistors 1 and 8, the collectors of the first and second transistors t and 2 are connected to Outputs 2i and 22 devices. 3 The trigger works as follows. Suppose that in the initial state, the main trigger executed on the first and second transistors 1 and 2 and the first, second, third and fourth resistors 3,. 4, 6 and 7, is in the state when the first transistor 1 is open, and the second transistor 2 is closed; there are zero potentials at the counting input 12 and output 21, and a high potential at output 22. The current that flows through the terminals and the first additional resistors 17 and 13 and the base-emitter transition of the third and second transistors 8 and 2 must be small and not switch the main trigger (the first and third, fifth and sixth resistors 13,15,17 and 19 must be sufficiently high impedance) When a positive pulse arrives at the counting input 12, the auxiliary trigger on the third and fourth transistors 8 and 9 and 5, the test and the second and fourth resistors 10, 11 4 and 16 will be set to the position where the third tran. 8 will open and four The first transistor 9 is closed because transistor B is prepared for opening by a current passing through the fifth and first additional resistors 17 and 13. The emitter current of the third transistor 8 opens the second transistor 2 of the main trigger and switches it to the opposite state, t . the second transistor 2 opens, and the first transistor closes. Switching the main trigger does not entail a change in the state of the auxiliary trigger, since the additional resistor 19 flowing through the sixth will be shunted by the second diode 20 and the open third transistor 8 and will not be able to affect the fourth transistor 9. 9. After the input pulse ends, the third transistor 8 closes , and the main trigger remains in a state when output 21 is high, and output 22 - low potential. When a second positive impulse arrives at the counting input 12, the auxiliary trigger is set to the state when the fourth transistor 9 is open and the third transistor 8 is closed, since the fourth transistor 9 is prepared to be actuated by current through the gaesthe and the third resistors -19 and 15 before the second impulse-. The emitter current of the fourth transistor 9 opens the first transistor I and switches the trigger to its initial state, and after the end of the input pulse the fourth transistor 9 closes. In the long run, the processes in the trigger are repeated. The techno-economical effect of the proposed trigger lies in increasing the reliability of the counting mode with temperature changes and with a wide variation in the parameters of transistors, since the effect of the main trigger on the auxiliary, after switching the main trigger and until the input pulse terminates, is blocked by the diodes.

Claims (1)

ТРИГГЕР по авт.св. № 917306, отличающийся тем, что,TRIGGER No. 917306, characterized in that, с.целью повышения его надежности в работе, второй вывод первого дополнительного резистора через пятый дополнительный резистор и первый диод подключен соответственно к коллекторам второго и четвертого транзисторов, а второй вывод третьего дополнительного резистора через шестой дополнительный резистор и второй диод подключен соответственно к коллекторам первого, и третьего транзисторов.in order to increase its reliability, the second output of the first additional resistor through the fifth additional resistor and the first diode is connected respectively to the collectors of the second and fourth transistors, and the second output of the third additional resistor through the sixth additional resistor and the second diode is connected respectively to the collectors of the first, and third transistors.
SU833543064A 1983-01-18 1983-01-18 Flip-flop SU1091317A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833543064A SU1091317A2 (en) 1983-01-18 1983-01-18 Flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833543064A SU1091317A2 (en) 1983-01-18 1983-01-18 Flip-flop

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU917306A Addition SU189929A1 (en) DEVICE FOR PROTECTION AND ALARM ALARM FOR REGULATORY SYSTEMS WITH RESERVATION

Publications (1)

Publication Number Publication Date
SU1091317A2 true SU1091317A2 (en) 1984-05-07

Family

ID=21046459

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833543064A SU1091317A2 (en) 1983-01-18 1983-01-18 Flip-flop

Country Status (1)

Country Link
SU (1) SU1091317A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 917306, кл. Н 03 К 3/286, 1980. *

Similar Documents

Publication Publication Date Title
JPH02188020A (en) Photocoupler circuit and the circuit for driving semiconductor element for electric power
US4287435A (en) Complementary transistor inverting emitter follower circuit
SU1091317A2 (en) Flip-flop
US3153200A (en) Timed pulse providing circuit
KR900006047B1 (en) Voltage level converter
SU917306A1 (en) Flip-flop
SU1629982A1 (en) Electronic switch
US3204122A (en) Two-way current steering switching circuit
SU1285586A1 (en) Switch
SU1399886A1 (en) Triple bridge flip-flop
SU1256156A1 (en) Ternary bridge flip-flop
SU1195426A1 (en) Ternary bridge flip-flop
SU1651367A1 (en) Transistor relay
SU1195427A1 (en) Ternary bridge flip-flop
SU902238A1 (en) Voltage comparator
JPH0380378B2 (en)
SU365838A1 (en) TRIGGER DEVICE FOR REVERSING CURRENT
SU1001471A1 (en) Semiconductor switch
SU1359901A1 (en) Transistor switch
SU961145A1 (en) Optronic switch
SU1378049A1 (en) Majority element
SU924835A1 (en) Flip-flop
SU1368954A1 (en) Triple bridge flip-flop
SU1023634A1 (en) T flip-flop
SU1275758A1 (en) Logic element