SU1164548A1 - Устройство дл регистрации аналоговой информации - Google Patents

Устройство дл регистрации аналоговой информации Download PDF

Info

Publication number
SU1164548A1
SU1164548A1 SU823484637A SU3484637A SU1164548A1 SU 1164548 A1 SU1164548 A1 SU 1164548A1 SU 823484637 A SU823484637 A SU 823484637A SU 3484637 A SU3484637 A SU 3484637A SU 1164548 A1 SU1164548 A1 SU 1164548A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
group
outputs
block
input
Prior art date
Application number
SU823484637A
Other languages
English (en)
Inventor
Владимир Петрович Загорский
Игорь Семенович Пугачев
Анатолий Григорьевич Ярусов
Original Assignee
Институт Технической Кибернетики Ан Бсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Технической Кибернетики Ан Бсср filed Critical Институт Технической Кибернетики Ан Бсср
Priority to SU823484637A priority Critical patent/SU1164548A1/ru
Application granted granted Critical
Publication of SU1164548A1 publication Critical patent/SU1164548A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

) 1. УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ АНАЛОГОВОЙ ИНФОРМАЦИИ, содержащее последовательно соединенные мультиплексор и аналого-цифровой преобразователь, блок пам ти, одни-, информационные входы которого подключены к выходам аналого-цифрового преобразовател , блок управлени , выходы первой группы которого подключены к управл ющим входам мультиплексора , формирователь импульсов опроса, выходы второй группы которого подключены к входам второй группы блока управлени , логический блок, входы первой группы которого  вл ютс  входами сигналов запроса устройства , входы второй группы и вход логического блока подключены соответственно к выходам первой группы и к первому выходу формировател  импульсов опроса, а выходы логического блока подключены к входам пе-рвой группы блока управлени , информационные входы мультиплексора  вл ютс  информационными входами устройства, отличающеес  тем, что, с целью повышени  быстродействи  в результате увеличени  иропускной способности устройства, оно содержит блок приоритетов, первый, второй входы и входы первой группы которого подключены соответственно к первом , второму выходам и выходам первой группы фop иpoвaтeл  импуль- , сов опроса, а входы второй группы и выходы первой группы блока приоритетов подключены соответственно к выходам первой группы и входам (Л третьей группы блока управлени , блок формировани  кода фазы опроса, вход и входы второй и третьей групп которого подключены соответственно к второму, выходу формировател  импульсов опроса и к выходам первой и второй групп блока управлени , а выходы блока формировани  кода фазь; О5 опроса подключены к другим инфор4iib мационным входам блока пам ти, выходы СП второй группы блока приоритетов под ( ключены к входам первой группы блока 00 формировани  кода фазы опроса и к адресньм входам-блока пам ти. 2. Устройство по п. 1, о т л и- чающеес  тем, что блок приоритетов содержит элемент ИЛИ/ входы которого  вл ютс  входами второй группы блока, RS-триггер, R-вход которого  вл етс  вторым входом блока , а S-вход подключен к выходу элемента ИЛИ, элемент И, входы которого подключены к инвертирующему выходу RS-триггера и первому входу блока

Description

соответственно, первый счетчик, счетный вход которого подключен к выходу элемента И, дешифратор, входы которого подключены к информационным выходам первого счетчика, а выходы  вл ютс  выходами первой группы блока информационные выходы первого счетчика  вл ютс  выходами второй группы блока, второй счетчик, счетный вход которого подключен к выходу переполнени  первого счетчика, входы обнулени  первого и второго счетчиков подключены к выходу элемента ИЛИ, мультиплексоры, адресные входы которых подключены к информационным входам второго счетчика, а информационные входы  вл ютс  входами первой группы блока, выходы мультиплексоров 116  вл ютс  выходами первой группы блока. 3. Устройство по п. 1, о т л ичающеес  тем, что блок формировани  кода фазы опроса содержит элементы задержки, входы которых  вл ютс  входами второй группы блока, счетчики, обнул ющие входы которых подключены к выходам элементов задержки , счетные входы счетчиков  вл ютс  входом блока, а входы разрешени  счета  вл ютс  -входами третьей группы блока, -  мультиплексор, адресные входы которого  вл ютс  входами первой группы блока, информационные входы подключены соответственно к выходам счетчиков, выходы мультиплексора  вл ютс  выходами блока.
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  регистрации аналоговой информации в системах автоматизации экспериментальных исследований с целью последующей обработк-и ее на ЭВМ.
Известны устройства дл  регистрации информации, содержащие аналогоцифровой преобразователь, коммутатор каналов, блок управлени , регистра- . тор. В подобных устройствах периоды опроса устанавливаютс  одинаковыми по всем аналоговым каналам.
Однако дл  систем автоматизации экспериментальных исследований требуетс  иметь более гибкую структуру регистратора, позвол ющую устанавливать в разных каналах различные периоды опроса. В то же врем  важно в максимальной степени использовать потенциальное быстродействие тракта коммутации, кодировани  и регистрации дл  улучшени  экономических показателей систем.
Наиболее близким техническим решением к предлагаемому  вл етс  устройство дл  ретистрации аналоговой информации, п котором возможна установка в разных оНЯ-ТсТх р зличных периодов опроса, годрржащео последовательно с.сиЛП1Г(мп11-1 f.fyjiT. гиплексор
и аналого-цифровой преобразователь, блок пам ти, одни информационные входы которого подключены к выходам аналого-цифрового преобразовател , блок управлени , выходы первой группы которого подключены к управл ющим входам мультиплексора, формирователь импульсов опроса, выходы второй группы которого подключены к входам второй группы блока управлени , логический блок, входы первой группы которого  вл ютс  входами сигналов запроса устройства, входы второй группы и вход логического блока подключены соответственно к выходам первой группы и к первому выходу формировател  импульсов опроса, а выходы логического блока подключены к входам первой группы блока управлени , информационные входы мультиплексора  вл ютс  информационными входами устройства. В этом устройстве перед началом регистрации устанавливаютс  периоды опроса аналоговых каналов. При по влении запросов на, обслуткиванне от источников аналоговых сигналов аиалнзнруетс  загруженность регистрации . Если перегрузки регистра гора не происходит, то осущес.твдг стс.  подключение новых канггп.ж па обслуивание . Проверка услови  отсутстви  информационной перегрузки тракта коммутации, кодировани  и регистрации производитс  в соответствии с выражением: (,) где Np- число работающих каналов ( ); . минимальный из периодов опроса каналов; суммарное врем  опроса одного канала (врем  коммутации , кодировани  и регистрации ) . . Недостатком данного устройства  вл етс  невозможность использовани  потенциального быстродействи  регист ратора. Когда в разных каналах установлены .индивидуальные периоды опрос загрузка регистратора оказываетс  неравномерной и в его работе образуютс  паузы. Например, возьмем N-канальную систему сбора аналоговой информации характеризующуюс  в самом общем случае независимостью источников информации , различными частотными свойствами сигналов и переменным во времен числом работаюищх каналов. Состо ни  С(рк) - аналоговых кана лов системы обозначим G(g(), где , N - номер канала; g| 1, если канал работает, и если канал не работает (в данном режиме работы системы датчик не опрашиваетс ). Допустим, в рассматриваемой системе имеетЪ  возможность генерировать как индивидуальные периоды опроса Т всех сигналов, так и одинаковые дл  произвольных их групп. Периодические последовательности импульсов опроса можно рассматривать как детерминированные потоки за вок на обслуживание, причем под обслуживанием понимаетс  формирование и регистраци  кода рдного отсчета аналогового сигнала. Каждый поток за во характеризуетс  интенсивностью:
За вки на обслуживание могутпоступать как в различные моменты времени, 5 так и одновременно по всем каналам. Врем  обслуживани  одной за вки в . системе t-.
Из формулы (8) видно, что, если хот  бы в одном канале период опроса
T..,,u , то R будет меньше едиТ
пЛИ П
ницы и пропускна  способность тракта будет меньше потенциально возможной, В рассматриваемой системе не допускаютс  потери за вок, поэтому врем  пребывани  за вки-к-го потока В системе не должно превышать ее периоды поступлени : к 6 Т. Запрет на потерю за вок предполагает согласевание суммарного входного потока за вок по всем каналам И пропускной способности тракта коммутации , кодировани  и регистрации, т.е. должно выполн тьс  соотношение N -.-А .(4) К.1 к . Коэффициент загрузки тракта всеми потоками за вок определ етс  формулой (3) R k или с учетом (2) и (4) - т - к При последовательном обслуживании одновременно поступивших за вок врем  их пребывани  в системе определ етс  выражением V, где , NP (i - пор док обслуживани  за вок, который может не совпадать с нумерацией каналов). В этом случае из (6) и (1) дл  всех каналов получаетс  Vj Тмин следовательно, автоматически выполн етс  условие (3), т.е. при любом пор дке обслуживани  потери за вок в системе не будет. Максимальный коэффициент загрузки тракта при соблюдении услови  (1) определ етс  из выражени  Р --i-Z мс кс NP IT a это  вл етс  существенным недостатком прототипа, В случае, когда при произвольно выбранном пор дке обслуживани  врем  V пребывани  в системе некоторых за вок может превысить Tj, что приведет к потере за вок и пропуску опроса сигналов. Цель изобретени  - повышение быс родействи  в результате увеличени  пропускной способности устройства. Поставленна  цель достигаетс  тем, что в устройство дл  регистрации аналоговой информации, содержащее последовательно соединенные мультиплексор и аналого-цифровой преобразователь, блок пам ти, одни информационные входы которого подключены к выходам аналого-цифрового преобразовател , блок управлени , выходы первой группы которого подключены к управл ющим входам мульти плексора, формирователь импульсов опроса, выходы второй группы которо го подключены к входам второй группы блока управлени , логический блок , входы первой группы которого  вл ютс  входами сигналов запроса устройства, входы второй группы-и вход логического блока подключены соответственно к выходам первой гру пы и к первом выходу формировател  импульсов опроса, а выходы логического блока подключены к входам первой группы блока управлени , информационные входы мультиплексора  вл ютс  информационными входами устройства, введены блок приоритето первый, второй к.ходы и входы первой группы которого подключены соответственно к первому, второму выходам выходам первой группы формировател  импульсов опроса, а входы второй группы и выходы первой группы блока приоритетов подключены соответствен но к выходам первой группы и входам третьей группы блока управлени , блок формировани  кода фазы опроса, вход и входы второй и третьей групп которого подключены соответственно к второму выходу формировател  импульсов опроса и к выходам первой и второй групп блока управлени , а выходы блока формировани  кода фазы опроса ПОДКЛЮЧОИ111 к другим информационным входам блока пам ти, выходы второй группы блока приоритетов подключены к входам первой группы блока формировани  кода фазы опроса и к адресным входам блока пам ти. Блок приоритетов содержит элемент ИЛИ, входы которого  вл ютс  входами второй группы блока, RS-триггер, R-вход которого  вл етс  вторым входом блока, а S-вход подключен к выходу элемента ИЛИ, элемент И, входы которого подключены к инвepтиpyющe ry выходу RS-триггера и первому входу блока соответственно, первый счетчик, счетный вход которого подключен к выходу элемента И, дешифратор, входы которого подключены к информационным выходам первого счетчика, а выходы  вл ютс  выходами первой группы блока, информационные выходы первого счет.чика  вл ютс  выходами второй группы блока, второй счетчик, счетный вход которого подключен к выходу переполнени  первого счетчика, входы обнулени  первого и второго счетчиков подключены к выходу элемента ИЛИ, мультиплексоры, адресные входы которых подключены к информационным выходам второго счетчика, а информационные входы  вл ютс  входами первой группы блока, выходы мультиплексоров  вл ютс  выходами первой группы блока. Блок формировани  кода фазы опроса содержит элементы задержки, входы . которых  вл ютс  входами второй группы блока, счетчики, обнул ющие входы которых подключены к выходам элементов задержки, счетные входы счетчиков  вл ютс  входом блока, а входы разрешени  счета  вл ютс  входами третьей группы блока, и мультиплексор , адресные входы которого  вл ютс  входами первой группы блока, информационные входы подключены соответственно к выходам счетчиков, выходы мультиплексора  вл ютс  выходами блока. Дл  по снени  сущности изобретени  вернемс  к рассмотрению Ы-ка тальной системы сбора аналоговой информации. Рассмотрим экстремальный случай, когда в момент времени t О в системе одновременно по вились за вки всех работающих каналои, Найлсм услогш , при которых будет обеспе чипатьс  возможность обслуживани  псех за вок и получени  полной .-.irpv-iKH тракта устройства. Поскольку при условии ( произвольный пор док обслуживани  за вок может привести к пропускам опросов каналов, введем приоритетн дисциплину обслуживани . Обозначим номера приоритетов за вок индексом i 1,N. При этих услови х будут справедливы соотношени  Wo й -Ьо2: г. (10 ; . V,.T,. ., Соотношение (12) показывает, чт врем  пребывани  V- за вки в систем при приоритетной дисциплине обслуж вани  не может быть меньше времени пребывани  в системе без приоритет определ емого равенством (6). Из (11) имеем откуда, суммиру  по всем работающим каналам, получаем. Р , .Np (13 1 Аналогично из (12) получаем М N. ../-. (« Подставл   (10) и (13) в (14), пол чаем Обобщенное соотношение, котор должно выполн тьс  дл  обеспечени  работоспособности системы: . V. 1 1 1 i N. Согласно равенству Чебышева соот ношение (15) будет выполн тьс  Bcei да, если Tj Т,., т. т,.1 при этом псегда V - -- 1 I , Из этого следует, что дл  достиж ни  максимальной загрузки устройств согласно (16) приоритеты необходимо назначать в пор дке возрастани  периодов опроса. Условие отсутстви  перегрузки тракта должно провер тьс  по формуле Z. На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг. 2схема блока управлени ; на фиг. 3 схема логического блока; на фиг. 4 схема блока приоритетов; на фиг. 5 схема блока формировани  кода фазы опроса. Устройство (фиг. 1) содержит мультиплексор 1, аналого-цифровой преобразователь 2, блок пам ти 3 с регистром 4, блок управлени  5, блок формировани  кода фазы опроса 6, логический блок 7, формирователь импульсов опроса 8 с генераторо.1 9, управл емьЕм делителем 10 и узлом ком {утации 11, блок приоритетов 12. Блок управлени  5 (фиг. 2) содержит по числу каналов элементы И 13, триггеры 14, элементы И 15, элементы задержки 16. Логический блок 7 (фиг. 3) содержит двоичные счетчики 17 и 18, элемент задержки 19, мультиплексоры 20 и 21, посто нное запоминающее устройство (ПЗУ) 22, элемент И 23, мультиплексор 24, сумматор накапливающий 25, триггеры 26, элемент И 27. Блок приоритетов 12 (фиг. 4) содержит элемент ИЛИ 28, RS-триггер 29, элемент И 30, первый и второй счетчики 31 и 32, дешифратор 33, мультиплексоры 34. Блок формировани  кода фазы опроса 6 (Лиг. 5) содер сит по числу каналов элемент задержки 35 и счетчики 36, ryльтиплeкcop 37. Устройство работает следующим образом. Требуема  сетка периодов опроса (каждый период выбираетс  из М возможных периодов) по разным каналам устанавливаетс  заранее, до начала работы, в узле коммутации 11, с выхода которого управл ющие потенциалы поступают в управл емый делитель 10, в котором по каждому каналу устанавливаетс  требуемый коэффициент делени  частоты синхроимпульсов (СИ) генератора 9. Периодические последовательности импульсов опроса Т, соответствующие кажда  своему каналу , поступают в блок 5 управлени  подключением каналов и проход т через него только при наличии сигна ла разрешени  с логического блока 7 и в пор дке, определ емом блоком приоритетов 12, Сигналы разрешени  в логическом блоке. вырабатываютс  на основании периодического анализа услови  (17) согласовани  входного потока за вок и пропускной способности тракта коммутации, преобразовани , регис ра ции. При оценке входного потока за вок принимаютс  во внимание как потоки каналов, уже поставленных на обслуживание, так и потоки каналов, требующие обслуживани , о чем свидетельствует по вление новых сигналов g , Если постановка на обслуживание какого-либо нового канала вызовет нарушение услови  (17), то этот канал на обслуживание не ставитс , так как вырабатываетс  сигнал . разрешени  дл  этого канала и соответствующие импульсы опроса не проход т через блок 5 управлени . Дл  каналов, поставленных на обслуживание , импульсы периодов опроса Тц запоминаютс  в блоке управлени  5 где и хран тс  до момента, когда бло приоритетов 12 разрешит их прохождение на мультиплексор 1. Приоритеты каналам назначаютс  в пор дке возрастани  периодов опроса . При произвольной сетке периодов Т врем  хранени  импульсов периодов опроса в блоке 5 непосто нно, поэтом возникает необходимость в регистраци отметок времени фактического опроса каналов, которое можно представить в виде отсч. Гк где п 0,12... - номер отсчета; К. - код фазы (КФ) отсчета или число тактов обслуживани  с момента по влени  импульс опроса к-го канала в блоке управлени  5 до момента отсчета сигнала этого канал При таком представлении дл  однозначного восстановлени  абсолютного времени отсчета при расшифровке данных в ЗВМ достаточно регистрировать 4810 код к., что позволит уменьшить объем регистрируемой .служебной информации. Код К. формируетс  блоком 6, где той 1 /tp и р - запускаемые при поступлеНИИ сигналов ТТК из блока управлени  5. Останов счетчиков происходит при подключении соответствуюи| 1х каналов на регистрацию, дл  чего используютс  сигналы запуска мультиплексора 1 с выхода блока управлени  5. Мультиплексор 1 переключаетс  на нужный канал, и АЦП 2 преобразует входную величину в цифровую форму. Цифровой кодинформации (КИ) поступает в регистр 4, где к нему добавл етс  код номера канала (КНК) из блока приоритетов 12 и код фазы отсчета (КФ) из блока 6 формировани  кода фазы опроса. Таким образом, формируютс  данные, которые записываютс  в блок пам ти 3. Одна из возможных реализаций блока управлени  5 показана на фиг. 2. В блок вход т N узлов (по числу каналов ), содержащих по 2 элемента И 13, 15, триггер 14, элемент задержки 16. Блок 5 работает следующим образом. Импульсы периодов опроса поступают в блок по входам второй группы Т ... Т. При наличии разрешающих потенциалов на входах первой группы Разр.1...Разр.К от логического блока 7 импульсы проход т через элемент . И 13 и запоминаютс  триггерами 14. С выхода этих триггеров разрешающие потенциалы поступают на элементы И 15 и по выходам второй группы ТТ1... TTN - в блок формировани  кода фазы опроса 6. Сигналы управлени  мультиплексором на выходах первой группы К1... KN вырабатываютс  при условии совпадени  соответствующих сигналов от блока приоритетов 12. Сброс триггеров 14 осуществл етс  через элементы задержки 16 после по влени  сигнала на шинах K1...KN. Одна из возможных реализаций логического блока 7 дл  анализа перегрузки показана на фиг. 3. На схеме показаны счетчики 17 п 18, элемент задержки 19, мультишюксор 20 с N-выходами, N мультиплексороп 21 с М-выходами, посто ниоо запоминающее устройство 22, элем(1гтм II 23 . и 27, мультиплекспр 24, сумм,т11)р 25,. триггер 26. Блок 7 должен анализировать выполнение услови  (17), которое в терминах алгебры логики записываетс  в виде ( Ci4j®(CiA,)©...©()C где Сигналы запросов на i обслуживание g поступают на вход мультиплексора 20, который последовательно переключаетс  под управлением счетчика 17 просмотра номера канала, который работает с высокой частотой СИ. В конце счета счетчика 17 вырабатываетс  сигнал переноса, который поступает на счетный вход счетчика 18 просмотра номера период и переводит его в следунзщее состо ние , Вс  периодов в устройстве пронумерована, причем меньшему номеру-соответствует меньша  длител ность периода, т.е. период с номером 1 - самый маленький. Код номера периода с выхода счет чика 18 поступает на мультиплексоры 21 (их число равно числу каналов) и на адресные входы ПЗУ 22. В соответствии с этими адресами на выходе ПЗУ последовательно вырабатываютс  некоторые константы, обратно пропорциональные периодам Т 1ц опроса, поступающие на вход накапливающего сумматора 25. Сумматор 25 рассчитан таким образом, что его сигнал переноса формируетс  только при условии, что накопленна  сумма превь1сит значение C + i - l/t Занесение же извлекаемых из ПЗУ 22 чисел в сумматор происходит при по влении соответствующего сигнала на его синхронизирующем входе. Импульс занесени  вырабатываетс  элементом И 23 при наличии сигнала g с выход мультиплексора 20 и сигнала с выход мультиплексора 24. Последний просматривает наличие сигналов с выхо дов мультиплексоров 21, которые ана лизируют, какой именно период из установленной сетки включен по данному каналу. Дл  примера рассмотрим случай, когда работают первые три канала (g... 8j 1) и по ним установлен одинаковый период опроса № 3,Tj-3tQ При этом среди управл ющих сигналов (УС) угла коммутации 11 только сиг812 налы lT3, 2ТЗ и ЗТЗ соответствуют логической единице. В первый цикл работы счетчика 17 на выходе мультиплексора 20 три такта будет разрешающий потенциал, но синхроимпульс через элемент И 23 не пройдет, так как счетчик 18 с.брошен, мультиплексоры 21 установлены в первое положение, но ни по одному из каналов первый период (№1) не установлен (среди сигналов УС только 1ТЗ,2ТЗ и ЗТЗ  вл ютс  разрешаю- , щими). В конце цикла счетчик 17 выработает сигнал переноса, который переведет счетчик 18 во второе состо ние . Так как период № 2 также не установлен ни по одному каналу, то и во второй цикл работы счетчика 17 сигнал проходить не будет. Когда же счетчик 18 установитс  в третье положение, то,начина  с первого канала , первые три мультиплексора 21 будут иметь на выходе разрешающие потенциалы, которые будут проходить через мультиплексор 24 и разрешать прохождение трех синхроимпульсов на синхровход сумматора 25. Одновременно , согласно адресу № 3 на выходе ПЗУ 22 устанавливаетс  константа С, котора  и суммируетс  три раза в . сумматоре 25. Проверка услови  (17) завершаетс  вьфаботкой счетчиком 18 сигнала переноса , которьй проходит через И 27 (сумматор не переполнен и на его выходе Р - логическа  единица) и переписывает сигналы запросов g.... g в триггеры 26, с выходов которых снимаютс  сигналы разрешени  на обслуживание каналов. Теперь предположим, что три канала работают, полностью реализуют пропускную способность регистратора и тут по вл етс  запрос по п тому каналу. Тогда, когда счетчик 18 установитс  в состо ние, соответствующее выбранному периоду опроса по п тому каналу, а счетчик 17 - в положение 5, в сумматор 25 занесетс  число t ---, которое вызовет перепблнение 5 . сумматора. Сигнал с его выхода Р закроет вход С и элемент И 27. После завершени  данного цикла сигнал переноса со счетчика 18 не пройдет, элемент И 27 и п тый канал на обслуживание поставлены не будут. Первые же три канала будут работать без изменени . Цикл работы блока 7 завершаетс  сбросом счетчиков 17 и 18 и сумматора 25 сигналом переноса с выхода элемента, задержки 19. Схема блока 12 приоритетов показана на фиг. 4. На вход блока 12 поступают импуль сы СИ (высока  частота), импульсы с периодом tр, сигналы управлени  муль типлексором 1-К1... KN и сигналы УС от узла коммутации 11. В исходном состо нии RS-триггер 29 сброшен, и через элемент И 30 проход т импульсы на счетный вход первого счетчика 31 номера канала, с выхода которого снимаетс  код номера канала и после дешифрации .сигналы PK1...PKN на блок 5. Распределение каналов по приорите там осуществл ет второй счетчик 32 номера периода, состо ни  которого однозначно определ ют номер периода в пор дке их возрастани . Так, если второй счетчик 32 установлен в первое положение, то разрешающий потенциал вырабатываетс  на выходах тех мультиплексоров 34, которые соответствуют каналам с-установленными периодами № 1 . . Предположим, что по первому каналу установлен период К 1 . Тогда, при совпадении РП1 и РК1 элемент И 15 в блоке управлени  5 (фиг. 2) выраба тывает сигнал К1 (управлени  мультиплексором 1), который одновременно проходит через элемент ИЛИ 28 и уста навливает RS-триггер 29 блока приори тетов 12. Это приводит к тому, что первый счетчик 31 останавливаетс  на врем  Ц, необходимое дл  выполне ни  операций по преобразованию и регистрации данных. Схема блока 6 формировани  кода фазы опроса приведена на фиг.. 5. Счетчики 36 запускаютс  сигналами ТТ1... TTN с выходов триггеров 14 блока управлени  5 после поступлени  импульсо.в опроса Т1.. . TN в блок 5 ( фиг. 2). Счетчики 36 считают, сколько тактов tjj прошло с момента поступлени  импульсов в блок 5 до фактического опроса каналов. Останов счета происходит при сбросе триггеров 14, а сброс - через элемент задержки 35 по сигналу включени  мультиплексора К1...КН„ Код фазы отсчета, соответствующий тому каналу, с которого производитс  считывание информации, выбираетс  мультиплексором 37 и поступает в регистр 4. Сравним предлагаемое устройство регистрации аналоговой информации с прототипом. Сравнение будем проводить при одинаковых начальных услови х дл  обоих устройств, равенстве времени обслуживани  за вки t,,, минимальных периодов опроса Т и числа каналов К1 мин Np ---. В этих услови х прототип загружен полностью и его условньй коэффициент загрузки R 1. Загрузка предлагаемого устройства определ етс  коэффициентом R..i Коэффициент выигрьша по загрузке в предлагаемом устройстве Rnn 1 I пр 1 R R Равенство этого коэффициента единице показывает, что прототип и предлагаемое устройство имеют одинаковую пропускную спос-обность, но только тогда, когда во всех каналах установлены одинаковые периоды опроса Т, Во всех других случа х, при установке различных периодов опроса по каналам. К 1 показывает, во сколько раз реальна  пропускна  способность предлагаемого устройства больше, чем у прототипа.
Аналоговые сигналы
1
«MV ВВ
н
кк
РПХ.РКК
Запросы ffff
Разреш.
-
Т ш
УС
иг.1
«и
КФ кнк
12
11
ю
Раза.7
  блоку 5
li-t li-J
32
( tTI
n nti
H
NTI (N-fjf,
(H-tJMi-}
нтг MH
itj
-г(
NTH
HH
РП1
f)
V:
W-flff f (Hl}ftt2
pm
О т блока 8
Фиг.5

Claims (3)

  1. (57-) 1 . УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ АНАЛОГОВОЙ ИНФОРМАЦИИ, содержащее последовательно соединенные мультиплексор и аналого-цифровой преобразователь, блок памяти, одни·, информационные входы которого подключены к выходам аналого-цифрового преобразователя, блок управления, выходы первой группы которого подключены к управляющим входам мультиплексора, формирователь импульсов опроса, выходы второй группы которого подключены к входам второй группы’ блока управления, логический блок, входы первой группы которого являются входами сигналов запроса устройства, входы второй группы и вход логического блока подключены соответственно к выходам первой группы и к первому выходу формирователя импульсов опроса, а выходы логического блока подключены к входам пер вой группы блока управления, информационные входы мультиплексора являются информационными входами устройства, о тли чающее с я тем, что, с целью повышения быстродействия в результате увеличения пропускной способности устройства, оно содержит блок приоритетов, первый, второй входы и входы первой группы которого подключены соответственно к первому, второму выходам и выходам первой группы формирователя импульсов опроса, а входы второй группы и выходы первой группы блока приоритетов подключены соответственно к выходам первой группы и входам третьей группы блока управления, блок формирования кода фазы опроса ,' вход и входы второй и третьей групп которого подключены соответственно к второму выходу формирователя импульсов опроса и к выходам первой и второй групп блока управления, а выходы блока формирования кода фазь;
    опроса подключены к другим информационным входам блока памяти, выходы второй группы блока приоритетов подключены к входам первой группы блока 1 формирования кода фазы опроса и к адресным входам-блока памяти.
  2. 2. Устройство по п. 1, о т л ичающееся тем, что блок приоритетов содержит элемент ИЛИ*· входы которого являются входами второй группы блока, RS-триггер, R-вход которого является вторым входом блока, а S-вход подключен к выходу элемента ИЛИ, элемент И, входы которого подключены к инвертирующему выходу RS-триггера и первому входу блока >
    соответственно, первый счетчик, счетный вход которого подключен к выходу элемента И, дешифратор, входы которого подключены к информационным выходам первого счетчика, а выходы являются выходами первой группы блока, информационные выходы первого счетчика являются выходами второй группы блока, второй счетчик, счетный вход которого подключен к выходу переполнения первого счетчика, входы обнуления первого и второго счетчиков подключены к выходу элемента ИЛИ, мультиплексоры, адресные входы которых подключены к информационным входам второго счетчика, а информационные входы являются входами первой группы блока, выходы мультиплексоров являются выходами первой группы блока.
  3. 3. Устройство по п. 1, о т л ичающее ся тем, что блок формирования кода фазы опроса содержит элементы задержки, входы которых· являются входами второй группы блока, счетчики, обнуляющие входы которых подключены к выходам элементов задержки, счетные входы счетчиков являются входом блока, а входы разрешения счета являются входами третьей группы блока, ;и мультиплексор, адресные входы которого являются входами первой группы блока, информационные входы подключены соответственно к выходам счетчиков, выходы мультиплексора являются выходами блока.
SU823484637A 1982-08-17 1982-08-17 Устройство дл регистрации аналоговой информации SU1164548A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823484637A SU1164548A1 (ru) 1982-08-17 1982-08-17 Устройство дл регистрации аналоговой информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823484637A SU1164548A1 (ru) 1982-08-17 1982-08-17 Устройство дл регистрации аналоговой информации

Publications (1)

Publication Number Publication Date
SU1164548A1 true SU1164548A1 (ru) 1985-06-30

Family

ID=21027004

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823484637A SU1164548A1 (ru) 1982-08-17 1982-08-17 Устройство дл регистрации аналоговой информации

Country Status (1)

Country Link
SU (1) SU1164548A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 402865, кл. G 01 D 5/12, 1971. Авторское свидетельство СССР № 824180, кл. G 06 F 3/00, 1978 (прототип). Бронштейн О.И., Духовный И,М. Модели приоритетного обслуживани в информационно-вычислительных системах. М., Наука, 1976, с. 220. *

Similar Documents

Publication Publication Date Title
SU1164548A1 (ru) Устройство дл регистрации аналоговой информации
RU1837288C (ru) Устройство динамического приоритета
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1168955A1 (ru) Устройство дл сбора данных о работе операционной системы
SU415674A1 (ru) Устройство для моделирования систем массового обслуживания
SU407376A1 (ru) Адаптивный коммутатор системы тел еизмерен ии
SU1193652A1 (ru) Цифровой генератор периодических функций
SU1062683A1 (ru) Устройство дл ввода информации
SU1030830A1 (ru) Устройство дл передачи телеметрической информации
SU1027692A2 (ru) Цифровой измеритель отношени временных интервалов
SU1290344A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1111162A1 (ru) Многоканальное устройство дл обслуживани запросов со сменными кодами приоритетов
SU1667100A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1654855A2 (ru) Адаптивный коммутатор телеизмерительной системы
SU840917A1 (ru) Устройство дл оптимизации струк-ТуРы СлОжНыХ СиСТЕМ
SU1347078A1 (ru) Устройство сбора данных дл оценки числа событий
SU1005054A1 (ru) Многоканальное устройство дл обслуживани групповых запросов
SU677095A1 (ru) Преобразователь кода числа в частоту следовани импульсов
SU920835A1 (ru) Шифратор
SU1310838A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1536383A1 (ru) Устройство дл обслуживани запросов
SU1458835A1 (ru) Устройство допускового контрол частоты
SU1095103A1 (ru) Устройство дл анализа формы однократных электрических импульсов
SU1128242A1 (ru) Устройство дл опроса датчиков
SU983644A1 (ru) Цифровой измеритель отношени временных интервалов