SU1141584A1 - Входное телеграфное устройство - Google Patents

Входное телеграфное устройство Download PDF

Info

Publication number
SU1141584A1
SU1141584A1 SU843695902A SU3695902A SU1141584A1 SU 1141584 A1 SU1141584 A1 SU 1141584A1 SU 843695902 A SU843695902 A SU 843695902A SU 3695902 A SU3695902 A SU 3695902A SU 1141584 A1 SU1141584 A1 SU 1141584A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
signal
input
threshold element
polarity
Prior art date
Application number
SU843695902A
Other languages
English (en)
Inventor
Валерий Иванович Токарев
Original Assignee
Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина filed Critical Рижское Ордена Ленина Производственное Объединение "Вэф" Им.В.И.Ленина
Priority to SU843695902A priority Critical patent/SU1141584A1/ru
Application granted granted Critical
Publication of SU1141584A1 publication Critical patent/SU1141584A1/ru

Links

Abstract

ВХОДНОЕ ТЕЛЕГРАФНОЕ УСТРОЙСТВО , содержащее ограничительный резистор, вывод которого соединен с первым выводом порогового элемента положительной пол рности сигнала и с первым выводом порогового элемента отрицательной пол рности сигнала, и блок преобразовани  кода, при этом пороговый элемент положительной пол рности сигнала содержит п-р-п -транзистор , база которого  вл етс  первым выводом порогового элемента положительной пол рности, вторым и третьим выводами которого  вл ютс  соответственно коллектор и эмиттер п-р-п -транзистора, пороговый элемент отрицательной пол рности сигнала содержит п-р-п-транзистор, эмиттер которого  вл етс  первым вьгоодом порогового элемента отрицательной пол рности сигнала, вторым и третьимвыводами которого  вл ютс  соответственно колллектор и база п-р-п -транзистора , блок преобразовани  кода содержит элемент ИЛИ, объединенные входы которого  вл ютс  входом блока пре образовани  кода, выходом которого  вл етс  выход элемента ИЛИ, а третий вывод порогового элемента отрицательной пол рности сигнала соединен с земл ной шиной, о т л и ч а ющ е е с   тем-, что, с целью уменьшени  искажений телеграфных сигналов, введен блок запоминани  и формировани  сигнала, вывод которого подключен к входу блока преобразовани  ко- . да и к второму выводу порогового элемента отрицательной пол рности сигнала , третий вывод которого соединен с третьим выводом порогового элемента положительной пол рности сигнала и с (Л первым входом блока преобразовани  кода,- второй вход которого соединен с вторым выводом порогового элемента положительной пол рности сигнала, причем блок запоминани  и формировани  сигнала содержит р-п-р -транзистор , три резистора и конденсатор, первый вывод которого соединен через первьм резистор с базой р-п-р -транзистора , коллектор которого через ел второй резистор соединен с первым 00 . выводом третьего резистора, второй вывод которого подключен к второму выводу конденсатора и. вл етс  первым входом блока запоминани  и формировани  сигнала, вторым входом которого  вл етс  первый вывод конденсатора , а выходом блока запоминани  и формировани  сигнала  вл етс  первый вывод третьего резистора.

Description

Изобретение относитс  к технике св зи и может быть использовано в оконечной телеграфной аппаратуре.
Известно входное телеграфное устройство , содержащее гальванические разв занные входную цепь, состо щую из двух октронов, и выходную цепь, состо щую из триггераtij.
Недостатком этого устройства  вл ютс  большие краевые искажени  телеграфных сигналов.
Наиболее близким техническим решением к изобретению,  вл етс  входное телеграфное устройство, содержащее ограничительньй резистор, вывод которого соединен с первым выводом порогового элемента положительной пол рности сигнала и с первым выводом порогового элемента отрицательно пол рности сигнала, и блок преобразо вани  кода, при этом пороговый элемент положительной пол рности сигнала содержит n-p-rt -транзистор, база , которого  вл етс  первым выводом порогового элемента положительной пол рности, вторым и третьим выводами которого  вл ютс  соответственно коллектор и эмиттер п-р -п -транзистора , пороговьй элемент отрицательной пол рности сигнала содержит п-р-п-транзистор, эмиттер которого  вл етс  первым вьшодом порогового элемента отрицательной пол рности сигнала, вторым и третьим выводами которого  вл ютс  соответственно коллектор и база п-р-п -тpaнзиcтopa блок преобразовани  кода содержит элемент ИЛИ, объединенные входы которого  вл ютс  входом блока преобразовани  кода, выходом кото рог о  вл етс  выход элемента ИЛИ, а третий вывод порогового элемента отрицательно пол рности сигнала соединен с земл ной шинойС23.
Однако в известном устройстве B03 никают большие искажени  телеграф .ных сигналов.
Цель изобретени  - уменьшение искажений телеграфных сигналов.
Поставленна  цель достигаетс  тем, что в входное телеграфное устройство , содержащее ограничительный резистор, вывод которого соединен с первым выводом порогового элемента положительной пол рности сигнала и с первым выводом порогового элемента отрицатЬльной пол рности сигнала, и блок преобразовани  кода, при этом
пороговый элемент положительной пол рности сигнала содержит п-р-п -транзистор , база которого  вл етс , первым вьтодом порогового элемента положительной пол рности, вторым h третьим выводами которого  вл ютс  соответственно коллектор и эмиттер п-р-п -транзистора, пороговый элемент отрицательной пол рности сигнала содержит п-р-п -транзистор , эмиттер которого  вл етс  первы выводом порогового элемента отрицательной пол рности сигнала, вторым и третьим выводами которого  вл ютс  соответственно коллектор и база п-р-п -транзистора, блок преобразогг вани  кода содержит элемент ИЛИ, объединенные входы которого  вл ютс  входом блока преобразовани  кода, выходом которого  вл етс  выход элемента ИЛИ, а третий вывод порогового элемента отрицательной пол рности сигнала соединен с земл ной шиной, введен блок запоминани  и формировани  сигнала, вывод которого подключен к входу блока преобразовани  кода и к второму выводу порогового элемента отрицательной пол рности сигнала, третий вьшод которого соединен с третьим выводом порогового элемента положительной пол рности сигнала и с первым входом блока преобразовани  кода, второй вход которого соединен с вторым выводом порогового элемента положительной пол рности сигнала, причем блок запоминани  .и формировани  сигнала содержит р-п-р -транзистор, три резистора и конденсатор, первый вьшод которого соединен через первый резистор с базой р-п-р-транзистора, коллектор которого через второй резистор соединен с первым выводом третьего резистора, второй вывод которого подключен к второму выводу конденсатора и  вл етс  первым входом блока запоминани  и формировани  сигнала, вторым входом которого  вл етс  первьй вьшод конденсатора, а выходом блока запоминани  и формировани  сигнала  вл етс  первый вывод третьего резистора.
На чертеже изображена структурна  электрическа  схема предложенного устройства. , .
Устройство содержит ограничительньй резистор 1, пороговый элемент 2 положительной пол рности, пороговый элемент 3 отрицательной пол рности , блок 4 запоминани  и фop ировани  сигнала, блок 5 преобразовани  кода. Пороговый элемент 2 положительной пол рности сигнала содержит п-р-п -транзистор 6. Пороговьй элемент 3 отрицательной пол рности сигнала содержит п-р-п -транзистор 7. Блок 5 преобразовани  содержит элемент ИЛИ 8. Блок 4 запоминани  и формировани  сигнала содержит р-п-р -транзистор 9, первый , второй и третий резисторы 10-12 конденсатор 13. Устройство работает следующим образом. При поступлении телеграфной посыл ки положительной пол рности на вход устройства п-р-п -транзистор 6 открываетс , потенциал на его коллекторе падает, в результате чего открываетс  р-п-р -транзистор 9, соз дава  сигнал логической единицы на входе элемента ШШ 8, при этом на выходе данного устройства формируетс  сигнал логической единицы h-p-p -транзистор 7 закрыт. Конденсатор 13 разр жен через открытый п-р-п -транзистор 6. При изменении пол рности телеграфного сигнала с положительной на отрицательную п-р-п -транзистор 6 начинает закрыватьс , а р-п-р -транзистор 9 остаетс  открытым за счет зар да конденсатора 13 базовым током через резистор 10. Когда же уровень напр жени  телеграфной отрицательной посыпки достигнет порога отпирани  h-p-n -транзистора 7, последний откроетс , потенциал на его коллекторе упадет, создава  уровень логического нул  на входе элемента ИЛИ 8, в результате чего на выходе устройства формируетс  сигнал логического нул . В случае обрыва или короткого замыкани  вход щей линии п-р-п -транзисторы 6 и 7 и транзистор 9 оказываютс  закрытыми и на выходе устройства формируетс  сигнал логического нул . Предлагаемое устройство позвол ет увеличить чувствительность в два раза за счет исключени  одного транзистора в пороговом элементе положительной пол рности телеграфного сигнала и уменьшить краевые искажени  за счет введени  блока запоминани  и формировани  сигнала.

Claims (1)

  1. ВХОДНОЕ ТЕЛЕГРАФНОЕ УСТРОЙСТВО, содержащее ограничительный резистор, вывод которого соединен с первым выводом порогового элемента положительной полярности сигнала и с первым выводом порогового элемента отрицательной полярности сигнала, и блок преобразования кода, при этом пороговый элемент положительной полярности сигнала содержит η-p-η -транзистор, база которого является первым выводом порогового элемента положительной полярности, вторым и третьим выводами которого являются соответственно коллектор и эмиттер п-р-п -транзистора, пороговый элемент отрицательной полярности сигнала содержит п- р - п-транзистор, эмиттер которого является первым выводом порогового элемента отрицательной полярности сигнала, вторым и третьимвыводами которого являются соответственно колллектор и база п-р-п -транзистора, блок преобразования кода содержит элемент ИЛИ, объединенные входы которого являются входом блока пре образования кода, выходом которого является выход элемента ИЛИ, а третий вывод порогового элемента отрицательной полярности сигнала соединен с земляной шиной, отличающееся тем·, что, с целью уменьшения искажений телеграфных сигналов, введен блок запоминания и формирования сигнала, вывод которого подключен к входу блока преобразования ко-. да и к второму выводу порогового элемента отрицательной полярности сигнала, третий вывод которого соединен Λ с третьим выводом порогового элемента 3 положительной полярности сигнала и с первым входом блока преобразования кода,- второй вход которого соединен с вторым выводом порогового элемента положительной полярности сигнала, причем блок запоминания и формирования сигнала содержит р-п-р -транзистор, три резистора и конденсатор, первый вывод которого соединен через первый резистор с базой р-п-р -транзистора, коллектор которого через второй резистор соединен с первым выводом третьего резистора, второй вывод которого подключен к второму выводу конденсатора иявляется первым входом блока запоминания и формирования сигнала, вторым входом которого является первый вывод конденсатора, а выходом блока запоминания и формирования сигнала является первый вывод третьего резистора.
    <.» 1141584
SU843695902A 1984-01-31 1984-01-31 Входное телеграфное устройство SU1141584A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843695902A SU1141584A1 (ru) 1984-01-31 1984-01-31 Входное телеграфное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843695902A SU1141584A1 (ru) 1984-01-31 1984-01-31 Входное телеграфное устройство

Publications (1)

Publication Number Publication Date
SU1141584A1 true SU1141584A1 (ru) 1985-02-23

Family

ID=21101744

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843695902A SU1141584A1 (ru) 1984-01-31 1984-01-31 Входное телеграфное устройство

Country Status (1)

Country Link
SU (1) SU1141584A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Г. Авторское свидетельство СССР № 379988, кл. Н 04 L 25/04, 1981. 2. Авторское свидетельство СССР № 951743, кл. Н 04 L 25/04, 1979 (прототип). *

Similar Documents

Publication Publication Date Title
JPS61500398A (ja) 多重レベル入力電圧を受取る入力緩衝回路
US3215859A (en) Field effect transistor gate
GB782780A (en) Improvements in or relating to electronic switches employing junction transistors
US4897645A (en) Broadband signal switching equipment
US4638222A (en) DC motor driving circuit for eliminating spurious transition conditions
SU1141584A1 (ru) Входное телеграфное устройство
US3213294A (en) Signal level discriminator circuit with zener diode interrogated by bipolar pulses and biased by ternary input
US4536665A (en) Circuit for converting two balanced ECL level signals into an inverted TTL level signal
GB1448835A (en) Pulse level modifying circuits
US3316422A (en) Amplifier for reading matrix storer
US3453447A (en) Self-synchronizing tunnel diode and circuit
US3471715A (en) A.c. bridge gate circuit being controlled by a differential amplifier
US3515904A (en) Electronic circuits utilizing emitter-coupled transistors
US3619651A (en) Digital frequency discriminator
GB1038745A (en) Improvements in or relating to electric circuit arrangements
US4595797A (en) Ringing signal generator for a subscriber telephone set
SU1290487A1 (ru) Каскодный усилитель
SU917350A1 (ru) Транзисторный бипол рный ключ
US2975301A (en) Unidirectional signal translating device
SU1614104A1 (ru) Формирователь импульсов
SU1465993A1 (ru) Коммутирующее устройство
SU1019658A1 (ru) Выходное телеграфное устройство
US3419812A (en) Bandpass amplifier
RU1780178C (ru) Транзисторный ключ с защитой от перегрузки
SU599356A1 (ru) Коммутатор