SU1132296A1 - Probability amplifier - Google Patents

Probability amplifier Download PDF

Info

Publication number
SU1132296A1
SU1132296A1 SU833549946A SU3549946A SU1132296A1 SU 1132296 A1 SU1132296 A1 SU 1132296A1 SU 833549946 A SU833549946 A SU 833549946A SU 3549946 A SU3549946 A SU 3549946A SU 1132296 A1 SU1132296 A1 SU 1132296A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
elements
inputs
Prior art date
Application number
SU833549946A
Other languages
Russian (ru)
Inventor
Людмила Ивановна Виневцева
Рюрик Федорович Федоров
Валентин Васильевич Яковлев
Original Assignee
Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова filed Critical Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Акад.В.Н.Образцова
Priority to SU833549946A priority Critical patent/SU1132296A1/en
Application granted granted Critical
Publication of SU1132296A1 publication Critical patent/SU1132296A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

УСШШТЕЛЬ ВЕРОЯТНОСТИ, содержащий реверсивный счетчик, раэр  ные выходы которого подключены к со ответствующим объединенным входам элементов ИЛИ и И, выходы которых соединены соответственно с информационным входом первого и управл нщи входом второго элементов ЗАПРЕТ, уп равл ющий вход первого и информационный вход второго элементов ЗАПРЕТ объединены и  вл ютс  входом усилител  , выходом которого  вл етс  выход старшего разр да реверсивного счетчика , отличающийс  тем, что, с целью повьппени  точности, в него введены третий и четвертый элементы ЗАПРЕТ, элемент НЕ, первый и второй накапливающие счетчики, вход первого из которых объединен с входом элемента Н5 и подключен к выходу старшего разр да реверсивного счетчика , а выход элемента НЕ соединен с входом второго накапливающего счетчи ка, выходы первого и второго накапливающих счетчиков соединены соответственно с Управл ющими входами третьего и четвертого элементовЗАПРЕТ , информационные входы которых соединены соответственно с выходами второго и первого элементов ЗАПРЕТ, а выходы - соответственно с суммирующим и вычитакнцим входами реверсивного счетчика.THE PROBABILITY STATION, containing a reversible counter, the primary outputs of which are connected to the corresponding combined inputs of the OR and AND elements, the outputs of which are connected respectively to the information input of the first and the control input of the second BANNER, the control input of the first and the information input of the BANNING element are combined and are the input of an amplifier, the output of which is the output of the higher bit of a reversible counter, characterized in that, in order to improve accuracy, a third and fourth are entered into it the first element is BAN, the element is NOT, the first and second accumulating counters, the input of the first of which is combined with the input of the element H5 and connected to the output of the higher discharge of the reversible counter, and the output of the element is NOT connected to the input of the second accumulating counter, the outputs of the first and second accumulating counters connected, respectively, to the Control inputs of the third and fourth elements of the Bans, the information inputs of which are connected respectively to the outputs of the second and first elements of the BAN, and the outputs, respectively, to the amounts and readout inputs of the reversible counter.

Description

f1 Изобретение относитс  к вычислительной технике и может быть использовано в стохастических вычислительных устройствах. Известен усилитель веро тности, содержащий реверсивный счетчик, раз- р дные выходы которого подключены к входам элемента ИЛИ, причем выход элемента ИЛИ соединен с информационным входом первого элемента ЗАПРЕТ, выход которого подключен к вычитающему входу счетчика, а его управл ющий вход соединен с входом устройства и с информациоиньм входом второго элемента ЗАПРЕТ, выход которого подключен к суммирующему входу счетчика . Управл ющий вход второго элемента ЗАПРЕТ соединен с выходом старшего разр да счетчика.. Устройство содержит также генератор случ айньЕК чисел , выходы которого подключены к первой грзшпе входов схемы сравнени  втора  группа входов которой соедине на с разр дными выходами счетчика,, а выход схемы сравнени   вл етс  выходом устройства m. Недостатком такого устройства  в .л етс  низка  точность преобразоваНаиболее близким к предлагаемому усилителю по технической сущности  вл етс  усилитель веро тности, содержащий реверсивный счетчик, разр дные выходы которого подключены одновременно к входам элемента ИЛИ и к входам элемента И. Выход элемента ИЛИ соединен с информационным входом первого элемента ЗАПРЕТ, выход которого подключен к вычитающему входу счетчика, а управл ющий (ВХОД соединен с входом устройства и с информационным входом второго элемента ЗАПРЕТ, выход которого подключен к суммирующему входу счетчика . Выход элемента И соединен с управл ющим входом второго элемента ЗАПРЕТ. Выходом усилител  веро тности  вл етс  выход старшего, разр да реверсивйого счетчика Vl . Абсолютна  ошибка 4| этого усилител  веро тности с учетом однолинейного симметричного (ОЛС) кодировани  2 переменных определ етс  фор ;мулой , aU-o ) -и-Ч 96 -входна  переменна ; где X . k 2f-коэффициент передачи устройства; I - разр дность реверсивного счетчика. Недостатком устройства  вл етс  то, что ошибка максимальна при и может достигать нескольких процентов . Цель изобретени  - повьшение точности преобразовани  за счет улучшени  линейности передаточной характеристики устройства. Поставленна  цель достигаетс  тем, что в усилитель веро тности, содержащий реверсивный счетчик, разр дные выходы которого подключены к соответствующим объединенным входам элементов ИЛИ и И, выходу которых соединены соответственно с информационным входом первого и управл ющим входом второго элементов ЗАПРЕТ, управл ющий вход первого и информационный вход второго элементов ЗАПРЕТ объединены и  вл ютс  входом усилител , выходом которого  вл етс  выход старшего разр да реверсивного счетчика, введены третий и четвертый элементы ЗАПРЕТ, элемент НЕ, первый и второй накапливающие счетчики, вход первого из которых объединен с входом элемента НЕ и подключен к выходу старшего разр да реверсивного счетчика, а выход элемента НЕ соединен с входом второго накапливающего счетчика:, выходы первого и второго накапливающих счетчиков соединены соответственно с управл ющими входами третьего и четвертого элементов ЗАПРЕТ, информационные входы которых соединены соответственно с выходами второго и первого элементов ЗАПРЕТ, с выходы - соответственно с суммирующим и вычитающим входами реверсивного счетчика. Введенные элементы и св зи позвоЛ ют улучшать линейность передаточной характеристшси устройства, что приводит к повышению точности преобразовани . На чертеже приведена структурна  схема предлагаемого усилител  веро т ности. Усилитель веро тности содержит реверсивный счетчик 1 и накаплива бщие первый 2 и второй 3 счетчики, элемент И 4, элемент ИЛИ 5, первый 6, второй 7, третий 8 и четвертьй 9 элеf1 The invention relates to computing and can be used in stochastic computing devices. A probability amplifier is known that contains a reversible counter, the remote outputs of which are connected to the inputs of the OR element, and the output of the OR element is connected to the information input of the first BAN element, the output of which is connected to the subtractive input of the counter, and its control input is connected to the input of the device and with the information input of the second element BANGE, the output of which is connected to the summing input of the counter. The control input of the second element BANGE is connected to the output of the higher bit of the counter. The device also contains a case of aynEK numbers, the outputs of which are connected to the first group of inputs of the comparison circuit, the second group of inputs of which is connected to the discharge outputs of the counter, and the output of the comparison circuit is output device m. The disadvantage of such a device is low conversion accuracy. The closest to the proposed amplifier according to the technical essence is a probability amplifier containing a reversible counter, the bit outputs of which are connected simultaneously to the inputs of the OR element and to the inputs of the I. Element. The output of the OR element is connected to the information input. of the first BAN element, the output of which is connected to the subtracting input of the counter, and the control one (the INPUT is connected to the input of the device and the information input of the second BANE, output to The output is connected to the summing input of the counter. The output of the element I is connected to the control input of the second element. The BANNER. The output of the probability amplifier is the output of the higher one, of the reversible counter Vl. The absolute error 4 | of this probability amplifier, taking into account the single-line symmetric (ALR) coding 2 variables are determined by the form; moula, aU-o) -i-H 96-input variable; where is x. k 2f is the device transmission coefficient; I is the bit width of the reversible counter. The disadvantage of the device is that the error is maximum at and can reach several percent. The purpose of the invention is to increase the conversion accuracy by improving the linearity of the transfer characteristic of the device. The goal is achieved by the fact that the probability amplifier contains a reversible counter, the bit outputs of which are connected to the corresponding combined inputs of the OR and AND elements, the output of which is connected to the information input of the first and control input of the second the information input of the second element BANGE is combined and is the input of the amplifier, the output of which is the output of the higher bit of the reversible counter, the third and fourth elements of the RECORD are entered ET, the element is NOT, the first and second accumulating counters, the input of the first of which is combined with the input of the element is NOT and connected to the output of the higher discharge of the reversible counter, and the output of the element is NOT connected to the input of the second accumulating counter: the outputs of the first and second accumulating counters are connected respectively with the control inputs of the third and fourth elements BANGE, the information inputs of which are connected respectively to the outputs of the second and first elements BANNER; from the outputs, respectively, to the summing and subtracting inputs dami reversive counter. The elements introduced and the connections allow to improve the linearity of the transfer characteristic of the device, which leads to an increase in the accuracy of the conversion. The drawing shows the structural scheme of the proposed probability enhancer. The probability amplifier contains a reversible counter 1 and a accumulative first 2 and second 3 counters, an AND 4 element, an OR 5 element, a first 6, a second 7, a third 8 and a quarter 9 ele

Claims (1)

УСИЛИТЕЛЬ ВЕРОЯТНОСТИ, содержащий реверсивный счетчик, разрядные выходы которого подключены к соответствующим объединенным входам элементов ИЛИ и И, выходы которых соединены соответственно с информационным входом первого и управляющим входом второго элементов ЗАПРЕТ, уп- равняющий вход первого и информационный вход второго элементов ЗАПРЕТ объединены и являются входом усилителя , выходом которого является выход старшего разряда реверсивного счетчика, отличающийся тем, что, с целью повышения точности, в него введены третий и четвертый элементы ЗАПРЕТ, элемент НЕ, первый и второй накапливающие счетчики, вход первого из которых объединен с входом элемента НЕ и подключен к выходу старшего разряда реверсивного счетчика, а выход элемента НЕ соединен с входом второго накапливающего счетчи ка, выходы первого и второго накап- g ливающих счетчиков соединецы соответственно с управляющими входами третьего и четвертого элементов’ЗАПРЕТ, информационные входы которых соединены соответственно с выходами второго и первого элементов ЗАПРЕТ, а выходы - соответственно с суммирующим и вычитающим входами реверсивного счетчика.A PROBABILITY AMPLIFIER containing a reversible counter, the bit outputs of which are connected to the corresponding combined inputs of the elements OR and AND, the outputs of which are connected respectively to the information input of the first and the control input of the second elements BAN, the control input of the first and the information input of the second elements BAN are combined and are the input amplifier, the output of which is the output of the high order of the reversible counter, characterized in that, in order to improve accuracy, the third and fourth BAN elements, element NOT, the first and second accumulating counters, the input of the first of which is combined with the input of the element NOT and connected to the high-order output of the reversible counter, and the output of the element is NOT connected to the input of the second accumulating counter, the outputs of the first and second accumulating g counters are connected, respectively, to the control inputs of the third and fourth elements, “FORBID,” the information inputs of which are connected respectively to the outputs of the second and first elements, “FORBID”, and the outputs, respectively, with the summing subtracting input of down counter.
SU833549946A 1983-02-09 1983-02-09 Probability amplifier SU1132296A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833549946A SU1132296A1 (en) 1983-02-09 1983-02-09 Probability amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833549946A SU1132296A1 (en) 1983-02-09 1983-02-09 Probability amplifier

Publications (1)

Publication Number Publication Date
SU1132296A1 true SU1132296A1 (en) 1984-12-30

Family

ID=21048787

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833549946A SU1132296A1 (en) 1983-02-09 1983-02-09 Probability amplifier

Country Status (1)

Country Link
SU (1) SU1132296A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Федоров Р.Ф., Яковлев В.В., Добрис Г.В, Стохастические преобразователи информации. Л..Машиностро ние, 1978, с. 149-157. 2. Авторское свидетельство СССР IP 750498, кл. G 06 F 15/36, 1978 (йрототип). 54) *

Similar Documents

Publication Publication Date Title
GB856343A (en) Improvements in or relating to digital-to-analogue converters
JPS57141779A (en) Character cutout system
SU1132296A1 (en) Probability amplifier
US4441096A (en) Optical analog-to-digital converter
GB1008862A (en) An oscillator circuit for producing an output frequency according to a logarithmiclaw
US3032268A (en) Comparator for numbers expressed in conventional and reflected binary codes
US3557348A (en) Digital arithmetic system for computation of square roots and squares employing a rate multiplier
US3878533A (en) High speed analog to digital converter recirculating analog input for high speed output
SU1198516A1 (en) Squaring device
SU409276A1 (en) DEVICE FOR RECEIVING TV COMMANDS
GB1010576A (en) Signal translating device
SU410423A1 (en)
SU879585A1 (en) Device for calculating difference of two numbers
SU728133A1 (en) Device for functional converting of ordered number files
JPH021948A (en) Signal transmission device
GB1179307A (en) Encoding Binary Information Signals.
SU1383345A1 (en) Logarithmic converter
SU898417A2 (en) Device for converting binary code to binary-coded-decimal code
SU1200319A1 (en) Adaptive transmitter of telemetric information
SU1441486A1 (en) Table code converter
SU1283747A1 (en) Device for comparing number of ones in binary codes
SU794744A2 (en) Device for quality control of communication channel
SU1008895A1 (en) Linear voltage generator
SU750498A1 (en) Probability amplifier
SU915072A1 (en) Alphabet-digital code converter