f1 Изобретение относитс к вычислительной технике и может быть использовано в стохастических вычислительных устройствах. Известен усилитель веро тности, содержащий реверсивный счетчик, раз- р дные выходы которого подключены к входам элемента ИЛИ, причем выход элемента ИЛИ соединен с информационным входом первого элемента ЗАПРЕТ, выход которого подключен к вычитающему входу счетчика, а его управл ющий вход соединен с входом устройства и с информациоиньм входом второго элемента ЗАПРЕТ, выход которого подключен к суммирующему входу счетчика . Управл ющий вход второго элемента ЗАПРЕТ соединен с выходом старшего разр да счетчика.. Устройство содержит также генератор случ айньЕК чисел , выходы которого подключены к первой грзшпе входов схемы сравнени втора группа входов которой соедине на с разр дными выходами счетчика,, а выход схемы сравнени вл етс выходом устройства m. Недостатком такого устройства в .л етс низка точность преобразоваНаиболее близким к предлагаемому усилителю по технической сущности вл етс усилитель веро тности, содержащий реверсивный счетчик, разр дные выходы которого подключены одновременно к входам элемента ИЛИ и к входам элемента И. Выход элемента ИЛИ соединен с информационным входом первого элемента ЗАПРЕТ, выход которого подключен к вычитающему входу счетчика, а управл ющий (ВХОД соединен с входом устройства и с информационным входом второго элемента ЗАПРЕТ, выход которого подключен к суммирующему входу счетчика . Выход элемента И соединен с управл ющим входом второго элемента ЗАПРЕТ. Выходом усилител веро тности вл етс выход старшего, разр да реверсивйого счетчика Vl . Абсолютна ошибка 4| этого усилител веро тности с учетом однолинейного симметричного (ОЛС) кодировани 2 переменных определ етс фор ;мулой , aU-o ) -и-Ч 96 -входна переменна ; где X . k 2f-коэффициент передачи устройства; I - разр дность реверсивного счетчика. Недостатком устройства вл етс то, что ошибка максимальна при и может достигать нескольких процентов . Цель изобретени - повьшение точности преобразовани за счет улучшени линейности передаточной характеристики устройства. Поставленна цель достигаетс тем, что в усилитель веро тности, содержащий реверсивный счетчик, разр дные выходы которого подключены к соответствующим объединенным входам элементов ИЛИ и И, выходу которых соединены соответственно с информационным входом первого и управл ющим входом второго элементов ЗАПРЕТ, управл ющий вход первого и информационный вход второго элементов ЗАПРЕТ объединены и вл ютс входом усилител , выходом которого вл етс выход старшего разр да реверсивного счетчика, введены третий и четвертый элементы ЗАПРЕТ, элемент НЕ, первый и второй накапливающие счетчики, вход первого из которых объединен с входом элемента НЕ и подключен к выходу старшего разр да реверсивного счетчика, а выход элемента НЕ соединен с входом второго накапливающего счетчика:, выходы первого и второго накапливающих счетчиков соединены соответственно с управл ющими входами третьего и четвертого элементов ЗАПРЕТ, информационные входы которых соединены соответственно с выходами второго и первого элементов ЗАПРЕТ, с выходы - соответственно с суммирующим и вычитающим входами реверсивного счетчика. Введенные элементы и св зи позвоЛ ют улучшать линейность передаточной характеристшси устройства, что приводит к повышению точности преобразовани . На чертеже приведена структурна схема предлагаемого усилител веро т ности. Усилитель веро тности содержит реверсивный счетчик 1 и накаплива бщие первый 2 и второй 3 счетчики, элемент И 4, элемент ИЛИ 5, первый 6, второй 7, третий 8 и четвертьй 9 элеf1 The invention relates to computing and can be used in stochastic computing devices. A probability amplifier is known that contains a reversible counter, the remote outputs of which are connected to the inputs of the OR element, and the output of the OR element is connected to the information input of the first BAN element, the output of which is connected to the subtractive input of the counter, and its control input is connected to the input of the device and with the information input of the second element BANGE, the output of which is connected to the summing input of the counter. The control input of the second element BANGE is connected to the output of the higher bit of the counter. The device also contains a case of aynEK numbers, the outputs of which are connected to the first group of inputs of the comparison circuit, the second group of inputs of which is connected to the discharge outputs of the counter, and the output of the comparison circuit is output device m. The disadvantage of such a device is low conversion accuracy. The closest to the proposed amplifier according to the technical essence is a probability amplifier containing a reversible counter, the bit outputs of which are connected simultaneously to the inputs of the OR element and to the inputs of the I. Element. The output of the OR element is connected to the information input. of the first BAN element, the output of which is connected to the subtracting input of the counter, and the control one (the INPUT is connected to the input of the device and the information input of the second BANE, output to The output is connected to the summing input of the counter. The output of the element I is connected to the control input of the second element. The BANNER. The output of the probability amplifier is the output of the higher one, of the reversible counter Vl. The absolute error 4 | of this probability amplifier, taking into account the single-line symmetric (ALR) coding 2 variables are determined by the form; moula, aU-o) -i-H 96-input variable; where is x. k 2f is the device transmission coefficient; I is the bit width of the reversible counter. The disadvantage of the device is that the error is maximum at and can reach several percent. The purpose of the invention is to increase the conversion accuracy by improving the linearity of the transfer characteristic of the device. The goal is achieved by the fact that the probability amplifier contains a reversible counter, the bit outputs of which are connected to the corresponding combined inputs of the OR and AND elements, the output of which is connected to the information input of the first and control input of the second the information input of the second element BANGE is combined and is the input of the amplifier, the output of which is the output of the higher bit of the reversible counter, the third and fourth elements of the RECORD are entered ET, the element is NOT, the first and second accumulating counters, the input of the first of which is combined with the input of the element is NOT and connected to the output of the higher discharge of the reversible counter, and the output of the element is NOT connected to the input of the second accumulating counter: the outputs of the first and second accumulating counters are connected respectively with the control inputs of the third and fourth elements BANGE, the information inputs of which are connected respectively to the outputs of the second and first elements BANNER; from the outputs, respectively, to the summing and subtracting inputs dami reversive counter. The elements introduced and the connections allow to improve the linearity of the transfer characteristic of the device, which leads to an increase in the accuracy of the conversion. The drawing shows the structural scheme of the proposed probability enhancer. The probability amplifier contains a reversible counter 1 and a accumulative first 2 and second 3 counters, an AND 4 element, an OR 5 element, a first 6, a second 7, a third 8 and a quarter 9 ele