SU1128271A1 - Аналоговый интегратор - Google Patents

Аналоговый интегратор Download PDF

Info

Publication number
SU1128271A1
SU1128271A1 SU833637270A SU3637270A SU1128271A1 SU 1128271 A1 SU1128271 A1 SU 1128271A1 SU 833637270 A SU833637270 A SU 833637270A SU 3637270 A SU3637270 A SU 3637270A SU 1128271 A1 SU1128271 A1 SU 1128271A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
comparator
switch
trigger
Prior art date
Application number
SU833637270A
Other languages
English (en)
Inventor
Александр Наумович Могилевский
Original Assignee
Ордена Ленина Институт Геохимии И Аналитической Химии Им.В.И.Вернадского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Геохимии И Аналитической Химии Им.В.И.Вернадского filed Critical Ордена Ленина Институт Геохимии И Аналитической Химии Им.В.И.Вернадского
Priority to SU833637270A priority Critical patent/SU1128271A1/ru
Application granted granted Critical
Publication of SU1128271A1 publication Critical patent/SU1128271A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

АНАЛОГОВЫЙ ИНТЕГРАТОР, содержащий интегрирующий усилитель, вход которого соединен через переключатель с источниками входного и компенсирующего напр жений, компаратор и триггер, первый вход которого подключен к выходу компаратора, a первый и второй выходы подключены соответственно к управл ющему входу переключател  и входу суьмирующего хронометра, отличающийс  . тем, что, с целью повышени  точности и расширени  диапазона входных сигналов , в него введены инвертор, генератор тактовых импульсов, запоминающий конденсатор и ключ, управл ющий вход которого подключен к первому выходу триггера, интегрирующего усилитеп  через инвертор соединен с первым входом компаратора, второй вход которого подключен к одной из обкладок запоминающего конденсатора , соединенной через ключ с выходом интегрирующего усилител , г друга  обкладка запоминающего конденсатора соединена с шиной нулевого потенциала, a второй вход триггера подключен к выходу генератора тактовых импульсов . 1C 00 JN5

Description

Изобретение относитс  к электрон ной измерительной.технике, в частно ти, к электронным аналоговым интегра торам двигательных процессов, и может быть использовано, например, в кулонометрин с контролируемьм потен циалом.. Известен электронньй аналоговый интегратор, содержащий интегрирующий усилитель, источник компенсирую щего эталонного напр жени , гис-терезисный переключатель jj суммирую щий хронометр. В этом интеграторе интегрирование измер емого входного сигнала осуществл етс  циклически - сначала интегрируетс  входной сигнал, затем сумма входного и компенсацион ного сигналов. Включение и выключение компенсационного сигнала рсущес вл етс  гистерезисным переключателе по достижении выходным сигналом инт рирующего усилител  опредепенных зн чений. Величина интеграла оцениваетс  по суммарной продолжительности включени  компенсационного сигна- ла l . . . Недостатком данного интегратора  вл етс  возрастание погрешности интегрировани  при уменьшении величины входного сигнала вследствие увеличени  длительности отдельных циклов Интегрировани . Наиболее близким к изобретению по технической сущности и достигаемому результату  вл етс  аналоговый интегратор, содержащий инте рирующий усилитель, источник компен сирующего напр жени , переключатель , блоки формировани  модул  зна копеременного напр жени , компаратор и триггер управлени  переключателем и сумм фующим хронометром. При работе известного интегратора входное, напр жение поступает на интегрирующий усилитель через переключатель. Выходное напр жение усилител  увеличиваетс  и поступает на вход блока формировани  модул  знакопеременного сигнала. На вход другого аналогичного лока поступает входное напр жение. Выходны сигналы блоков.формировани  модулей знакопеременных сигналов сравни ваютс  компаратором. В момент равен ства сигналов на входе компаратора последний вырабатьшает пусковой импульс дл  триггера управлени  переключателем . В результате срабатывани  переключател  на вход интегрирующего усилител  поступает сумма входного и компенсирующего напр жений и выходное напр жение усилител  уменьшаетс . В момент равенства модулей входного и выходного напр жений импульс компаратора через триггер управлени  переключателем выключает источник компенсирующего напр жени  и все процессы циклически повтор ютс . Величина интеграла оцениваетс  по суммарной продолжительности включени  источника компенсирующего напр жени , измер емой . суммирующим хронометром. Поскольку уровни проинтегрированного сигнала, соответствующие моментам включени  и выключени  источника компенсирую-щего напр жени , равны (по модулю) входному напр жению, длительности отдельных 1Ц1КЛОВ интегрировани  не увеличиваютс  при уменьшении величины входного напр жени . Поэтому погрешность интегрировани  практически не зависит от величины входного , напр жени  2J . Недостатками известного интегратора  вл ютс  ограниченный сверху диапазон входных сигналов и уменьшенна  величина входного сопротивлени  которые обусловлены тем, что входное напр жение помимо интегрирующего усилител  подаетс  также на вход одного из блоков формировани  модул  знакопеременного сигнала.. Такие блоки обычнй вьтолн ютс  по схеме выпр мителей среднего значени  на основе операционных усилителей, допустима  величина входного напр жени  которых не превышает 10-15 В. При установке на входе блока формировани  модул  делител  можно расширить диапазон входных сигналов, однако при этом происходит дополнительное снижение величины входного сопротивлени  интегратора, а также дополнительна  погрешность за счет нестабильности сопротивлени  делител . Цель изобретени  - повышение точности и расширение диапазона входных сигналов. Поставленна  цель достигаетс  тем, что в аналоговый интегратор, содержащий интегрирующий усилитель, вход которого соединен через переключатель с источниками входного и компенсирующего напр жений, компаратор и триггер, первый вход которого подключен к выходу компаратора, а первый и второй выходы подключены . соответственно к управл ющему входу переключател  и входу суммирующего хронометра,, введены инвертор, генератор тактовых импульсов, запоминающий конденсатор и ключ, управл ющий вход которого подключен к пе:рвому выходу триггера, выход интегрирующего усилител  через инвертор , соединен с первым входом компаратора , второй вход которого подключен к одной изобкладок запоминающего конденсатора , соединенной через ключ с выходом интегрирующего усилител , друга  обкладка .запоминающего конден сатора соединена с шиной нулевого потенциала, а второй вход триггера подключен к выходу генератора тактовых импульсов. На фиг.1 приведена структурна  электрическа  схема аналогового инте ратора; на фиг, 2 - временные диаграммы , иллюстрирующие работу интегратора . Аналоговый интегратор (фиг.1) содержит интегрирующий усилитель 1, вход которого через переключатель 2 управл емый синхронно с ключом 3, соединен с источниками 4 и 5 входного и компенсирующего напр жений со ответственно, которые включены встречно. Выход усилител  1 соединен с аналоговым инвертором 6, через кон денсатор 1-е инвертирующим входом усилитгел  1 и через, ключ 3-е запоминающим конденсатором 8 и одним из входов компаратора 9. Другой вход компаратора 9 соединен с выходом инвертора 6, Установочные входы триггера 10 подключены к выходам , компаратора 9 и генератора 11 так -овых импульсов. Выходы триггера 10 соединены с управл ющими входами перекл рчател  2, ключа 3 и суммирующего хронометра 12. На фиг.2 изображены входное (измер емое ) напр жение, выходное напр жение усилител , импульсы генератора 11, напр жение на первом входе компаратора 9, напр жение на. в т ором входе компаратора. 9, напр жение на выходе компаратора 9, напр жение навыходе триггера Ю, Кроме того, обозначены моменты заключени  t. , tn, t-j и т.д.., а также моменты выключени  11, t , ta и т,.д, источника компенсирующего напр жени . При практическое осуществлении интегратора переключатель 2 может быть выполнен, например, в виде электромагнитного (герконного)реле, обмотка которого включена на выход триггера 10. В качестве триггера 10 можно использовать R5-триггер, а в . качестве инвертора 6 - операционный масштабный усилитель с коэффициентом передачи -1. Компаратором может служить любой дифференциальн . усилитель посто нного тока; Устройство работает следующим образом. - . Входное напр жение (фиг.2а) от источника 4поступает.на вход интегрирующего усилител  I через переключатель 2, Выходное напр жение (фиг. 2 ) усилител  1 начинает увеличиватьс . Одновременно увеличиваетс  напр жение на запоминающем конденсаторе 8. и на соединенном с ним вторым входом компараторе 9 (фиг.2а) Напр жение на первом входе компаратора 9 (фиг.22) повтор ет по величине напр жение на входе усилител  1 (фиг. 28), но отличаетс  от него пол рностью из-за использовани  инвертора 6. В момент t,( прихода импульса (фиг,25) генератора 1 триггер 10 опрокидьшаетс  (фиг.2) и воздействует на управл ющий вход переключател  2 и ключа 3. При этом к входу усилител  1 через переключатель 2 подсоедин ютс  встречно включенные источники 4 и 5 входного и компенсирующего напр жений. Одновременно выходным сигналом триггера Ю . включаетс  суммирующий хронометр 12. Вследствие интегрировани  суммы напр жений источников 5 и 4 вых.одное напр жение усилител  1 начинает уменьшатьс , а затем мен ет свою пол рность (фиг.25). Напр жение на первом входе компаратора 9 (фиг.2) повтор ет (в обратном пол рности) напр жение на выходе усилител  I, а напр жение на втором входе компаратора 9 остаетс  неизменным (фиг.2а), так как запоминающий конденсатор 8 отключен от входа усилител  1 ключом 3. В момент t величины напр жений на входе мен ет свой знак (фиг.2е). Перепад напр жени  на выходе компаратора 9 опрокидьюает триггер 10 в исходное состо ние (фиг.2), При этом переключатель 2 отключает источник 5 компенсирующего напр ;;:ени  на входе силител  I и подключает ключом 3

Claims (1)

  1. АНАЛОГОВЫЙ ИНТЕГРАТОР, содержащий интегрирующий усилитель, вход которого соединен через переключатель с источниками входного и компенсирующего напряжений, компаратор и триггер, первый вход которого подключен к выходу компаратора, а первый и второй выходы подключены соответственно к управляющему входу переключателя и входу суммирующего хронометра, отличающийся . тем, что, с целью повышения точности и расширения диапазона входных сигналов, в него введены инвертор, генератор тактовых импульсов, запоминающий конденсатор и ключ, управляющий вход которого подключен к первому выходу триггера, выход интегрирующего усилителя через''инвертор соединен с первым входам компаратора, второй вход которого подключен к одной из обкладок запоминающего конденсатора, соединенной через ключ с выходом интегрирующего усилителя, другая обкладка запоминающего конденсатора соединена с шиной нулевого потенциала, а второй вход триггера подключен к выходу генератора так· товых импульсов.
    е
    Фиг.1 f
    I I
SU833637270A 1983-08-30 1983-08-30 Аналоговый интегратор SU1128271A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833637270A SU1128271A1 (ru) 1983-08-30 1983-08-30 Аналоговый интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833637270A SU1128271A1 (ru) 1983-08-30 1983-08-30 Аналоговый интегратор

Publications (1)

Publication Number Publication Date
SU1128271A1 true SU1128271A1 (ru) 1984-12-07

Family

ID=21079920

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833637270A SU1128271A1 (ru) 1983-08-30 1983-08-30 Аналоговый интегратор

Country Status (1)

Country Link
SU (1) SU1128271A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 374618, кл. G 06 G 7/18, 1971. 2. Авторское свидетельство СССР 896634, кл. G 06 G.7/186, 1980 (прототип). . *

Similar Documents

Publication Publication Date Title
US4862382A (en) Arrangement for processing the output signals of a resistance bridge
US5099195A (en) Electronic device for measuring electrical power supply to a load
SU1128271A1 (ru) Аналоговый интегратор
GB2066626A (en) Voltage converter
EP0222021A1 (en) D/a converter
SU1525619A1 (ru) Преобразователь параметров емкостных датчиков во временной интервал и напр жение
RU2190229C1 (ru) Преобразователь переменного напряжения в цифровой код
SU1072101A1 (ru) Аналоговое запоминающее устройство
SU845145A1 (ru) Стабилизатор переменного напр жени
SU981900A1 (ru) Преобразователь фазового угла в напр жение
JPS62186607A (ja) 三角波発生装置
SU924601A1 (ru) Низкочастотный цифровой частотомер
JPS63133069A (ja) 直流差電圧の測定装置
SU379883A1 (ru) 1сесоюзная 8аштно-т?;?ш'^?г|{й1
SU1257828A1 (ru) Широтно-импульсный модул тор
SU1443142A1 (ru) Формирователь пилообразного напр жени
SU1499255A1 (ru) Многоканальное устройство дл контрол посто нных напр жений
SU1334358A1 (ru) Усилитель класса Д
SU1374253A2 (ru) Устройство дл умножени напр жений
SU928639A2 (ru) Узкополосное электронное реле
SU1012191A1 (ru) Детектор квазиравновеси (его варианты)
SU1247903A1 (ru) Логарифмический преобразователь
SU1091090A1 (ru) Фазометр
SU1495987A1 (ru) Широтно-импульсный усилитель
SU896634A1 (ru) Аналоговый интегратор