SU1125750A1 - Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала - Google Patents

Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала Download PDF

Info

Publication number
SU1125750A1
SU1125750A1 SU833557289A SU3557289A SU1125750A1 SU 1125750 A1 SU1125750 A1 SU 1125750A1 SU 833557289 A SU833557289 A SU 833557289A SU 3557289 A SU3557289 A SU 3557289A SU 1125750 A1 SU1125750 A1 SU 1125750A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
adder
group
output
intersymbol interference
Prior art date
Application number
SU833557289A
Other languages
English (en)
Inventor
Владимир Иванович Бакулин
Original Assignee
Предприятие П/Я М-5068
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5068 filed Critical Предприятие П/Я М-5068
Priority to SU833557289A priority Critical patent/SU1125750A1/ru
Application granted granted Critical
Publication of SU1125750A1 publication Critical patent/SU1125750A1/ru

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

НЕЛИНЕЙНО-НЕЛИНЕЙНОЕ УСТРОЙСТВО КОРРЕКЦИЙ МЕЖСИМВОЛЬНОЙ ИНТЕРФЕРЕНЦШ ПРИ ПРИЕМЕ КОРРЕЛИРОВАННОГО СИГНАЛА, содержащее блок задержки, амплитудный дискриминатор, первую и вторую многоотводные цифровые линии задержки, регенератор, формирователи составл ющей межсимвольной помехи первой и второй групп, каждый из которых состоит из соединенных между собой сумматора по модулю два и реверсивного счетчика и из соединенных между собой накопител  и перемножител , инверсный фильтр, состо щий из первого сумматора, выход которого через последовательно соединенные ограничитель амплитуд и первый регистр сдвига подключен к своему первому входу, второй и третий регистры сдвига, второй и третий сумматоры, при этом вход и каждый из отводов первой многоотводной цифровой линии, задержки подключены к второму входу перемножител  соответствующего фор иpoвaтeл  составл ющей межсимвольной помехи первой группы, выходы перемножителей формирователей составл ющей межсимвольной помехи первой группы и выходы перемножителей формирователей составл ющей межсимвольной помехи второй группы подключены к соответствующим входам вычитани  второго сумматора, вход суммировани  которого соединен с выходом блока задержки, а выход подключен к объединенным первому входу третьего сумматора и входу регенератора, выход которого подключен к объединенным второму входу третьего сумматора, второму входу первого сумматора и входу второй многоотводной цифровой лиS нии задержки, выход и каждый из отводов которой подключены к второму (Л входу перемножител  соответствующего формировател  составл ющей межсимвольной помехивторой группы выход третьего сумматора подключен к объединенным первым входам сумматоров по модулю два каждого из формирователей составл ющей межсимволы ю ел ел ной помехи второй группы и к входу второго регистра сдвига, выход и каждый из отводов которого подключены к первому входу сумма:тора по модулю два соотпетствующего формировател  составл ющей межсимвольной помехи первой группы, объединенные вторые входы сумматоров по модулю два каждого из формирователей составл ющей межсимвольной помехи первой группы подключены к выходу ограничител  амплитуд и входу третьего регистра сдвига, выход и каждый из отводов которого подключены к второму входу сумматора по модулю два соответствующего формировател  с..оставл ющей межсимвольной помехи второй группы

Description

при этом выход реверсивного счетчика и вход накопител  первого формировател  составл ющей межсимвольной помехи первой группы объединены, о тличающеес  тем, что, с целью повьшени  точности коррекции, в него введен дополнительный формирователь составл ющей межсимвольной помехи первой группы, содержащий последовательно соединенные сумматор по модулю два, реверсивный счетчик, сумматор, накопитель и перемножитель второй вход которого подключен к выходу первой многоотводной цифровой линии задержки, вход которой через амплитудный дискриминатор подключен к входу блока задержки, а выход перемножител  дополнительного формировател  составл ющей межсимвольной помехи первой группы подключен к соответствующему входу вычитани  второго сумматора, первый вход сумматора по модулю два дополнительного формировател  составл юп5ей межсимвольной помехи первой группы подключен к выходу третьего сумматора, второй вход сумматора по модулю два дополнительного формировател  составл ющей межсимвольной помехи первой группы под5750
ключен к входу третьего регистра сдвига, в каждый кроме первого, формирователь составл ющей межсимвольной помехи первой группы и в каждый формирователь составл ющей межсимвольной помехи второй группы введен сумматор, первый-вход которого подключен к выходу реверсивного счетчика , а выход подключен к входу накопител , при этом второй вход сумматора каждого из формирователей составл ющей межсимвольной помехи первой группы подключен к входу накопител  соответствующего формировател  составл ющей межсимвольной помехи первой группы, вькод сумматора дополнительного формировател  составл ющей межсимвольной помехи первой группы к второму входу сумматора первого формировател  составл ющей межсимвольной помехи второй группы, а второй вход сумматора каждого из остальных формирователей составл ющей межсимвольной помехи . второй группы подключен к входу накопител  соответствующего формировател  составл ющей межсимвольной помехи второй группы .
1
Изобретение относ итс  к технике электросв зи и может примен тьс  в приемниках аппаратуры передачи данных при передаче информации с использованием дуобинарного или псев-5 дотроичного кодировани  Р -го пор дка .
Известно линейно-нелинейное устройство коррекции межсимвольной интерференции при приеме псевдотроичного 0 сигнала 2-го пор дка, содержащее блок задержки.на N тактовых интервалов , вход и каждый из отводов которого вз тых через тактовьй интервал , подключены к первому входу 5 соответствующего из N формирователей составл ющей межсимвольной помехи первой группы, объединенные внходы которых и объединенные выходы М формирователей составл ющей межсимвольной помехи второй группы присоединены к входу вычитани  первого сумматора (со стробированием), вход суммировани  и выход которого соединены соответственно с выходом блока задержки, вход которого  вл етс  входом устройства, и с выходом устройства , и последовательно соединенные сумматор, первый вход которого, св зан с выходом устройства, инверсного фильтра и регенератор, вход и выход которого подключены соответственно к входу суммировани  и к входу вьгчитани  второго сумматора , выход которого присоединен к объединенным вторым входам формирователей составл ющей межсимвольной помехи второй группы и к входу первого регистра сдвига на N тактовых интервалов, каждый из выходов которого соединен с вторым входом соответствующего формировател  составл ющей межсимвольной помехи первой тру пы, объединенные третьи входы которых подключены к выходу регенератора и к входу второг-о регистра сдвига М+2 тактовых интервалов, , каждый из выходов которого подключен к третьему входу соответствук щего формировател  составл ющей межсимвольной помехи второй группы, первый вход которого соединен с соответствующим выходом цифровой линии задержки на М+2 тактовых интервалов , первый выход которой подключен к второму входу сумматора инверсного фильтра, а вход цифровой линии задержки, два первых элемента задержки которой вход т в состав инверсного фильтра, присоединен к выходу регенератора, при этом кажды из формирователей составл ющей межсимвольной помехи первой и второй групп вьтолнен в виде последователь но соединенных сумматора по модулю два, первБШ и второй входы которог  вл ютс  соответственно вторым и тр тьим входами формировател  составл ющей межсимвольной помехи, реверсивного счетчика, накопител  и пере множител , другой вход и выход кото рого  вл ютс  соответственно первым входом и выходом формировател  сост л ющей межсимвольной помехи, причем упом нутый перемножитель  вл етс  матричным и умножителем на целое число в формирователе составл ющей межсимвольной помехи соответственно первой и второй групп 1J. Однако известное устройство имее недостаточную точность коррекции. Наиболее близким по технической сущности  вл етс  известное нелиней но-нелинейное устройство коррекции межсимвольной интерференции при при ме коррелированного сигнала, содержащее блок задержки, амплитудный дискриминатор, первую и вторую мног отводные цифровые линии задержки, регенератор, формирователи составл ющей межсимвольной помехи первой и второй групп, каждый из которых состоит из соединенных между собой ..сумматора по модулю два и реверсивного счетчика и из соединенных между собой накопител  и перемножител , инверсный фильтр, состо щий из первого сумматора, выход которог через последовательно соединенные ограничитель амплитуд и первый регистр сдвига подключен к своему первому входу, второй и третий регистры сдвига, второй и третий сумматоры, при этом вход и каждый из отводов первой цифровой многоотводной линии задержки подключен к второму входу перемножител  соответствующего формировател  составл ющей межсимвол ,ьной помехи первой группы, выходы перемножителей формирователей составл ющей межсимвольной помехи первой группы и выходы перемножителей формирователей составл ющей межсимвольной помехи второй группы подключены к сортветствую1цим входам вычитани  второго сумматора, вход суммировани  которого соединен с выходом блока задержки, а выход подключен к объединенным первому входу третьего.сумматора и входу регенератора , выход которого подключен к объединенным второму входу третьего сумматора, второму входу первого сумматора и пходу второй многоотводной цифровой линии задержки,.выход и каждый из отводов которой подключены к второму входу перемножител  соответствующего формировател  составл ющей межсимвольной помехи второй группы, выход третьего сумматора подключен к объединенным первым входам сумматоров по .модулю два каждого из формирователей сосгавл ющей межсимвольной помехи второй группы и к входу второго регистра сдвига, выход и каждый из отводов которого подключены к первому входу сумматора по модулю два соответствующего формировател  составл ющей межсимвольной помехи первой группы, объединенные вторые входы сумматоров по модулю два каждого из формирователей составл ющей межсимвольной помехи первой группы подключены к выходу ограничител  амплитуд и входу третьего регистра сдвига, выход и каждый из отводов которого подключен к второму входу сумматора по модулю два соответствующего форкмровател  составл ющей межсимвольной помехи второй группы, при этом выход реверсивного счетчика и вход накопител  первого формировател  составл ющей межсимвольной помехи первой группы объединены 2.. . Однако известное устройство имеет низкую точность коррекции
Цель изобретени  - повьшение точности коррекции.
Цель достигаетс  тем, что в нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала, содержащее блок задержки, амплитудный дискриминатор, первую и вторуюцифровые линии задержки, регенератор , формирователи составл ющей межсимвольной помехи первой и второй групп, каждый из которых состоит из соединенных между собой сумматора по модулю два и реверсивного счетчика и из соединенных между собой накопител  и перемножител , инверсный фильтр, состо щий из первого сумматора, выход которого через последовательно соединенные ограничитель амплитуд и первый регистр сдвига подключен к своему первому входу, второй и третий регистры сдвига , второй и третий сумматоры, при этом вход и каждый из отводов первой многоотводной цифровой линии задержки подключены к второму входу перемножител  соответствующего формировател  составл ющей межсимвольной помехи первой группы, выходы перемночсителей формирователей составл ющей межсинвольной помехи первой группы   выходы перемножителей формирователей составл ющей межсимвольной помехи второй группы подключены к соответствуюпшм входам вычитани  второго сумматора, вход суммировани  которог соединен с выходом блока задержки, а выход подключен к объединенным первому входу третьего сумматора и входу регенератора, выход которого гподключен к объединенным второму входу третьего сумматора, второму входу первого сумматора и входу второй многоотводной цифровой линии задержки , выход и каждый из отводов котрро подключены к второму входу перемножител  соответствующего формировател  составл ющей межсимвольной помехи второй группы, выход третьего сумматора подключен к объединенным первым входам сумматоров по модулю два каждого из формирователей составл ющей межсимвольной помехи второй группы и к входу второго регистр сдвига, выход и каждый из отводов которого подключены к первому входу сумматора по модулю два соответствующего формировател  составл ющей межсимвольной помехи первой группы, объединенные вторые входы сумматоро по модулю два каждого из формирователей составл ющей межсимвольной помехи первой группы подключены к выходу ограничител  амплитуд и вход третьего регистра сдвига, выход и кдый из отводов которого подключены к второму входу сумматора по модулю два соответствующего формировател  составл ющей межсимвольной помехи второй группы, при этом выход реверсивного счетчика и Вход накопител  первого формировател  составл ющей межсимвольной помехи первой группы объединены, введен дополнительный формирователь составл ющей межсимвольной помехи первой группы, содержащий последовательно соединенные сумматор по модулю два, реверсивный счетчик, сумматор, накопитель и перемножитель, второй вход кото- , рого подключен к выходу первой многоотводной цифровой линии задержки, вход которой через а1 1литудный дискриминатор подключен к входу блока задержки, а выход перемножител  дополнительного формировател  составл ющей межсимвольной помехи первой группы подключен к соответствующему входу вычитани  второго сумматора, первый вход сумматора по модулю два дополнительного формировател  составл ющей межсимвольной помехи первой группы подключен к выходу третьего сумматора, второй вход сумматора по модулю два дополнительного формировател  составл ющей межсимвольной помехи первой группы подключен к входу третьего регистра сдвига, в каждый кроме первого, формирователь составл ющей межсимвольной помехи первой группы и в каждый формирователь составл ющей межсимвольной помехи второй группы введен сумматор, {первый вход которого подключен к выходу реверсивного счетчика, а выход подключен к входу накопител , при этом второй вход сумматора каждого из формирователей составл ющей межсимвольной помехи первой группы подключен к входу накопител  соответствующего формировател  состайл ющей межсимвольной помехи первой группы, выход сумматора дополнительного формировател  составл ющей межсимвольной помехи первой группы подключен к второму входу сумма71 тора первого формировател  составл ющей межсимвольной помехи второй группы, а второй вход сумматора каждого из остальных формирователей составл ющей межсимвольной помехи второй группы подключен к входу накопител  соответствующего формировател  составл ющей межсимвольной помехи второй группы. На чертеже представлена структурма  электрическа  схема предлагаемог устройства. Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала содержит блок 1 задержки амплитудный дискриминатор 2, первую многоотводную цифровую линию 3 задержки , формирователь 4 составл ющей межсимвольной помехи первой и второй групп, второй сумматор 5, регенератор 6, вторую многоотводную цифровую линию 7 задержки: третий сумматор 8, второй регистр 9 сдвига третий регистр 10 сдвига, инверсный фильтр 11, первый сумматор 12, первый регистр 13 сдвига, сумматор 14 по модулю два, реверсивный счетчик 15, дополнительный сумматор 16, накопитель 17, перемножитель 18 и огр ничитель 19 амплитуд. Устройство работает следующим образом. Прин тый приемником сигнал X(t) преобразуетх;  при помощи аналого-ци рового преобразовател  в последовательность отсчетов X.. в виде комби параллельных двоичных наций из следующих с тактовой част разр дов. той. Пусть отсчет Х|у прин того сигн ла поступает на вход блока 1 задерж ки и параллельно на вход амплитудного дискриминатора 2. Отсчет щийс  на выходе блока 1 задержки, корректируетс  от составл ющих межсимвольной интерференции во втором сумматоре 5 и выдаетс  на выход корректора в виде отсчета Ya откор ректированного сигнала. Амплитудный дискриминатор 2 и регенератор 6 формируют оценки соот ветственно С-у, иСд входного отсчеп та Х и отсчета V путем сравнени последних с соответствующими порога ми решени , определ емыми в виде: fli) 0,5i, где ,3,5,... (4m-5), дл  дуобинарного и ,5i ,где i 0 1,3,5,... (2m-3), дл  псевдотроичного сигналов. Полученные оценки С прин того сигнала, и оценки С откорректированного сигнала записываютс  (и хран тс ) в соответствующие первую и вторую многоотводные цифровые линии 3 и 7 задержки. Из разности сигналов Yg и С формируетс  знак ощибки коррекции при помощи третьего сумматора 8, суммирующий и вычитающий входы которого св заны соответственно с входом и вырегенератора оценок С,, откорректированного сигнала, формируемых регенератором 6, при помощи инверсного фильтра 11 получаетс  знак посылки Ъ. В третьем сумматоре 8 выполн етс  операци , обратна  операции коррел 1№1онного кодировани  л л .р , где знак Т соответствует дуобинарному (псевдотроичному) кодированию. Ограничитель 19 амплитуд, установ ленный на выходе первого сумматора 12, позвол ет исключить циркул цию посылок с запрещенными амплитудными уровн ми и уменьшить вли ние эффекта размножени  ошибок на работу устройства за счет положительной обратной св зи в инверсном фильтре 11 с его выхода через первый регистр 13 сдвига на один из входов первого сумматора 12, а также дает возможность подготовить инверсный фильтр 11-к обнаружению и частичному исправлению возможных будущих ошибок. На выходе инверсного фильтра 11 формируетс  требуемый знак посыпки ов виде л Г т s nb|j s n b|j-0,5(m-f)J , который записываетс  во второй регистр 10 сдвига. На входы сложени  и вычитани  реверсивного счетчика 15 поступает пр мой и инвертированный сигнал с выхода сумматора 14 по модулю два. Дл  однозначного определени  требуемых отсчетов EJ приведенной импульсной реакции на выходе корректора необходимо выполнить ,..., , (Я . где знак + соответствует дуобинарному (псевдотроичному) кодированию, Ми N - число отсчетов преддействи  и последействи  j- оценки отсчетов приведенной преобразованной импульсной реакции на выходе корректора; оценки отсчетов приведенной импульсной реакции на выходе корректора . В соответствии с этим в первом формирователе 4 составл юп1ей межсиивольной помехи первой группы сигнал на выходе реверсивного счетчика 15 в соответствии с выражением (1) соответствует знаку отсчетов N -го приведенной импульсной реакции на выходе корректора. Дл  нахождени  отсчетов приведенной импульсной реакции, начина  с N+1-го .необходимо осуществить алгебраическое сложение знака отсчета (U,- . преоб разованной приведенной импульсной реакции, имеющегос  на выходе ревер сивного счетчика, и знака отсчета приведенной импульсной реакции, опережающего данный отсчет преобразованной приведенной импульсной реа ции на Р тактов. Дл  этого в дополнительном сумма торе 16 второго и третьего формирова нлей 4 составл ющей межсимвольно помехи первой группы об1)азуетс  снг нал s Дч s }-1 1 НЯП SPft tj X H«r4 - %-- - -T J характер1зую й N отсч J..- N4.1-т AclpCXXV 1 JCA J ., .. .. «лптгтт т та приведенной импульсной реакции, следовательно на выходе сумматора 16 второго формировател  4 составл ющей межсимвольной помехи имеет место сигнал с амплитудами, равными +2, ±1,0. В соответствии с полученным зна ком отсчета приведенной импульс ной реакции на выходе корректора в соответствующий накопитель писываетс  приращение g. E.J где сА- посто нна  коррекции. Каждый из накопителей 17 настра ваетс  в процессе работы корректор терационно приращени ми д.так то на его вькоде формируетс  отчет ; в виде. комбинации из па-. аллельных двоичных разр дов. Отсчет с выхода накопител  17 поступает на один из входов переножител  18. В перемножител х 18 формирователей 4 составл ющей межсимвольной помехи первой группы осуществл етс  умножение отсчета : на соответствующие Оценки входного сигнала корректора, содержащиес  в многоотводной цифровой линии 3 задержки. В перемножител х 18 форми )ователей 4 составл ющей межсимвольной помехи второй группы осуществл етс  умножение отсчет а 6j на соответствующие оценки .С ; откорректированного сигнала,.хран щиес  в цифровой линии 7 задержки. Цифровые линии 3 и 7 задержки вьшолнены в виде многоразр дного регистра сдвига. С выхода перемножител  18 снимаетс  комбинаци  из Z параллельньк двоичных разр дов, которые поступают на выход вычита1:1  второго сумматора 5. На выход устройства выдаетс  отсчет откорректированного сигна .-. . ла в виде комбинации параллельных двоичных разр дов, получаемых путем OWjrl-l.lt-icv ..„, стробировани  импульсами тактовой частоты результата суммировани  на выхйде второго сумматора 5 в соответ ствии с выр ением V г .р.Y х -ri о о JS-N JS-1 Технико-экономическа  эффективность предлагаемого устройства заключаетс  в повьшении точности коррекции в результате исключени  вли ни  эффекта размножени  ошибок и запрещенных уровней на работу как перещ nn , j J.j множителей, так и всего устройства, ив результате введени  коррекции дл  всех отсчетов импульсной реакции на входе корректора, включа  основной отсчет. Ял. А LH Sgne.. GO t r gti i-j gn bg

Claims (1)

  1. НЕЛИНЕЙНО-НЕЛИНЕЙНОЕ УСТРОЙСТВО КОРРЕКЦИИ МЕЖСИМВОЛЬНОЙ ИНТЕРФЕРЕНЦИИ ПРИ ПРИЕМЕ КОРРЕЛИРОВАННОГО СИГНАЛА, содержащее блок задержки, амплитудный дискриминатор, первую и вторую многоотводные цифровые линии задержки, регенератор, формирователи составляющей межсимвольной помехи первой и второй групп, каждый из которых состоит из соединенных между собой сумматора по модулю два и реверсивного счетчика и из соединенных между собой накопителя и перемножителя, инверсный фильтр, состоящий из первого сумматора, выход которого через последовательно соединенные ограничитель амплитуд и первый регистр сдвига подключен к своему первому входу, второй и третий регистры сдвига, второй и третий сумматоры, при этом вход и каждый из отводов . первой многоотводной цифровой линии задержки подключены к второму входу перемножителя соответствующего формирователя составляющей межсимвольной помехи первой группы, выходы перемножителей формирователей составляющей межсимвольной помехи первой группы и выходы 'перемножителей формирователей составляющей межсимвольной помехи второй группы подключены к соответствующим входам вычитания второго сумматора, вход суммирования которого соединен с выходом блока задержки, а выход подключен к объединенным первому входу третьёго сумматора и входу регенератора, выход которого подключен к объединенным второму входу третьего сумматора, второму входу первого сумматора и входу второй многоотводной цифровой линии задержки, выход и каждый из отводов которой подключены к второму входу перемножителя соответствующего формирователя составляющей межсимвольной помехи второй группы^ выход третьего сумматора подключен к объединенным первым входам сумматоров по модулю два каждого из формирователей составляющей межсимвольг ной помехи второй группы и к входу второго регистра сдвига, выход и каждый из отводов которого подключены к первому входу сумматора по модулю два соответствующего формирователя составляющей межсимвольной помехи первой группы, объединенные вторые входы сумматоров по модулю два каждого из формирователей составляющей межсимвольной помехи первой группы подключены к выходу ограничителя амплитуд и входу третьего регистра сдвига, выход и каждый из отводов которого подключены к второму входу сумматора по модулю два соответствующего формирователя доставляющей межсимвольной помехи второй группы^ .1125750 при этом выход реверсивного счетчика и вход накопителя первого формирователя составляющей межсимвольной помехи первой группы объединены, о тличающееся тем, что, с целью повышения точности коррекции, в него введен дополнительный формирователь составляющей межсимвольной помехи первой группы, содержащий последовательно соединенные сумматор по модулю два, реверсивный счетчик, сумматор, накопитель и перемножитель, второй вход которого подключен к выходу первой многоотводной цифровой линии задержки, вход которой через амплитудный дискриминатор подключен к входу блока задержки, а выход перемножителя дополнительного формирователя составляющей межсимвольной помехи первой группы подключен к соответствующему входу вычитания второго сумматора, первый вход сумматора по модулю два дополнительного формирователя составляющей межсимвольной помехи первой группы подключен к выходу третьего сумматора, второй вход сумматора по модулю два дополнительного формирователя составляющей межсимвольной помехи первой группы под ключен к входу третьего регистра сдвига, в каждый кроме первого, формирователь составляющей межсимволь ной помехи первой группы и в каждый формирователь составляющей межсимвольной помехи второй группы введен сумматор, первый вход которого подключен к выходу реверсивного счетчика, а выход подключен к входу накопителя, при этом второй вход сумматора каждого из формирователей составляющей межсимвольной помехи первой группы подключен к входу накопителя соответствующего формирователя составляющей межсимвольной помехи первой группы, выход сумматора дополнительного формирователя составляющей межсимвольной помехи первой группы к второму входу сумматора первого формирователя составляющей межсимвольной помехи второй группы, а второй вход сумматора каждого из остальных формирователей составляющей межсимвольной помехи . второй группы подключен к входу накопителя соответствующего фор мироватеЛя составляющей межсимвольной помехи второй группы.
SU833557289A 1983-02-21 1983-02-21 Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала SU1125750A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833557289A SU1125750A1 (ru) 1983-02-21 1983-02-21 Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833557289A SU1125750A1 (ru) 1983-02-21 1983-02-21 Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала

Publications (1)

Publication Number Publication Date
SU1125750A1 true SU1125750A1 (ru) 1984-11-23

Family

ID=21051314

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833557289A SU1125750A1 (ru) 1983-02-21 1983-02-21 Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала

Country Status (1)

Country Link
SU (1) SU1125750A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4841551A (en) * 1987-01-05 1989-06-20 Grumman Aerospace Corporation High speed data-clock synchronization processor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. E.D. Gibson А.Highly Ap,aptike 3600/4800 bps Data Modem for Voice-Band. Telephone Channels, 1970 IEEE International Conference on Gommunications, San Francisco, California, June 1970,New 1970,. vol.1, p.p. 12/1-12/6. 2. Авторское свидетельство СССР №987825, кл. Н 04 В 3/04, 1980 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4841551A (en) * 1987-01-05 1989-06-20 Grumman Aerospace Corporation High speed data-clock synchronization processor

Similar Documents

Publication Publication Date Title
US4558454A (en) Digital partial response filter
SU1125750A1 (ru) Нелинейно-нелинейное устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала
GB1237977A (ru)
SU1713450A3 (ru) Способ компенсации эхо-сигналов при дуплексной передаче цифровых сигналов и устройство дл его осуществлени
GB1146728A (en) Improvements in and relating to binary information transmission systems
SU1125749A1 (ru) Устройство коррекции межсимвольной интерференции при приеме коррелированного сигнала
GB1256405A (en) Adaptive delay line equaliser
SU1137583A1 (ru) Корректор
SU1256213A1 (ru) Линейное устройство коррекции межсимвольной интерференции
SU1262741A1 (ru) Система передачи дискретной информации
SU1225017A1 (ru) Нелинейно-нелинейный корректор коррелированного сигнала
SU1432779A1 (ru) Дельта-декодер
SU559399A1 (ru) Адаптивный корректор дл системы передачи многоуровневых сигналов
SU1587641A1 (ru) Устройство дл преобразовани двоичного кода по модулю К
SU1243136A1 (ru) Линейный корректор коррелированного сигнала
SU862366A1 (ru) Цифровой корректор сигналов
SU1540009A1 (ru) Адаптивный корректор межсимвольной интерференции
SU383217A1 (ru) Автоматический корректор характеристик каналов связи
SU1244786A1 (ru) Цифровой фильтр
SU598111A1 (ru) Устройство дл приема дискретной информации
SU1444963A1 (ru) Декодирующее устройство @ -разр дного кода
SU1078655A2 (ru) Устройство дл исправлени одиночных и обнаружени многократных ошибок
SU1075423A1 (ru) Цифровой нелинейный корректор сигнала
SU1368995A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1246391A1 (ru) Приемное устройство многоканальной системы св зи