SU1124352A1 - Graphic information output device - Google Patents

Graphic information output device Download PDF

Info

Publication number
SU1124352A1
SU1124352A1 SU833616809A SU3616809A SU1124352A1 SU 1124352 A1 SU1124352 A1 SU 1124352A1 SU 833616809 A SU833616809 A SU 833616809A SU 3616809 A SU3616809 A SU 3616809A SU 1124352 A1 SU1124352 A1 SU 1124352A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
block
elements
group
Prior art date
Application number
SU833616809A
Other languages
Russian (ru)
Inventor
Кирилл Донатович Гузеев
Виктор Иванович Бегтярев
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU833616809A priority Critical patent/SU1124352A1/en
Application granted granted Critical
Publication of SU1124352A1 publication Critical patent/SU1124352A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВЫВОДА ГРАФИЧЕСКОЙ ИНФОРМАЦИИ, содержащее генератор импульсов, первый регистр , первьй преобразователь кодов, первый дешифратор, блок усилителей и блок регистрации, входы которого соединены с выходами блока усилителей , входы которого соединены с выходами первого дешифратора, входы первого преобразовател  кодов сое .диненыс выходами первого регистра, входы группы которого  вл ютс  входами первой группы устройства, отлича ю.щеес  тем, что, с целью повьшени  точности устройства , в него введены четыре счетчика, три блока элементов И, блок элементов ИЛИ, триггер, элемент И, элемент ИЛИ, переключатель, второй преобразователь кодов, второй регистр и второй дешифратор, первый выход которого соединен с входом блока элементов ШШ, с первь1м установочным входом триггера и с входом второго регистра, выходы которого соединены с входами первой группы второго преобразовател  кодов, выходы которого соединены с входами первого блока И, выходы которого соединены с входами первой группы блока элементов ИЛИ, входы второй группы которого соединены с выходами второго блока элементов И, вход которого соединен с первьм входом элемента И и с выходом элемента ИЛИ, входы которого соединены с выходами третьего блока элементов И, входы группы которого соединены с выходами первого счетчика, счетный вход которого соединен с выходом генератора импульсов , второй вход элемента И соединен с выходом триггера, второй установочный вход которого соединен с выходом второго счетчика, выходы группы которого соединены с входами второй группы второго преобразовател  кодов, входы третьей группы ко (Л торого соединены с выходами третьес го счетчика, вход которого соединен с входом первого блока элементов И, с входом четвертого счетчика и с выходом элемента И, выход четвертого счетчика соединен с входом второго | : счетчика, выход блока регистрации соединен с входом третьего блока элементов И, выходы переключател  соединены с входами первой группы ел второго блока элементов И, входы ГчЭ второй группы которого соединены с выходами первого преобразовател  кодов, второй выход второго дешифратора соединен с входом первого регистра, входы группы второго регистра соединены с входами группы первого регистра, входы второго дешифратора  вл ютс  входами второй группы устройства. 2. Устройство по П.1, отличающеес  тем, что второй преобразователь кодов содержит тре-1. A DEVICE FOR OUTPUT GRAPHIC INFORMATION, containing a pulse generator, the first register, the first code converter, the first decoder, the amplifier unit and the registration unit, the inputs of which are connected to the outputs of the amplifier block, the inputs of which are connected to the outputs of the first decoder, the inputs of the first converter, coy. The outputs are of the first register, the inputs of which are the inputs of the first group of the device, differing in that in order to improve the accuracy of the device, four counters, three b Loki of elements AND, block of elements OR, trigger, element AND, element OR, switch, second code converter, second register and second decoder, the first output of which is connected to the input of the block of elements SHSh, with the first trigger input and outputs of the second register which are connected to the inputs of the first group of the second code converter, the outputs of which are connected to the inputs of the first block AND, the outputs of which are connected to the inputs of the first group of the block of elements OR, the inputs of the second group of which are connected to the outputs in The first block of elements AND whose input is connected to the first input of the element AND and to the output of the element OR whose inputs are connected to the outputs of the third block of elements AND whose inputs are connected to the outputs of the first counter, the counting input of which is connected to the output of the pulse generator, the second input of the element And it is connected to the trigger output, the second setup input of which is connected to the output of the second counter, the outputs of the group of which are connected to the inputs of the second group of the second converter of codes, the inputs of the third group to (L Connected to the outputs of the third counter, whose input is connected to the input of the first block of elements And, to the input of the fourth counter and to the output of the element And, the output of the fourth counter connected to the input of the second | : the counter, the output of the registration unit is connected to the input of the third block of elements I, the outputs of the switch are connected to the inputs of the first group of the second block of elements I, the inputs of the secondary power substation of the second group of which are connected to the outputs of the first converter code, the second output of the second decoder is connected to the input of the first register, inputs the groups of the second register are connected to the inputs of the group of the first register, the inputs of the second decoder are the inputs of the second group of the device. 2. The device according to claim 1, characterized in that the second code converter contains three

Description

тий, четвертый и п тый дешифраторы, четвертый и п тьй блоки элементов И, второй блок элементов ИЛИ и третий блок элементов ИЛИ, входы которого соединены с выходами п того блока элементов И, входы первой группы которого соединены с выходами третьего дешифратора, входы которого, соединены с выходами второго блока элементов ИЛИ, входы которого соединены с выходами четвертого блока элементов И, входы первой группы которого соединены с выходами четвертогоthe fifth, fourth and fifth decoders, the fourth and fifth blocks of AND elements, the second block of OR elements and the third block of OR elements, whose inputs are connected to the outputs of the fifth block of AND elements, the inputs of the first group of which are connected to the outputs of the third decoder, whose inputs, connected to the outputs of the second block of elements OR, the inputs of which are connected to the outputs of the fourth block of elements AND, the inputs of the first group of which are connected to the outputs of the fourth

2435224352

дешифратора, входы второй группы п того блока элементов И соединены с вькодами п того дешифратора, входы второй группы четвертого блока элементов И  вл ютс  входами первой группы второго преобразовател  кодов, входы четвертого и п того дешифраторов  вл ютс  соответственно входами второй и третьей групп второго преобраэбвател  кодов, выходы третьего блока элементов -ИЛИ  вл ютс  выходами второго преобразовател  кодов.decoder, the inputs of the second group of the fifth block of elements And are connected to the codes of the fifth decoder, the inputs of the second group of the fourth block of elements And are the inputs of the first group of the second code converter, the inputs of the fourth and fifth decoders are respectively the inputs of the second and third groups of the second converter code The outputs of the third block of elements -OR are the outputs of the second code converter.

Изобретение относитс  к автомати ке и вычислительной технике и мо|жет быть использовано дл  непрерывн го вывода болыпих объемов информации в виде графиков. Известно устройство регистрации графической информации, содержащее входной регистр, формирователь маркировки графиков, дешифратор, формирователь импульсов, блок управ лени  Cl3 Недостатком этого устройства  в л етс  низка  точность регистрации Наиболее близким к предлагаемому  вл етс  устройство, содержащее генератор импульсов, регистр, преобразователь кодов, дешифратор,блок усилителей и блок регистрации,входы которого соединены с выходами блока усилителей, входы которого соедине ны с выходами дешифратора,входы пре образовател  кодов соединены с выхо дами регистра, входы группы которог  вл ютс  входами устройства Г21. . Недостатком данного устройства также  вл етс  низка  точность регистрации . Целью изобретени   вл етс  повышение точности устройства. Поставленна  цель достигаетс , тем, что в устройство дл  вывода графической информации, содержащее генератор импульсрв,первьй регистр первый преобразователь кодов,первы дешифратор,блок усилителей и блок регистрации, входы которого соединены с выходами блока усилителей. : . - .2. входы которого соединены с выходами первого дешифратора, входы первого преобразовател  кодов соединены с выходами первого регистра, входы группы которого  вл ютс  входами первой группы устройства, введены четыре .счетчика, три блока элементов И, блок элементов ИЛИ,триггер, элемент И, элемент ИЛИ, переключатель , второй преобразователь кодов, второй регистр и второй дешифратор, первьй выход которого соединен с входом блока элементов ИЛИ, с первые установочньм входом триггера и с входом второго регистра, выходы которого соединены с входами первой группы второго преобразовател  кодов, выходы которого соединены с входами первого блока И,выхо )чы которого соединены с входами первой группы блока элементов ИЛИ, входы второй группы которого соединены с выходами второго элементов И, вход которого соединен с первым входом элемента И и с выходом элемента ИЛИ, входы которого соединены с выходами третьего блока элементов И, входы группы которого соединены с выходами первого счетчика , счетный вход которого соединен с выходом генератора импульсов, второй вход элемента И соединен с выходом триггера, второй установочный вход которого соединен с выходо1 второго счетчика, выходы группы которого соединены с входами второй группы второго преобразовател  кодов входы Третьей группы которого соеди3The invention relates to automation and computing and can be used to continuously output large amounts of information in the form of graphs. A graphic information recording device is known, which contains an input register, a graphics marking driver, a decoder, a pulse driver, a Cl3 control unit. The disadvantage of this device is low registration accuracy. The device closest to the proposed one is a pulse generator, a register, a code converter, a decoder. , the amplifier unit and the registration unit, the inputs of which are connected to the outputs of the amplifier unit, the inputs of which are connected to the outputs of the decoder, the inputs of the converter This is connected to the outputs of the register, the inputs of the group of which are the inputs of the device G21. . The disadvantage of this device is also low registration accuracy. The aim of the invention is to improve the accuracy of the device. This goal is achieved by the fact that a device for outputting graphic information containing a pulse generator, the first register, the first code converter, the first decoder, the amplifier unit and the recording unit, whose inputs are connected to the outputs of the amplifier unit. :. - .2. the inputs of which are connected to the outputs of the first decoder, the inputs of the first code converter are connected to the outputs of the first register, the inputs of the group of which are the inputs of the first group of the device, four counters, three blocks of AND elements, a block of OR elements, a trigger, an AND element, an OR element, the switch, the second code converter, the second register and the second decoder, the first output of which is connected to the input of the block of OR elements, with the first set-up trigger input and the second register input, the outputs of which are connected to input Dam of the first group of the second converter codes, the outputs of which are connected to the inputs of the first block AND, the outputs of which are connected to the inputs of the first group of the block of elements OR, the inputs of the second group of which are connected to the outputs of the second element AND, whose input is connected to the first input of the element AND the output of the OR element, the inputs of which are connected to the outputs of the third block of elements AND, the inputs of the group of which are connected to the outputs of the first counter, the counting input of which is connected to the output of the pulse generator, the second input of the element AND connection en with the trigger output, the second installation input of which is connected to the output1 of the second counter, the outputs of the group of which are connected to the inputs of the second group of the second converter codes the inputs of the Third group of which are connected3

йены с выходами третьего счетчика, вход которого соединен с выходом первого блока элементов И, с входом четвертого счетчика и с выходом элемента И, выход четвертого счетчика соединен с входом второго счетчика, выход блока регистрации соединен с входом третьего блока элементов И, выходы переключател  соединены с входами первой группы второго блока элементов И, входы второй группы которого соединены с выходами первого преобразовател  кодов,второй выход второго дешифратора соединен с входом первого регистра, вход группы второго регистра соединены с входами группы первого регистра, входы второго дешифратора  вл ютс  входами второй группы устройства. yen with the outputs of the third counter, the input of which is connected to the output of the first block of elements And, to the input of the fourth counter and with the output of the element And, the output of the fourth counter is connected to the input of the second counter, the output of the registration block is connected to the input of the third block of elements And, the outputs of the switch are connected to the inputs of the first group of the second block of elements And, the inputs of the second group of which are connected to the outputs of the first converter of the codes, the second output of the second decoder is connected to the input of the first register, the input of the group of the second register While connected to the inputs of the first register group, the inputs of the second decoder are the inputs of the second device group.

Второй преобразователь кодов содержит третий, четвертый и п тый дешифраторы, четвертый и п тый блоки элементов И, второй блок элементов ИЛИ и третий блок элементов ИЛИ, входы которого соединены с выходами п того блока элементов И входы первой группы которого соединены с выходами третьего дешифратора , входы которого соединены с выходами второго .блока элементов ИЛИ, входы которого соединены с выходами четвертого блока элементов И, входы первой группы которого соединены с выходами четвертого дешифратора, входы второй группы п того блока элементов И соединены с выходами п того дешифратора, входы второй группы четвертого блока элементов И  вл ютс  входами первой группы вто .рого преобразовател  кодов, входы четвертого и п того дешифраторов  вл ютс  соответственно входами второй и третьей групп второго преобразовател  кодов, выходы третьего блока элементов ИЛИ  вл ютс  выходами второго преобразовател  кодов .The second code converter contains the third, fourth and fifth decoders, the fourth and fifth blocks of the AND elements, the second block of the OR elements and the third block of the OR elements, whose inputs are connected to the outputs of the fifth block of elements And the inputs of the first group of which are connected to the outputs of the third decoder, the inputs of which are connected to the outputs of the second OR block, the inputs of which are connected to the outputs of the fourth block of elements I, the inputs of the first group of which are connected to the outputs of the fourth decoder, the inputs of the second group of the fifth block The elements And are connected to the outputs of the fifth decoder, the inputs of the second group of the fourth block of elements And are the inputs of the first group of the second code converter, the inputs of the fourth and fifth decoders are respectively the inputs of the second and third groups of the second code converter, the outputs of the third block of elements OR are the outputs of the second code converter.

На фиг.1 представлена структурна :Схема предложенного устройства; на |фиг.2 - структурна  схема второго .преобразовател  кодов; на фиг.З .пример регистрации на носителе.Figure 1 shows the structural: The scheme of the proposed device; figure 2 - structural diagram of the second. Converter codes; Fig. 3. Example of registration on the media.

Устройство содержит первый 1 и второй 2 регистры, первый преобразователь 3 кодов (формирователь признак01В оцифровки), первый 4 и второй 5 дешифраторы, первый 6, второй 7, и третий 8 блоки элементов И, блок 9The device contains the first 1 and second 2 registers, the first converter 3 codes (driver sign 01B digitization), the first 4 and second 5 decoders, the first 6, second 7, and the third 8 blocks of elements And, block 9

243524243524

усилителей, блок 10 регистрации, блок 11 элементов ИЛИ, генератор 12 иь4пульсов, первый 13, второй 14, третий 15, четвертый 16 счетчики, 5 элемент ИЛИ 17, триггер 18, элемент Н 19, второй преобразователь 2С кодов (преобразователь кодов оцифровки шкалы времени), источник 21 посто нного напр жени , переключа0 тель 22, четвертый 23, п тый 24 блоки элементов И, второй 25 и .третий 26 блоки элементов ИЛИ, третий 27, четвертьй 28 и п тый 29 дешифраторы.amplifiers, registration unit 10, block OR elements 11, generator 12 and 4 pulses, first 13, second 14, third 15, fourth 16 counters, 5 element OR 17, trigger 18, element H 19, second code converter 2C (digitizer of digital time converter ), source 21 constant voltage, switch 22, fourth 23, fifth 24 blocks of elements AND, second 25 and third block of elements OR, third 27, quarter 28 and fifth of 29 decoders.

Устройство работает следук пп1м образом .The device works in the following way.

Перед началом работы с помощью переключател  22 устанавливаетс  требуема  дискретность шкал по ос м параметра и времени. В результате этого посто нное напр жение с источника 21 возбуждает соответствующие входы элементов И в блоке элементов И 6. При поступлении на вход блока элементов И 6 импуль- сов СИ с выхода блока элементов И вьдаютс  импульсы шкал по цепи блок 11 элементов ИЛИ, дешифратор 4, усилители 9, блок 10 регистрации . В результате на носителе-регистрируютс  текуш 1е отметки шкал. Информационна  часть входной информации , содержаща  коды графиков или коды оцифровки шкалы времени,посту5 пает соответственно на регистры 1 и 2. Признакова  часть входной информации, содержаща  признак графической информации или признак оцифровки, поступает на дешифраторBefore starting work, using the switch 22, the required discreteness of the scales is set according to the parameter and time axes. As a result, a constant voltage from the source 21 excites the corresponding inputs of the elements AND in the block of elements AND 6. When the input of the block of elements AND 6 impulses of CI from the output of the block of elements And the pulses of scales along the circuit block 11 of the elements OR, the decoder 4 , amplifiers 9, block 10 registration. As a result, the current marks of the scales are recorded on the carrier. The information part of the input information, containing graphic codes or digitization codes of the time scale, is sent to registers 1 and 2, respectively. The sign of the input information, containing a sign of graphic information or a digitization sign, goes to the decoder

О 5. Если дешифратор 5 вьщает признак графика ПРрр, то код входной информации записываетс  в регистр 1. Далее через формирователь 3 признаков маркировки, обеспечивающий нанесе5 ние р дом с графиком той или иной отметки, позвол ющей различать графики между собой, код информагсии поступает на соответствующие входы блока 7 элементов И. При пос0 туплении импульсов СИ код информации через блок 11 элементов ШШ поступает на дешифратор 4, который преобразует двоичньй код информации в позиционный и через усилителиA 5. If the decoder 5 displays the sign of the schedule RRrr, then the code of the input information is recorded in register 1. Then, through the shaper of 3 signs of marking, providing a plotting of a mark next to it, which allows to distinguish the graphs between themselves, the information code arrives at the corresponding inputs of the block 7 elements I. When the impulses are bored, the SI code of information through the block 11 of the elements of SH is fed to the decoder 4, which converts the binary code of information into positional and through amplifiers

5 9 поступает на соответствующие пишущие элементы блока 10 регистрации. В результате на носителе образуетс  текуща  отметка графика. Если дешиф5 9 enters the corresponding writing elements of the registration block 10. As a result, the current graph mark is formed on the carrier. If decipher

$ $

ратор 5 вьдает признак оцифровки ПРо(, то код входной информации, представл ющий собой двоично-дес тичный код оцифровки шкалы времени, записываетс  в регистр 2. С вькода регистра 2 код оцифровки поступает на преобразователь 20 кодов оцифровки шкалы времени. Преобразователь 20 обеспечивает преобразование двоично-дес тичного кода оцифровки шкалы времени в построчный код разложени  знака в соответствии с матрицей разложени , например 5-7 элементов .Ratio 5 identifies the Digitizing Sign Pro (the input information code, which is a binary-decimal digitization code of the time scale, is written to register 2. From the register code 2, the digitization code is fed to the digitization code converter 20 of the time scale. Transformer 20 provides a binary conversion - a local digitization code of the time scale into a row-by-line code for the decomposition of the sign in accordance with the decomposition matrix, for example, 5-7 elements.

Преобразователь 20 кодов работае след5тощим образом.The converter of 20 codes works as follows.

Двоично-дес тичный код знаков поступает на входы блока 23 элемен тов И. Коды знаков поочередно передаютс  на входы блока 25 элементов ИЛИ. Управление передачей кодов знаков осуществл етс  импульсами с выходов дешифратора 28, на вход которого поступает двоичный код опроса знака. Двоичньй код знаков с выхода блока 25 элементов ИЛИ поступает на вход дешифратора 27. На вход дешифратора 29 поступает код номера столбца в соответстви}ь с матрицей разложени  знаков. На выходах дешифраторов 27 и 29 возбуждаютс  шины, соответствующие коду знака и номера столбца , в результате чего открываютс  элементы И в блоке 24 элементов И, определ ющие код разложени  знака, которые через блок 26 элементов ИЛИ поступают на выход преобразовател  20. С выхода преобразовател  20 код разложени  знака поступает на входы блока 6 элементов И и при поступлении на вход этого блока элементов И импульса CHgij передаетс  на соответствующие пишущие элементы . блока 10 через блок 11 элементов ИЛИ, дешифратор 4, усилители 9. В результате на носителе регистрируетс  текущий фрагмент знака оцифровки шкалы времени , В момент поступлени  с выхода дешифратора 5 импульса ПР(5ц на соответствующие входы блока 11 элементов ИЛИ на носителе регистрируетс  лини  уровн  точной шкалы. The binary-decimal code of characters is fed to the inputs of the block of 23 elements I. The character codes are alternately transmitted to the inputs of the block of 25 elements OR. The control of the transmission of character codes is carried out by pulses from the outputs of the decoder 28, the input of which receives the binary code of the interrogation of the character. The binary code of the characters from the output of the block of 25 elements OR is fed to the input of the decoder 27. The input of the decoder 29 receives the code of the column number in accordance with the decomposition matrix of characters. The outputs of the decoders 27 and 29 excite the tires corresponding to the sign code and the column number, as a result of which AND elements are opened in block 24 of AND elements, determining the sign decomposition code, which through block 26 of OR elements arrive at the output of converter 20. From the output of converter 20 The code for the decomposition of the sign is fed to the inputs of the block 6 of the elements AND, and when the input of this block of elements is received And the pulse CHgij is transmitted to the corresponding writing elements. block 10 through block 11 elements OR, decoder 4, amplifiers 9. As a result, the current fragment of the digitization sign of the time scale is recorded on the carrier. At the moment of receipt of the PR pulse from the output of the decoder 5 (5c to the corresponding inputs of the block 11 elements OR, the exact level scales.

Формирование необходимых импульсов синхронизации и кодов управлени  происходи-, следующим образом.The formation of the necessary synchronization pulses and control codes occurs as follows.

43524352

В соответствии с предварительно установленной скоростью прот жени  носител  в блоке 10 открыт по первому входу один из элементо.в И 5 блока 8 элементов И. С выхода двоичного счетчика 13 импульсов,через открытьй элемент И блока 8 элементов И и элемент ИЛИ 17 вьщаютс  импульсы ,g, Эти импульсы синхронизируют вьшод графика и линий уровн  грубой шкалы, а также при наличии разрешенного потенциала на входе элемента И 19 с выхода триггера 18 проход т с выхода эле: ен5 та И 19 на входы счетчиков 15 и 16 импульсов.С помощьр счетчика 15 формируетс  код номера столбца,который дл  матрицы разложений знаков 5«7 элементов измен етс  от 000 доIn accordance with the preset carrier speed in block 10, one of the elements in AND 5 of block 8 elements I is opened at the first input. 13 pulses are output from the binary counter, through the open element AND of block 8, AND elements and OR 17 are pulses g. These pulses synchronize the output of the graph and the coarse scale level lines, as well as if there is an allowed potential at the input of the element And 19 from the output of the trigger 18, it passes from the output to the ele: en5 and AND 19 to the inputs of the counters 15 and 16 pulses. With the help of the counter 15 a number code is generated with for the matrix of decompositions of characters 5 "7 elements varies from 000 to

110, ас помощью счетчиков 16 и 14 импульсов формируетс  код номера знака , которьй дл  данного случа  измен етс  от 000 до 101, что соответствует шести дес тичным цифрам .кода времени на носителе. Импульс с выхода элемента И 19 используетс  также как импульс СИ дл  вывода кодов разложени  знаков. Запуск триггера 18 осзга1ествл етс  им0 пульсами ПР,. а сброс - импульсами конец оцифровки К,ц, поступающими 110, and by using counters 16 and 14 pulses, a character number code is generated, which for this case varies from 000 to 101, which corresponds to six decimal digits of the time code on the carrier. The pulse from the output of the element And 19 is also used as an impulse of the SI to output character decomposition codes. Trigger 18 is triggered by pulses PR ,. and reset - pulses end of digitization K, C, incoming

с выхода счетчика 14 импульсов.from the output of the counter 14 pulses.

tt

Таким образом, введенные в устройство новых элементов позвол етThus, the new elements introduced into the device allow

повысить точность регистрации заimprove registration accuracy for

счет .нанесени  на поле графика совокупности шкал по ос м времени и параметра , что обеспечивает в заданные и оцифрованные моменты времени с вы .сокой точностью оценить величину регистрируемого параметра, в результате чего реализуетс  максимальна  точность регистрации, равна  величине дискрета по оси параметра и, например, дл  количества дискретов 256 составл ет 1/256, что на два пор дка вьшге точности регистрации прототипа .the score on the field of the graph of the totality of scales on the time and parameter axes, which ensures that at specified and digitized points in time with a high accuracy, estimate the value of the recorded parameter, resulting in the maximum registration accuracy, is equal to the value of the discrete along the parameter axis and, for example for the number of samples 256 is 1/256, which is two orders of magnitude higher than the registration accuracy of the prototype.

Это, в свою очередь, существенно повышает качество анализа и сокращает врем  анализа результатов регистрации , уменьшает веро тность ошибки при съеме значений координат, а следовательно, уменьшает веро тт S ность ошибочных действий оператора. Кроме того, при работе в составеThis, in turn, significantly improves the quality of the analysis and reduces the time of analysis of the results of registration, reduces the likelihood of error during the acquisition of coordinate values, and consequently, reduces the likelihood of erroneous actions of the operator. In addition, when working as part of

различных измерительных и управл ющих комплексов, предлагаемое устрой711243528Various measuring and control systems offered by device 711243528

ство позвол ет существенно сократить Следовательно , введение новых врем  реакции оператора на изменение узлов существенно повышает точв ходе процесса управлени , тем са- ность регистрации , надежность и мЫм повысив коэффициент готовности и эффективность работы устройстремонтопригодности комплекса в целом.-5 ва.The system makes it possible to significantly reduce Consequently, the introduction of new operator response times to node changes significantly increases the timing of the control process, the difficulty of registration, reliability and improvement of the availability factor and the overall performance of the complex as a whole.-5VA.

Коды знаковCharacter codes

Код разлоукени  знака Code break sign

Фи1.гFi1.g

Claims (2)

(54Н57) 1. УСТРОЙСТВО ДЛЯ ВЫВОДА ГРАФИЧЕСКОЙ ИНФОРМАЦИИ, содержащее генератор импульсов, первый регистр, первый преобразователь кодов, первый дешифратор, блок усилителей и блок регистрации, входы которого соединены с выходами блока усилителей, входы которого соединены с выходами первого дешифратора, входы первого преобразователя кодов соединены с выходами первого регистра, входы группы которого являются входами первой группы устройства, отличйю.щееся тем, что, с целью повышения точности устройства, в него введены четыре счетчика, три блока элементов Й, блок элементов ИЛИ, триггер, элемент И, элемент ИЛИ, переключатель, второй преобразователь кодов, второй регистр и второй дешифратор, первый выход которого соединен с входом блока элементов ИЛИ, с первым установочным входом триггера и с входом второго регистра, выходы которого соединены с входами первой группы второго преобразователя кодов, выходы которого соединены с'входами первого блока И, выходы которого соединены с входами первой группы блока эле ментов ИЛИ, входы второй группы которого соединены с выходами второго блока элементов И, вход которого соединен с первьм входом элемента И и с выходом элемента ИЛИ, входы которого соединены с выходами третьего блока элементов И, входы группы которого соединены с выходами первого счетчика, счетный вход которого соединен с выходом генератора импульсов, второй вход элемента И соединен с выходом триггера, второй установочный вход которого соединен с выходом второго счетчика, выходы группы которого соединены с входами второй группы второго преобразователя кодов, входы третьей группы которого соединены с выходами третьего счетчика, вход которого соединен с входом первого блока элементов И, с входом четвертого счетчика и с вы- g Λ. ходом элемента И, выход четвертого счетчика соединен с входом второго счетчика, выход блока регистрации соединен с входом третьего блока элементов И, выходы переключателя соединены с входами первой группы второго блока элементов И, входы'' второй группы которого соединены с выходами первого преобразователя кодов, второй выход второго дешифратора соединен с входом первого регистра, входы группы второго регистра соединены с входами группы первого регистра, входы второго дешифратора являются входами второй группы устройства.(54H57) 1. DEVICE FOR OUTPUT OF GRAPHIC INFORMATION, comprising a pulse generator, a first register, a first code converter, a first decoder, an amplifier block and a recording unit, the inputs of which are connected to the outputs of the amplifiers block, the inputs of which are connected to the outputs of the first decoder, the inputs of the first converter codes are connected to the outputs of the first register, the group inputs of which are inputs of the first group of the device, characterized in that, in order to improve the accuracy of the device, four counters, three blocks are introduced into it elements Й, block of OR elements, trigger, element AND, element OR, switch, second code converter, second register and second decoder, the first output of which is connected to the input of the block of OR elements, with the first installation input of the trigger and the input of the second register, the outputs of which connected to the inputs of the first group of the second code converter, the outputs of which are connected to the inputs of the first AND block, the outputs of which are connected to the inputs of the first group of the OR block, the inputs of the second group of which are connected to the outputs of the second block AND elements, the input of which is connected to the first input of the AND element and with the output of the OR element, whose inputs are connected to the outputs of the third block of AND elements, the inputs of the group of which are connected to the outputs of the first counter, the counting input of which is connected to the output of the pulse generator, the second input of the And element is connected with a trigger output, the second installation input of which is connected to the output of the second counter, the group outputs of which are connected to the inputs of the second group of the second code converter, the inputs of the third group of which are connected to the outputs etego counter whose input is connected to the input of the first block member and to the input of the fourth counter and You are a g Λ. by the progress of the And element, the output of the fourth counter is connected to the input of the second counter, the output of the registration unit is connected to the input of the third block of And elements, the outputs of the switch are connected to the inputs of the first group of the second block of And elements, the inputs of the second group of which are connected to the outputs of the first code converter, the second the output of the second decoder is connected to the input of the first register, the inputs of the group of the second register are connected to the inputs of the group of the first register, the inputs of the second decoder are the inputs of the second group of the device. 2. Устройство по п.1, отличающееся тем, что второй преобразователь кодов содержит тре- тий, четвертый и пятый дешифраторы, четвертый и пятый блоки элементов И, второй блок элементов ИЛИ и третий блок элементов ИЛИ, входы которого соединены с выходами пятого блока элементов И, входы первой группы которого соединены с выходами третьего дешифратора, входы которого, соединены с выходами второго блока элементов ИЛИ, входы которого соединены с выходами четвертого блока элементов И, входы первой группы которого соединены с выходами четвертого дешифратора, входы второй группы пятого блока элементов И соединены с выходами пятого дешифратора, входы второй группы четвертого блока элементов И являются входами первой группы второго преобразователя кодов, входы четвертого и пятого дешифраторов являются соответственно входами второй и третьей групп второго преобразователя кодов, выходы третьего блока элементов -ИЛИ являются выходами второго преобразователя кодов.2. The device according to claim 1, characterized in that the second code converter comprises a third, fourth and fifth decoders, fourth and fifth blocks of AND elements, a second block of OR elements and a third block of OR elements, the inputs of which are connected to the outputs of the fifth block of elements And, the inputs of the first group of which are connected to the outputs of the third decoder, whose inputs are connected to the outputs of the second block of OR elements, the inputs of which are connected to the outputs of the fourth block of AND elements, the inputs of the first group of which are connected to the outputs of the fourth fraters, the inputs of the second group of the fifth block of elements AND are connected to the outputs of the fifth decoder, the inputs of the second group of the fourth block of elements And are the inputs of the first group of the second code converter, the inputs of the fourth and fifth decoders are respectively the inputs of the second and third groups of the second code converter, the outputs of the third block of elements -OR are outputs of the second code converter.
SU833616809A 1983-05-06 1983-05-06 Graphic information output device SU1124352A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833616809A SU1124352A1 (en) 1983-05-06 1983-05-06 Graphic information output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833616809A SU1124352A1 (en) 1983-05-06 1983-05-06 Graphic information output device

Publications (1)

Publication Number Publication Date
SU1124352A1 true SU1124352A1 (en) 1984-11-15

Family

ID=21072622

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833616809A SU1124352A1 (en) 1983-05-06 1983-05-06 Graphic information output device

Country Status (1)

Country Link
SU (1) SU1124352A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 935988, кл. G 06 К.15/14, 1980. 2. Авторское свидетельство СССР № 757527, кл. G 06 К 15/14, 1978 (прототип). *

Similar Documents

Publication Publication Date Title
SU1124352A1 (en) Graphic information output device
SU860101A1 (en) Device for reading graphic data
SU935987A1 (en) Graphic information readout device
SU627463A1 (en) Graphic information readout device
SU949668A1 (en) Graphic information readout device
SU1233193A1 (en) Device for reading graphic information
SU728141A1 (en) Graphic information readout device
SU873404A1 (en) Harmonic signal generator
SU813478A1 (en) Graphic information readout device
RU2195686C2 (en) Device measuring small time intervals
SU769549A1 (en) Device for determining differential extremum value probability distribution law
SU1580558A1 (en) Code-to-voltage converter
SU1741267A1 (en) Device for driving of double pulse signals
SU746612A1 (en) Graphic information readout device
SU1188669A2 (en) Digital phasemeter
SU1275308A1 (en) Active power-to-digital code converter
SU807353A1 (en) Graphic information reading-out device
SU868796A1 (en) Information registering device
SU949652A1 (en) Device for determining number position on numeric axis
SU1320783A1 (en) Automatic device for checking pointer measuring instruments
SU947870A1 (en) Functional frequency converter
SU528586A1 (en) Graphic reading device
SU1211801A1 (en) Displaying device
SU731432A1 (en) Information receiving and registering device
SU972534A1 (en) Device for reading graphic data